Thông tin giảng viên, Sách tham khảo, Qui định môn học.[r]
(1)NH P MÔN M CH SẬ Ạ Ố
CHƯƠNG 1
(2)Sách tham
kh oả
(3)THÔNG TIN GIẢNG VIÊN, SÁCH THAM KHẢO, QUI ĐỊNH MÔN HỌC
Tr ng s đánh giá các ọ ố
ph n:ầ
Th c hành:ự
20%
(4)Mục tiêu mơn học
• Hi u để ược lu n lý s (digital logic) m c c ng (gate level) ậ ố ứ ổ
và m c chuy n m ch (switch level) c a các thành ph n ứ ể ủ ầ
logic t h p (combinational logic) và logic tu n t ổ ợ ầ ự
(sequential logic)
• Thi t k và th c thi các m ch logic t h p và tu n tế ế ự ổ ợ ầ ự
• Phân tích được các m ch logic s t đ n gi n đ n ph c t pạ ố ả ế ứ
(5)Vị trí, đối tượng mơn học chuỗi
thi t k và ng d ng chipế ế ứ ụ
V trí c a mơn ị ủ
h cọ
Đ i tố ượng môn h c:ọ
C ng logic: AND, OR, ổ
NOT, NAND, NOR,…
Ch t, Flipflop, thanh ghi ố
(register)
M ch logic t h p: c ng, ạ ổ ợ ộ
tr , soừ
sánh, ch n kênh, phân kênh,…ọ
5
M ch logic tu n t : m ch đ m ạ ầ ự ế
đ ngồ
(6)Chuỗi môn học thiết kế ứng dụng chip
• Tốn r i r cờ
• Nh p mơn m ch sậ ố
• Ki n trúc máy tínhế
• Thi t k lu n lý sế ế ậ ố
• Thi t k vi m ch v i HDLế ế
• Thi t k vi m ch: s , tế ế ố ương t , h n ự ỗ
(7)Nhập môn Mạch số
7
N i dung môn h c:ộ ọ
Chương 1: Gi i thi uớ ệ
Chương 2: Bi u di n s trong các h c s khác nhauể ễ ố ệ ố
Chương 3: Đ i s Boolean và các c ng lu n lý (logic ạ ố ổ ậ
gates)
Chương 4: M ch logic và đánh giá t i uạ ố
Chương 5: M ch t h pạ ổ ợ
(8)Chương 1: Giới thiệu
• T ng quanổ
• Nh ng đ c đi m c a S (digital features)ữ ặ ể ủ ố • Qui trình thi t k S (digital design ế ế ố
processing)
• Các lo i chip Sạ ố
(9)Chương 1: Giới thiệu
9
• T ng quanổ
• Nh ng đ c đi m c a S (digital features)ữ ặ ể ủ ố • Qui trình thi t k S (digital design ế ế ố
processing)
• Các lo i chip Sạ ố
(10)• Cơng ngh vi đi n t hay vi m ch tích h p đã có cu c ệ ệ ử ạ ợ ộ
cách m ng to l n trên th gi i v i các thi t b thông ạ ớ ế ớ ế ị
minh ra đ i: laptop, máy tính b ng, đi n tho i thông ờ ả ệ ạ
minh,
internet, …
• N n cơng nghi p bán d n đã có doanh thu tăng về ệ ẫ ượt