Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống
1
/ 16 trang
THÔNG TIN TÀI LIỆU
Thông tin cơ bản
Định dạng
Số trang
16
Dung lượng
369,02 KB
Nội dung
Kĩthuậtbiếnđổitươngtự–sốADC - 2 - MỞĐẦUTrongbathậpkỷqua,kỹthuật xử lý thông tin đã phát triển mạnh. Hệ thống truyền tin được tổ chức theo các lớp chức năng: định dạng và mã hoá nguồn tin, điều chế, mã hoá kênh, ghép kênh và đa truy nhập, trải phổ tần số, mật mã hoá và đồng bộ. Hiện nay, các mạch số, chuyển mạch, hệ thống truyền dẫn, và các thiết bị lưu trữ là một trong những lĩnh v ực phát triển mạnh mẽ nhất trong công nghệ điện tử. Do cáp quang có băng tần hầu như không giới hạn nên hệ thống viễn thông số đang chuyển biến dần ngành công nghiệp điện thoại và tạo nên sự hội tụ nhanh chóng của thông tin thoại, số liệu và thông tin hình ảnh (video). Việc truyền dẫn tín hiệu truyền thông hầu hết được thực hiện theo phương pháp số. Trong khi đó tín hiệu tự nhiên (thoại, số liệu, hình ảnh, .) lại biến thiên liên tục theo thời gian, nghĩa là tín hiệu tự nhiên có dạng tương tự. Để phối ghép giữa nguồn tín hiệu tượngtự và các hệ thống xử lý số, người ta dùng các mạch chuyển đổitương tự-số (ADC: Analog Digital Converter) và ngược lại là chuyển đổi số-tương tự (DAC: Digital Analog Conver). Bài viết này sẽ trình bày lý thuyết tổng quan và phân tích các kĩthuật bi ến đổi đồng thời đánh giá sai sốtrongbiếnđổitươngtự - số ADC. I. Tổng quan về biếnđổitương tự-số (ADC) Biếnđổitươngtự - sốADC là b i ến đổi điện áp vào (giá trị tương tự) thành các số (giá trị số) tỷ lệ với nó. Về nguyên tắc có ba phương pháp biếnđốitương tự–số khác nhau như sau : phương pháp song song, phương pháp trọngsố và phương pháp số. Sau đây sẽ xem xét nguyên tắc làm việc của bộ biếnđổitươngtự–số (ADC): Hình 1. Sơ đồ khối bộ biếnđổitươngtự - sốADC Nguyên tắc: Tín hiệu tươngtự được đưa đến một mạch lấy mẫu, tín hiệu ra mạch lấy mẫu được đưa đến mạch lượng tử hoá làm tròn với độ chính xác: ± 2 Q . Mạch lấy mẫu Lượng tử hoá Mã hoá ADC U A U M U D Kĩthuậtbiếnđổitươngtự–sốADC - 3 - Sau mạch lượng tử hoá là mạch mã hoá. Trong mạch mã hoá, kết quả lượng tử hoá được sắp xếp lại theo một quy luật nhất định phụ thuộc vào loại mã yêu cấu trên đầu ra bộ chuyển đổi. Trong nhiều loại ADC, quá trình lượng tử hoá và mã hoá xảy ra đồng thời, lúc đó không thể tách rời hai quá trình đó. Sau đây sẽ xem xét cụ thể nhiệm vụ cơ bản của các khối chức năng trongsơ đồ khối trình bày như hình vẽ số 1: Mạch lấy mẫu có nhiệm vụ: - Lấy mẫu tín hiệu tươngtự tại những thời điểm khác nhau tức là rờ i rạc hoá tín hiệu về mặt thời gian. - Giữ cho biên độ điện áp tại các thời điểm lấy mẫu không đổitrong quá trình chuyển đối tiếp theo (quá trình lượng tử hoá và mã hoá). (hình 2) Mạch lượng tử hoá làm nhiệm vụ rời rạc hoá tín hiệu tươngtự về mặt biên độ. Như vậy, nhờ quá trình lượng tử hoá, một tín hiệu tươngtự bất kỳ được biể u diễn bởi một số nguyên lần mức lượng tử. Tức là: Q X Q X Q X Z AiAiAi Di Δ −== int Ghi chú: X Ai : tín hiệu tươngtự ở thời điểm i. Z Di : tín hiệu số ở thời điểm i. Q: mức lượng tử. ΔX Ai : số dư trong phép lượng tử hoá int (integer): phần nguyên. t U A U M t Kĩthuậtbiếnđổitươngtự–sốADC - 4 - Hình 2: Đồ thị thời gian của điện áp vào và điện áp ra mạch lấy mẫu II. Các phương pháp biếnđổitươngtự–số (ADC) Như trên đã trình bày, có 3 phương pháp biếnđổiADC cơ bản là: phương pháp song song, phương pháp trọngsố và phương pháp số. Sau đây sẽ xem xét chi tiết kĩthuật từng phương pháp. 2.1. Phương pháp song song Xét một bộ biếnđổi 3 bit thực hiện theo phương pháp song song như hình 3. Với 3 bít có thể biểu diễn 2 3 =8 số khác nhau, kể cả số 0 (không). Do đó cần có 7 bộ so sánh, 7 điện áp chuẩn từng nấc được tạo ra bởi các phân áp. Nếu điện áp vào không vượt ra khỏi giới hạn dải từ 5/2 U LSB đến 7/2 U LSB thì các bộ sao sánh từ thứ 1 đến thứ 3 xác lập ở trạng thái “1”, còn các bộ so sánh từ thứ 4 đến thứ 7 xác lập ở trạng thái “0”. Các mạch logic cần thiết để diễn đạt trạng thái này thành số 3. Bảng 5 cho quan hệ giữa các trạng thái của các bộ so sánh với các số nhị phân tương ứng. Nếu điện áp vào bị thay đổi đi có thể sẽ nhận được kết quả sai do đ ó bộ mã hoá ưu tiên không thể đấu trực tiếp đến các lối ra của các bộ so sánh. Ta hãy xét đến chẳng hạn việc chuyển từsố 3 sang số 4 (do đó, trong mã nhị phân là từ 011 đến 100). Nếu bit già do thời gian trễ sẽ giảm đi mà thay đổi trạng thái của mình sớm hơn các bít khác thì sẽ xuất hiện số 111, tức là số 7. Trị số sai tương ứng với một nửa dải đ o. Bởi vì các kết quả biếnđổi A/D, như đã biết, được ghi vào bộ nhớ, như vậy là tồn tại một xác xuất nhất định để nhận được một trị số hoàn toàn sai. Có thể giải quyết vấn đề này bằng cách, chẳng hạn, dùng một bộ nhớ - trích mẫu để ngăn sự biến động điện áp vào trong thời gian đo. Tuy nhiên, phương pháp này đã h ạn chế tần số cho phép của điện áp vào, bởi vì cần phải có thời gian xác lập cho mạch nhớ - trích mẫu. Ngoài ra không thể loại bỏ hoàn toàn xác xuất thay đổi trạng thái ra của các bộ so sánh, bởi vì các mạch nhớ - trích mẫu hoạt động nhanh có độ trôi đáng kể. Kĩthuậtbiếnđổitươngtự–sốADC - 5 - Hình 3: Bộ biếnđổi A/D làm việc theo phương pháp song song chuanLSB U Ue U Ue Z 7== Nhược điểm này có thể được khắc phục bằng cách sau mỗi bộ so sánh, ta dùng một trigơ với tư cách là một bộ nhớ đệm lật theo sườn để nhớ các trị analog. Trigơ này, dưới tác dụng của tín hiệu nhịp sẽ khởi động cho các trigơ tiếp sau. Ở trường hợp này bảo đảm giữ nguyên trạng thái dừng trên lối ra bộ mã hoá ưu tiên khi tác động sườn xung để kh ởi động trigơ. Như đã thấy rõ ở bảng 1, các bộ so sánh xác lập ở trạng thái “1” theo trình tựtừ dưới lên trên. Trình tự này sẽ không được đảm bảo nếu các sườn xung là dựng đứng. Bởi vì do có sự khác nhau về thời gian trễ của các bộ so sánh nên có thể sẽ chuyển sang một trình khác. Trong các tình huống xác định, trạng thái quá độ này có thể được ghi vào các trigơ như là khi sườn xung khởi động trigơ và sườn tín hiệ u Z2 Z1 Z0 U chu ẩn Bộ mã hoá ưu tiên D Q C D Q C D Q C D Q C D Q C D Q C D Q C U LSB K6 K5 K7 K4 K3 K2 K1 X7 X6 X5 X3 X1 X2 1/2R R R R R LSB U 2 3 R 1/2R LSB U 2 5 LSB U 2 1 R LSB U 2 3 LSB U 2 7 LSB U 2 9 LSB U 2 11 LSB U 2 13 X4 U e + - + + - - + + - - - - + + Kĩthuậtbiếnđổitươngtự–sốADC - 6 - trùng nhau. Tuy nhiên, bộ mã hoá ưu tiên đã cho phép tránh được điều này nhờ tính chất là: nó không chú ý đến các bít trẻ “1” . Bảng 1: Sự biếnđổi trạng thái trong bộ biếnđổi A/D song song tuỳ thuộc vào điện áp lối vào. Điện áp vào Trạng thái của các bộ so sánh Số nhị phân Sốthập phân tương ứng Ue/U LSB K 7 K 6 K 5 K 4 K 3 K 2 K 1 Z 2 Z 1 Z 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 1 0 0 1 1 2 0 0 0 0 0 1 1 0 1 0 2 3 0 0 0 0 1 1 1 0 1 1 3 4 0 0 0 1 1 1 1 1 0 0 4 5 0 0 1 1 1 1 1 1 0 1 5 6 0 1 1 1 1 1 1 1 1 0 6 7 1 1 1 1 1 1 1 1 1 1 7 Thời gian lấy mẫu cần phải nhỏ hơn thời gian trễ của bộ so sánh, còn điểm bắt đầu của nó được xác định bởi sườn xung khởi động. Sự khác nhau về thời gian trễ đã gây ra độ bất định thời gian(khe) của mẫu. Để giảm nhỏ trị số của nó đến mức đã tính toán trong mục trước, tốt nhất là sử dụng các bộ so sánh có kh ả năng giảm nhỏ thời gian trễ. Nhờ các tầng làm việc song song nên phương pháp biếnđổi A/D vừa mô tả là nhanh nhất. 2.2. Phương pháp song song cải biến Điểm hạn chế của phương pháp song song là: Số lượng các bộ so sánh tăng lên theo hàm mũ với độ dài của từ. Chẳng hạn, đối với bộ biếnđổi 8 bit, cần đến 255 bộ so sánh. Có thể giảm đáng kể giá thành nếu gi ảm nhỏ tốc độ biến đổi. Muốn vậy người ta tổ hợp phương pháp song song với phương pháp trọng số. Khi xây dựng bộ biếnđổi 7 bit theo phương pháp cải biến ở bước thứ nhất 4 bit già của mã được biếnđổi song song (hình 4). Sau bước này ta thu được giá trị lượng tử thô của điện áp vào. Nhờ một bộ biếnđổi D/A ta sẽ có một điện áp analog t ương ứng. Điện áp vào được đem trừ đi điện áp này. Phần dư còn lại sẽ được biểu diễn dưới sạng số nhờ một bộ biếnđổi A/D 4 bit thứ hai. Nếu hiệu số giữa giá trị xấp xỉ thô và điện áp vào được khuếch đại lên 16 lần thì có thể sử dụng 2 bộ biếnđổi A/D với cùng một dải đi ện áp vào. Tất nhiên là sự khác nhau giữa 2 bộ biếnđổi sẽ được quy về các yêu cầu của độ chính xác ở bộ biếnKĩthuậtbiếnđổitươngtự–sốADC - 7 - đổi A/D thứ nhất, độ chính xác hầu như phải đạt như một bộ biếnđổi 8 bit. Bởi vì nếu không thì hiệu số nhận được sẽ không có ý nghĩa. Các trị số xấp xỉ thô và chính xác ở lối ra tất nhiên phải là tương ứng với cùng một điện áp Ue(tj). Tuy nhiên có trễ tín hiệu ở bậc thềm thứ nhất nên sẽ xuất hiện thời gian trễ, vì thế, khi sử dụng phương pháp này, điện áp sẽ được giữ không đổi (nhờ một bộ nhớ - trích mẫu) cho đến khi nhận được toàn bộ số. Hình 4: Bộ biếnđổi A/D thực hiện theo phương pháp song song cải biến. chuanLSB U Ue U Ue Z 255== Bộ nhớ trích mẫu Bộ biếnđổi A/D song song 4bit Bộ biếnđổi D/A 4 bit Bộ biếnđổi A/D song song 4bit U chuẩn U chuẩn 1/16U chuẩn Z 7 Z 6 Z 5 Z 4 Z 3 Z 2 Z 1 Z 0 + + - Kĩthuậtbiếnđổitươngtự–sốADC - 8 - 2.3. Phương pháp trọngsốSơ đồ khối của một bộ biếnđổi A/D làm việc theo phương pháp trọngsố được minh hoạ trong hình vẽ số 5. Hình 5: Bộ biếnđổi A/D làm việc theo phương pháp trọngsố Z=Ue/U SLB Trước khi bắt đầu do đơn vị logic điều khiển (thí dụ như máy vi tính) ghi vào bộ nhớ các giá trị không (xoá hết thông tin trong bộ nhớ). Ngay sau đó xác lập giá trị “1” cho bit già, ở đây Z 7 =1. Nhờ đó, điện áp trên lối ra bộ biếnđổi D/A bằng: U(Z) = 2 7 U LSB Giá trị này chính là một nửa dải có thể của tín hiệu tạo ra. Nếu điện áp vào Ue lớn hơn trị số này thì phải có Z 7 = 1. Nếu nhỏ hơn thì Z 7 =0. Do đó đơn vị điều khiển cần phải chuyển Z 7 ngược về trạng thái 0. Nếu biến ra K của bộ so sánh nhận giá trị 0. Ngay sau đó, số dư Ue - Z 7. 2. U LSB cũng được so sánh như vậy với các bit trẻ gần nhất. Sau 8 bước so sánh tương tự, số nhị phân Z được ghi trong bộ nhớ. Sau phép biếnđổi A/D ta có điện áp tương ứng bằng: Ue = Z U LSB Do đó Z = Ue/U LSB Phần tử nhớ trích mẫu Phần tử điều khiển Bộ tạo nhịp Bộ nhớ Bộ biếnđổi D/A K Bộ so sánh Z U chuẩn U(z) Z 7 Z 6 Z 5 Z 4 Z 3 Z 2 Z 1 Z 0 Ue + - Kĩthuậtbiếnđổitươngtự–sốADC - 9 - Nếu trong thời gian biếnđổi mà điện áp bị biếnđổi đi thì cần phải có một phần tử nhớ - trích mẫu để nhớ trung gian các giá trị của hàm, nhằm đảm bảo để tất cả các bit được biếnđổi ra từ cùng một giá trị điện áp vào như nhau. 2.4. Phương pháp sốTrong phương pháp số, người ta sử dụng các phương tiện đơn giản và đạt được độ chính xác cao nên các bộ biếnđổi A/D thực hiện theo phương pháp này có giá thành rất thấp. Tuy nhiên thời gian biếnđổi lớn hơn nhiều so với các phương pháp khác. Như đã biết, nó vào khoảng 1- 100msec. Trong nhiều ứng dụng, giá trị này là chấp nhận được. Vì vậy mà phương pháp số được sử dụng rộng rãi nhất trong đa số các phương án mạch. Những vấn đề quan trọng nhất của chúng sẽ đượ c khảo sát dưới đây. 2.4.1. Phương pháp bù Bộ biếnđổi A/D kiểu bù vẽ ở hình (6) rất giống với các sơ đồ đã khảo sát trước đây. Điểm khác biệt là ở chỗ: ở đây bộ nhớ được thay đổi bởi bộ đếm. Lúc này có thể đơn giản đáng kể đơn vị điều khiển. Hình 6. Bộ biếnđổi A/D theo phương pháp bù Nhờ có bộ tr ừ mà điện áp vào Ue được so sánh với điện áp bù U(z). Nếu hiệu số LSBZ UUUe 2 1 >− thì bộ đếm làm việc trong chế độ cộng. Nhờ vậy mà U(z) tiến sát đến điện áp vào. Nếu LSBZ UUUe 2 1 <− thì bộ đếm là một bộ trừ. Lúc đó điện áp bù luôn luôn bám theo điện vào. Vì lý do trên mà loại mạch như thế được gọi là các bộ biếnđổi A/D kiểu bám. Bộ chuyển đổi h ướng đếm Bộ tạo nhịp Bộ biếnđổi D/A U chuẩn Bộ đếm thuận nghịch Z 7 Z 6 Z 5 Z 4 Z 3 Z 2 Z 1 Z 0 + Ue - U(Z) U(Z) Kĩthuậtbiếnđổitươngtự–sốADC - 10 - Để ngăn ngừa sự làm việc tiếp tục của bộ đếm đến khi đạt được sự san bằng trong bit tiếp sau, bộ đếm sẽ tạm ngừng nếu hiệu số Ue-U(z) nhỏ hơn LSB U 2 1 Khác với phương pháp trọng số, ở đây các số trên lối ra có thể biểu diễn đủ đơn giản dưới dạng nhị thập phân. Muốn vậy, thay cho bộ đếm nhị phân, người ta dùng bộ đếm nhị - thập phân. Việc đơn giản đơn vị điều khiển so với phương pháp trọngsố sẽ đạt được bằng cách giảm nhỏ tốc độ biế n đổi, bởi vì điện áp bù được thay đổi bởi các thềm U LSB . Ở trường hợp điện áp vào thay đổi chậm thì vẫn có thể nhận được thời gian động tác nhỏ bởi vì nhờ tính chất bám, sự xấp xỉ mang tính liên tục mà không bắt đầutừ “không” như trong phương pháp tính trọng số. 2.4.2. Phương pháp điện áp răng cưa: Nguyên lý làm việc của phương pháp này trước hết dựa trên việc biểu diễn điện áp răng cưa và các bộ so sánh K1, K2 (hình 7). Hình 7: Bộ biếnđổi A/D làm việc theo phương pháp răng cưa. Điện áp răng cưa tăng từ giá trị âm đến giá trị dương theo luật: Vot U V chuan S −= τ Lối ra của phần tử logic XOR giữ ở trạng thái “1” cho đến khi điện áp răng cưa còn nằm trong dải từ 0 đến Ue. Thời gian tương ứng với quá trình đó bằng: Ue U t chuan τ =Δ Ue Bộ tạo sóng th ạch anh Bộ chỉ thị Bộ tạo điện áp răng cưa U chuẩn V S + - - + Bộ đếm K1 K2 Z f Ue U tf Z chuan = Kĩthuậtbiếnđổitươngtự–sốADC - 11 - Để xác định nó, người ta đếm số dao động được tạo ra bởi một bộ tạo sóng thạch anh. Nếu trước lúc tiến hành phép đo ta lập bộ đếm ở trạng thái “0” thì khi vượt qua ngưỡng trên của bộ so sánh, trong bộ đếm sẽ có mã: Ue U f T t Z chuan τ = Δ = Nếu trên lối vào có điện áp âm thì thoạt tiên điện áp răng cưa đạt giá trị của điện áp vào rồi sau đó đi qua giá trị 0. Theo trình tự này có thể xác định được dấu của điện áp đo. Độ dải đo cũng giống như trong trường hợp tín hiệu dương, nó chỉ phụ thuộc vào biên độ của điện áp đo. Sau mỗi lần đo bộ đếm lại lặp về “0” và điện áp răng cưa lại có giá trị âm ban đầu, để đảm bảo cho việc đưa ra các số liệu ổn định thì kết quả dưới dạng số trước đó thường được nhớ trong khi tạo số mới. Khi san bằng liên tục bằng phương pháp bù thì điều này là không cần thiết vì rằng sau khi san bằng trạng thái biếnđổi của bộ đếm không thay đổi nếu Ue giữ nguyên. Như thấy từ công thức trên, sự tản mát của hằng số thời gian τ trực tiếp ảnh hưởng đế độ chính xác của phép đo. Bởi vì độ chính xác được xác định bởi mạch RC, cho nên độ trôi thời gian và nhiệt độ của tụ điện cũng ảnh hưởng đến nó. Vì các nguyên nhân này mà độ chính xác khó vượt qua 0,1% 2.4.3. Phương pháp tích phân kép: Phương pháp đo thứ hai khi đó không chỉ điện áp chuẩn, mà cả điện áp cũng được lấy tích phân minh hoạ ở hình 8. Ở trạng thái rỗi, các khoá S 1 và S 2 hở mạch còn khoá S 3 kín mạch. Điện áp ra khỏi bộ tích phân bằng không. Khi bắt đầu đo: Khoá S 3 hở mạch ra còn khoá S 1 kín mạch lại. Vì vậy điện áp vào được lấy tích phân. Thời gian lấy tích phân điện áp vào là cố định. Bộ thời gian đóng vai trò một bộ định giờ (timer). Cho đến khi lấy phép tích phân thực (t 1 ), điện áp ra khỏi bộ tích phân bằng: () ττ TUen UedttU t 1 1 0 11 1 −=−= ∫ ở đây: n1 là số xung nhịp xác định bởi bộ đếm thời gian tích phân; T là kỳ của bộ tạo nhịp. [...]... nhị - thập phân dùng để điều khiển các bộ chỉ thị III Sai sốtrongbiếnđổitươngtự–số (ADC) 3.1 Sai số tĩnh Khi biếnđổi các giá trị tươngtự (Analog) thành số (Digital) với số bit UA(z) hữu hạn thường xuất hiện sai số hệ thống Các sai số này gọi là sai số lượng tử Theo minh hoạ ở hình 1 nó - 14 - +1/2ULSB -1/2ULSB UE UZ Hình 11 Sự xuất hiện của tạp âm lượng Kĩthuật biến đổitươngtự – sốADC vào... thẳng với một hệ số góc duy nhất xuất phát từ gốc toạ độ Trong các bộ biếnđổi A/D thực tế đường thẳng này không xuất phát từ điểm 0 (sai số dịch) và độ nghiêng của nó khác 1 (sai số khuếch đại) Sai số khuếch đại trong dải biếnđổi tín hiệu là nguyên nhân gây ra độ lệch hằng sốtươngđối giữa trị số gia và trị số nguyên thuỷ Ngược lại, sai số dịch lại tạo ra sai số hằng số tuyệt đối Sai số hệ thống do... áp vào là không đổi Khi xử lý tín hiệu, ngược lại điện áp vào lại liên tục biếnđổiTrong xử lý số, qua các khoảng thời gian bằng nhau ta tiến hành lấy mẫu điện áp biến động ở lối vào bằng các phần tử nhớ-trích mẫu Các số liệu này được biếnđổi thành dạng số nhờ bộ biếnđổi A/D Dãy sốtương ứng chỉ mô tả đủ chính xác tín hiệu liên tục ở lối vào khi thoả mãn định lý về rời rạc hoá: tần số lấy mẫu fA ít... trị số bằng 1/212 ≈ 0,025% dải đo Một sai số động khác gây ra bởi độ bất định thời gian (khe) ΔtA của điểm lấy mẫu kéo theo độ bất định của giá trị Δ U của điện áp mẫu (hình 12) Thời gian của khe chỉ tạo ra một độ trễ cố định Khi tính toán sai số cực đại ta giả thiết rằng tín - 15 - Kĩthuật biến đổitươngtự – sốADC hiệu vào là hình sin có tần số bằng tần số cực đại cho phép fMAX Độ nghiêng lớn nhất... khe 3.3 Sai số bù, sai số tăng ích và sai số tuyến tính Sai số bù và tăng ích trongADC giống như sai số bù và tăng ích trong bộ khuếch đại Nếu một ADC có sai số bù thì sẽ có một sự dịch chuyển hệ thống trong giá trị của điện áp ngưỡng T(k) từ giá trị bình thường T(k) là mức ngưỡng giữa các mã Có khả năng xác định được sai số bù từ phép đo điện áp ngưỡng đơn tại điểm giữa của khoảng chuyển đổi Nhưng... thấp hơn so với giá trị tuyệt đối Một cách tương đương, sai số tăng ích tồn tại nếu độ rộng thu của mã trung bình cao hơn hoặc thấp hơn so với giá trị Q bình thường - 16 - Kĩthuật biến đổitươngtự – sốADC Thêm vào đó, sai số tăng ích có thể đạt được bằng cách tạo ra đường thích hợp nhất (trên đồ thị đặc tuyến) của giá trị T(k) với giá trị lý tưởng của nó Sai số tuyến tính được định nghĩa một cách truyền... còn IB là dòng vào tĩnh Ở trạng thái xác lập, nhờ có bù mà dòng qua C1 (như trong bộ tích phân lý tưởng) bằng không Khi lấy tích phân điện áp vào, các khoá S3 và S4 hở mạch ra còn S1 được kín mạch lại Bởi vì trong khoảng thời gian này điện áp UK trên tụ CN được nhớ, cho nên - 13 - Kĩthuật biến đổitươngtự – sốADC vị trí không trong pha lấy tích phân được hiệu chỉnh Lúc đó trên độ trôi điểm không được... Kĩthuật biến đổitươngtự – sốADC vào khoảng ±1/2ULSB tức là có trị số bằng một nửa sai số của điện áp vào cần thiết để làm thay đổi mã trong các bit trẻ Nếu bằng một bộ biếnđổi D/A ta biếnđổi ngược số nhận được thành điện áp thì sẽ phát hiện sai số lượng tử dưới dạng tạp âm Bên cạnh sai số hệ thống do lượng tử hoá còn có sai số đáng kể do mạch gây ra Nếu các điểm giữa của các bậc trên đường gấp... hơn 2 lần tần số lớn nhất của tín hiệu fMAX Vì thế thời gian biếnđổi của bộ biếnđổi A/D cần phải nhỏ hơn 1/2 fMAX Trong phạm vi ứng dụng này, để đánh giá độ chính xác thì các tham số của bộ biếnđổi A/D và phần tử nhớ-trích mẫu phải được khảo sát kết hợp Thí dụ, sẽ không có ý nghã sử dụng bộ biếnđổi A/D 12 bit mà phần tử nhớ-trích mẫu sau thời gian tác động không tăng trưởng đến trị số bằng 1/212... code) và tính đơn điệu (monotonicity) Nếu một ADC có một số mã không bao giờ xuất hiện tại đầu ra, thì bộ chuyển đổiADC đó được gọi là có mã ẩn Điều này tương đương với độ rộng nhị phân W(k)=0 tại mã đó và kèm theo một sai số DNL khá lớn Tính đơn điệu là khi đầu ra của ADC tăng hoặc giảm tuyến tính theo tín hiệu đầu vào Khi kiểm tra tính đơn điệu của ADC, các ảnh hưởng của nhiễu phải được loại bỏ . các kĩ thuật bi ến đổi đồng thời đánh giá sai số trong biến đổi tương tự - số ADC. I. Tổng quan về biến đổi tương tự- số (ADC) Biến đổi tương tự - số ADC. Kĩ thuật biến đổi tương tự – số ADC - 2 - MỞ ĐẦU Trong ba thập kỷ qua, kỹ thuật xử lý thông tin đã phát triển mạnh.