LỜI NÓI ĐẦU Ngày phát triển mạnh mẽ khoa học kỹ thuật nói chung vi điện tử nói riêng tạo nhiều ứng dụng to lớn phục vụ sống người Một ứng dụng quan trọng kỹ thuật vi điện tử xử lý tín hiệu số ứng dụng nghành viễn thông, đa, tên lửa…và nghành kinh t quc dõn Sự phát triển công nghệ điện tử số mà điển hình công nghệ ASIC / FPGA, loại chíp DSP chuyên dụng, loại linh kiện điện tử theo chuẩn công nghiệp, loại máy tính chuyên dụng mở khả thiết kế, chế tạo thực thi cao phù hợp với điều kiện nớc ta Trên sở tiền đề máy thu hệ số lần lợt xuất nhận đợc quan tâm đặc biệt kĩ s thiết kế viễn thông, điện tử dân dụng, ®a bëi rÊt nhiỊu lý chóng cã thĨ lập trình lại, tính xác, giá thành rẻ, nhỏ gọn, đa chức dễ dàng sử dụng khai thác, đồng thời mở khả xây dựng thiết bị có khả tự động hoá điều chỉnh tham số cách linh hoạt Với cấu hình phần cứng khả tích hợp lớn IC nh FPGA cho phép xây dựng hệ máy thu với hai đặc tính vợt trội so với máy thu tơng tự là: dải tần rộng có phần cứng định hình mềm Do hệ máy thu số lần lợt xuất rÊt nhiỊu c¸c hƯ thèng kh¸c nhau: c¸c m¸y thu giám sát, hệ thống tìm định hớng, hệ xử lý tín hiệu Ra đa, hệ thống điện thoại di ®éng, hƯ thèng th«ng tin vƯ tinh, hƯ thèng TETRA Hiện công nghệ FPGA đợc ứng dụng rÊt nhiỊu m¸y thu SDR, với cơng nghệ mạch số thay cho số lượng lớn mạch thiết bị vô tuyến truyền thống trước đây: mạch lọc số, mạch điều chế giải điều chế… đặc biệt khả tái cấu hình hệ thống Điều cho phép lợi ích lớn đặc biệt lĩnh vực quân sự: khả bảo mật cao bảo mật thơng tin mà bảo mật phần cứng thiết bị, kích thước trọng lượng thiết bị nhỏ, lượng tiêu tốn ít, dễ dàng cho nâng cấp, thay … Bên cạnh cơng nghệ FPGA cơng nghệ khó Việt Nam, việc nắm bắt công nghệ cần thiết, cho phép ta thiết kế chế tạo thiết bị riêng đảm bảo tính bảo mật quân đảm bảo mặt chất lượng đồng thời phục vụ cho kinh tế quốc dân dần thay hệ thống thông tin cũ lạc hậu Với lý trên, thực chọn đề tài đồ án tốt nghiệp : “Nghiên cứu thiết kế, chế tạo thiết bị thu vô tuyến SDR Mục tiêu nghiên cứu đề tài tìm hiểu cấu trúc hệ vô tuyến định nghĩa b»ng phÇn mỊm SDR (Software Defined Radio), u thÕ cđa hệ thống khả phát triển thực tế tơng lai Trên sở hệ SDR nghiên cứu thiết kế chế tạo hệ máy thu số ứng dụng rông rãi lĩnh vô tuyến điện tử ú l mỏy thu SDR(cụ thể máy thu FM) Đồng thời áp dụng cỏc cụng ngh mi ASIC / FPGA, loại chíp DSP chuyên dụng a vo xõy dng hệ máy thu này.Bố cục đồ án gồm chơng : Chng : Tổng quan SDR máy thu số Chương : Xây dựng chuyển hạ tần xuống DDC Chương : Xây dựng giải điều chế tín hiệu Do kinh nhiệm thực tế hạn chế nên nội dung đồ án không tránh khỏi thiếu xót Tơi mong góp ý, bảo thầy giáo bạn để sản phẩm đồ án ngày hoàn thiện Qua xin chân thành cảm ơn thầy Nguyễn Thế Hiếu thầy giáo khoa Vô Tuyến Điện Tử viện Điện Tử Viễn Thông tạo điều kiện giúp đỡ để tơi hồn thành đồ án theo kế hoạch Tôi xin chân thành cảm ơn! Ngi thc hin V Vn Dng Các chữ viết tắt Tõ viÕt t¾t ASIC Tõ TiÕng Anh Application Specific Integrated Circuit Nghĩa tiếng Việt Mạch tích hợp ứng dụng chuyên biệt ADC Analog to Digital Bộ chuyển đổi tơng actS Converter Advanced tự/số Công nghệ truyền thông Communications tiên tiến CLB Technology Configurable Logic Khèi logic cho phÐp cÊu CORDIC Block Coordinate Digital hình Tính toán toạ độ số CPLD Computer Complex ThiÕt bÞ logic cho phÐp Programmable Logic lËp trình phức tạp Device DDS Direct Digital Tổ hợp tần sè trùc tiÕp Synthesis FIRST Flexible Integrated HÖ thèng vô tuyến tích Radio System hợp linh hoạt công Future Radio nghƯ HƯ thèng ®a truy nhËp Wideband Multiple băng rộng vô tuyến tơng FPGA Access System Field programmable lai M¶ng cỉng trêng kh¶ DSP gate array Digital Signal tr×nh Bé xư lý tÝn hiƯu sè DDC Processor Digital Down Bộ chuyển hạ tần số DUC DAC Converter Digital Up Converter Digital to Analog Bộ chuyển lên tần số Bộ chuyển đổi số/tơng FPGA Converter Field programmable tự Mảng cổng trờng khả GPS gate array Global Positioning trình Hệ thống định vị toàn FRAMES ICNIA System Integrated Communication, Navigation, Identification and JTRS Avionics Joint Tactical Radio cầu Nhận dạng, dẫn đờng, truyền thông đợc tích hợp lĩnh vực hàng không Hệ thống vô tuyến chiến PLD System Programmable Logic thuật chung Thiết bị logic khả trình PLL SDR Device Phase Looked Loop Software defined Vòng khoá (giữ) pha HƯ thèng v« tun cÊu TAJPSP radio Tactical Anti-Jam hình mềm Bộ xử lý tín hiệu khả Programmable Signal trình chống nhiễu cấp Processor chiến thuật Chơng Tổng quan SDR MáY THU Số 1.1.Tổng quan vÒ SDR 1.1.1 Khái niệm hệ thống SDR Khái niệm hệ thống vơ tuyến cấu hình mềm SDR Joe Mitola đưa năm 1991, nội dung nghiên cứu loại thiết bị vô tuyến bắt đầu từ thập kỷ 70 kỷ 20 Tên gọi ban đầu “Software Radio” ngồi có tên gọi khác “Re-programmable radios” hay “ Re-configurable radios” thiết bị vô tuyến tái cấu hình hay tái lập trình Tên gọi thay đổi theo thời gian tïy theo ứng dụng Đó thiết bị vơ tuyến có tính linh hoạt hoạt động với nhiều dạng tín hiệu với nhiều tiêu chuẩn truyền thông khác SDR hệ thiết bị vô tuyến ứng dụng công nghệ nhằm thực kỹ thuật thông tin liên lạc, thiết bị đa băng, đa chế độ với khả hoạt động thiết lập qua lập trình với cấu trúc mở hệ thống Như chất thiết bị thông tin ứng dụng công nghệ SDR có tính tuỳ biến thơng qua phần mềm hoạt động tảng phần cứng thiết kế tối ưu So với thiết bị thông tin thông thường, thiết bị vô tuyến điện định nghĩa phần mềm có ưu điểm dễ thích ứng với nhiều tiêu chuẩn khác nhau, có dải tần công tác rộng, cung cấp nhiều chế độ làm việc đặc biệt linh hoạt trình sử dụng Thiết bị vơ tuyến truyền thống có cấu hình cứng chúng gồm số phần mềm điều khiển, tạo cho chức xác định, công tác số chế độ cụ thể, tiêu chuẩn giới hạn, điều kiện cụ thể Thời gian sử dụng thiết bị ngắn linh kiện sử dụng lão hóa, nhu cầu sử dụng thay đổi nhanh chóng mà phần cứng chưa thể thay đổi kịp theo Nhưng với phần mềm ngược lại,ta nâng cấp, thay dễ dàng kéo dài tuổi thọ, thời gian sử dụng thiết bị Hiện thiết bị thông tin SDR nghiên cứu thay để khắc phục nhược điểm Chương trình nghiên cứu thiết bị vơ tuyến hệ cuối năm 1970 nhằm phát triển thiết bị đa hoạt động băng VHF Đầu tiên Phòng thí nghiệm Điện tử Hàng khơng Khơng qn Mỹ Chương trình nghiên cứu hợp lĩnh vực truyền thông, dẫn đường, nhận dạng điện tử hàng không (ICNIA) Kết thành cơng chương trình báo cáo vào năm 1992 thử nghiệm tốt Không quân ICNIA thiết bị vơ tuyến lập trình theo nghĩa mềm Vào cuối năm 1980, chương trình nghiên cứu phát triển hình thành SDR nghiên cứu nhằm chế tạo vi xử lý tín hiệu chống nhiễu lập trình ứng dụng thơng tin liên lạc cấp chiến thuật (TAJPSP) Mục đích nghiên cứu nhằm phát triển hệ vi xử lý có khả hoạt động với nhiều dạng sóng theo cấu trúc module sử dụng chương trình SPEAKeasy SPEAKeasy chương trình Chính phủ Mỹ nhằm phát triển cấu trúc công nghệ ứng dụng thiết bị quân tương lai với hoạt động mạng đa phương tiện Các nghiên cứu có mục đích hợp thiết bị thơng tin liên lạc cấp chiến thuật quân đội hoàn thành năm 1998 SPEAKeasy phiên hệ thống radio chiến thuật chung quân đội Mỹ (JTRS) Thiết bị vơ tuyến thiết kế có khả sử dụng linh hoạt điều kiện khác nhau, quốc gia khác với tiêu chuẩn đa dạng Chúng kết nối với mạng thông tin quốc gia mà quân đội triển khai để tối ưu hoá kết nối Chương trình có kết đời hệ thống thiết bị vô tuyến chung Hệ thống JSTR thiết kế tương thích với 33 chuẩn sau 40 tiêu chuẩn truyền thơng khác nhau.[9] Ở châu Âu, chương trình nghiên cứu thiết bị vơ tuyến cấu hình mềm ACTS, FIRST, FRAMES (Advanced Communications Technology; Flexible Integrated Radio System and Technology, Future Radio Wideband Multiple Access System) nhằm tập trung hợp hệ thống thông tin di động tiến tới hệ 3G 4G, mục đích hình thành mạng thơng tin di động tồn cầu Các nghiên cứu mở đường cho sản phầm có khả hoạt động mạnh, cung cấp nhiều dịch vụ linh hoạt Các kết ứng dụng phát triển lĩnh vực nghiên cứu cấu trúc máy thu, xử lý tín hiệu số, ngơn ngữ lập trình… ứng dụng hệ thống mà chức xác định qua việc lập trình.[9] 1.1.2 Khả ứng dụng hệ thống Software Defined Radio Việc thiết kế hệ thống SDR mở khía cạnh lĩnh vực thơng tin liên lạc Nó trực tiếp gián tiếp góp mặt nhiều ứng dụng thiết thực lĩnh vực thông tin, bao gồm ứng dụng chủ yếu: * Thông tin quân sự: ứng dụng SDR không đem lại hiệu thiết bị vô tuyến hoạt động điều kiện đặc biệt khắc nghiệt thay đổi Trong môi trường có nhiễu, tạp âm tác động lớn, điều kiện mơi trường truyền sóng phức tạp Đồng thời mang lại ứng dụng quan trọng khác việc bảo mật thơng tin, dễ dàng thay đổi dạng tín hiệu công tác, dạng điều chế, dải tần, tốc độ liệu, dạng mã hố tiếng nói, kết nối hệ thống định vị toàn cầu GPS (Global Positioning System) cung cấp đồ chiến trường số, thông tin q trình chiến đấu… mà khơng cần phải lắp đặt, thay đổi nhiều phần cứng Khi cần thay đổi dạng, loại chế độ công tác cần thay đổi phần mềm Như tận dụng hiệu khối phần cứng có sẵn Nếu bị thất lạc 10 đối phương cố gắng thử xâm nhập, lợi dụng khó cấu hình máy không nằm phần cứng mà lại phần mềm xác định Trong quân sự, ưu điểm SDR là: Tính an tồn thơng tin, mã hố bảo mật, sử dụng linh hoạt, tích hợp nhiều chức chế độ công tác, khả kết nối với máy tính mạng thơng tin liên lạc khác cao theo tiêu chuẩn quốc tế SDR cho phép tổ chức mạng thơng tin lớn cho hệ thống, bao gồm nhiều loại phương tiện thông tin cho binh chủng khác nhau, cho dạng thơng tin khác (hình 1.1 1.2) Khi chức thiết bị thực thuật tốn tương ứng lập trình, nạp vào thiết bị kích thước thiết bị nhỏ nhiều, với thiết bị cầm tay có đầy đủ chức Đơn giản, gọn nhẹ cho người lính đảm bảo chức liên lạc không với đồng đội, đơn vị chiến thuật khác mà có khả liên lạc với đơn vị, quân - binh chủng khác khác hoạt động với băng tần rộng, bao gồm nhiều dạng sóng khác Ví dụ thiết bị AN/PRC-152 có băng tần hoạt động từ 30 MHz-512 MHz, M3TR có băng tần từ 1.5 MHz-512 MHz Kết cấu module cho phép khả lắp lẫn tích hợp hệ thống cao, hệ thống thông tin liên lạc truyền tin cấp chiến thuật, phục vụ trực tiếp cho nhiệm vụ thường xuyên tình khẩn cấp, điều kiện tác chiến phức tạp Do cần có thiết kế nhỏ gọn, tính động cao, hoạt động tin cậy, ổn định tốc độ lớn 11 Hình 1.1 Sơ đồ kết nối thiết thông tin cấu hình mềm NATO Hình 1.2 Mơ hình hệ thống radio chiến thuật chung JTRS 12 H×nh 3.17 Khèi vi phân System Generator Trong khối hạn chế số, đặt mức hạn chế thích hợp mà thời điểm hiệu chỉnh pha mức tín hiệu pha vợt mức ngỡng Khi khối hạn chế số thực loại bỏ mẫu tín hiệu Trên đầu khối hạn chế số nhận đợc tín hiệu audio với tin gốc cần khôi phục Các kết mô đồng mô phần cứng nh kết triển khai thiết bị thực đợc trình bày chi tiết phần phụ lục 3.2.3 Xây dựng Audio Filter Theo nguyên lý Kachennhicop, tần số lấy mẫu tín hiệu mà không bị méo phải lớn hai lần tần số lớn dải tín hiệu Nhng thực tế, để thực biến đổi số sang tơng tự biến đổi DAC mà tín hiệu sau DAC mịn (trơn hơn) tốc độ mẫu tín hiệu đa qua DAC thờng phải lớn 10 lần tần số lớn dải tín hiệu Do vậy, sau phân biệt pha số tín hiệu đợc khôi phục lại có tốc độ lấy mẫu gấp 10 lần tần số lớn tin gốc Nh thiết bị thông tin tín hiệu âm tần có dải tần nằm khoảng 0.3 3.4KHz tốc độ lấy mẫu sau DDC 390.625Kbps hoàn đảm bảo độ trơn tín hiệu Tốc độ luồng liệu cao đảm bảo độ mịn tín hiệu sau qua DAC, nhng lúc dải làm việc hệ thống lại mở rộng (dải làm việc hệ thống đạt đến Fs/2, với Fs tốc độ luồng liệu) Do nhiễu dải âm có khả thông qua hệ thống cao Do cần phải có biện pháp chống nhiễu cho hệ thống Đó chÝnh lµ nhiƯm vơ cđa bé Audio Filter 80 NhiƯm vơ cđa bé Audio Filter lµ thùc hiƯn khư nhiƠu dải âm tần Có nhiều phơng pháp khử nhiễu này, nhiên đồ án đề xuất phơng pháp xây dựng Audio Filter để thực khử nhiễu T tởng phơng pháp mà đồ án đề xuất thực thu hẹp dải làm việc hệ thống để chặn nhiễu nằm dải âm tần Tín hiệu âm tần sau phân biệt pha số tín hiệu âm tần đợc khôi phục từ tín hiệu điều chế nằm dải âm Tuy nhiên, tốc độ luồng liệu lớn so với dải tần tín hiệu âm, mà dải làm việc hệ thống lớn Do ®ã, tríc qua bé DAC, chóng ta thu hĐp dải làm việc hệ thống cách giảm tốc độ luồng liệu loại lọc giảm mẫu Để giảm mẫu lớn yêu cầu khuếch đại tín hiệu sử dụng tầng lọc CIC filter Tín hiệu qua lọc đợc giảm mẫu nhiều lần, khuếch đại tín hiệu, thu hẹp dải làm việc hệ thống đồng thời loại bỏ nhiễu nằm dải âm Tuy nhiên, yêu cầu tín hiệu sau DAC lại phải trơn mịn, tốc độ luồng liệu đa vào DAC lại lớn tốt Đây hai yêu cầu trái ngợc Để giải hai yêu cầu mâu thuẫn này, nhóm nghiên cứu sử dụng hai lọc CIC filter cấu trúc khác CIC Decimater CIC Interpolator Trong đó, lọc CIC Decimater thực giảm mẫu để thu hẹp dải làm việc hệ thống khử nhiễu, lọc CIC Interpolator lại thực tăng mẫu CIC Decimater đứng sau phân biệt pha số để đón luồng tín hiệu đợc khôi phục Còn CIC Interpolator đứng sau CIC Decimater thực tăng mẫu luồng tín hiệu âm tần đợc khử nhiễu để đa vào DAC làm tăng chất lợng tín hiệu tin gốc Đồng thời hai lọc có tác dụng khuếch đại tín hiệu Mô hình Audio Filter đợc xây dựng phần cứng FPGA cụ thể có dạng nh hình dới đây: Hình 3.18 Sơ đồ Audio Fiter 81 Các kết thiết kế, mô kiểm chứng hệ thống xây dựng đợc trình bày phụ lục 3.3 Sản phẩm đồ án : Bo mạch kÕt nèi víi m¸y tÝnh qua cỉng PCI thĨ hiƯn hình 3.19 : Hình 3.19 Kết nối bo mạch máy tính kim tra thit k trờn phn cứng, đồ án lấy tín hiệu kiểm tra máy phát hàm tạo tín hiệu FM trung tần để đưa vào bo mạch xử lý (9KHz – 1.2GHz Signal Generator 2023A) Máy phát hàm tạo tín hiệu FM tần số sóng mang 10.7MHz với tín hiệu âm tần 1KHz 82 Hình 3.20 : Tín hiệu sóng mang trung tần chưa điều chế từ máy phát hàm Hình 3.21:Tín hiệu FM trung tần từ máy phát hàm Kết xử lý bo mạch tách kiểm tra đầu sau DDC sau giải điều chế máy sóng tia TD3 – 3034B máy phân tích phổ 2399B/1 Kết quan sát Oxilo máy phân tích phổ có dang sau: 83 Hình 3.22 Phổ tín hiệu sau giải điều chế máy phân tích phổ Hình 3.23 Dạng tín hiệu sau giải điều chế quan sát Oxilo 3.4 KếT LUậN CHƯƠNG 84 Trong chơng đồ án thực nghiên cứu thuật toán giải điều chế FM sở chọn lựa đợc thuật toán giải điều chế phù hợp nhằm đảm bảo chất lợng tín hiệu nh tiết kiệm đợc tài nguyên phần cứng Đồ án chọn lựa phơng pháp giải điều chế phơng pháp khôi phục tần số tức thời tin sau tách thông tin tin gốc Sau đồ án tiến hành thực thi thành công thuật toán giải điều chế phần cứng với bo mạch virtex II xtreme DSP gắn với máy tính qua cổng PCI để tiến hành cấu hình cho thiết bị Tín hiệu âm tần đầu đáp ứng yêu cầu Ưu điểm bo mạch có cổng A/D, D/A cho phép cấp tín hiệu trực tiếp vao bo mạch tần số cao đầu ta có tín hiệu âm tần Kết luận Sau thời gian nghiên cứu nắm lý thuyết chế tạo thử nghiệm, dới hớng dẫn thầy Nguyễn Thế Hiếu, em hoàn thành đồ ¸n t«t nghiƯp : “Nghiên cứu thiết kế, chế tạo thit b thu vụ tuyn SDR Đồ án trình bày lý thuyết phơng pháp giải điều chế FM rõ u nhợc điểm phơng pháp Từ lựa chọn phơng pháp giải điều chế phù hợp thông tin quảng bá nh thiết bị thông tin quân đồng thời tiết kiệm tối u tài nguyên phần cứng Phơng án thiết kế đợc thử nghiệm thành công công nghệ FPGA.Cụ thể 85 bo mạch virtex II Xtreme DSP đồ án tiến hành giải điều chế với tín hiệu FM thực tế đa vào bo mạch, đầu ta đợc tín hiệu tin gốc Hớng phát triển đồ án: xây dựng thuật toán giải điều chế với loại tín hiệu khác nh AM, SSB,QPSK,QAM .đồng thời xây dựng chơng trình ghép nối Kit với bàn phím hiển thị (LCD LED) để lắp đặt vào máy cho phép bán tự động trình điều khiển, đồng thời hiển thị tần số, chế độ công tác thiết bị thị Trong trình làm đồ án em tìm hiểu đợc công nghệ FPGA ứng dụng giải thành công toán toán thiết kế máy thu số SDR Những kết đạt đợc từ trình nghiên cứu làm đồ án sở bớc đầu để em tiếp tục áp dụng, phát triển vào trình công tác Một lần em xin chân thành cám ơn Thầy giáo Nguyễn Thế Hiếu thầy Bộ môn Thông tin Tác chiến điện tử, Khoa Vô tuyến điện tử nh lãnh đạo, huy cấp đồng đội quan tâm tạo điều kiện giúp đỡ em trình học tập công tác Häc viƯn kü tht qu©n sù ! 86 PHỤ LỤC VẬN HÀNH KIỂM TRA VÀ THỰC THI THIẾT KẾ TRÊN PHẦN MỀM VÀ PHẦN CỨNG I MƠ HÌNH THIẾT KẾ VÀ CÁCH THỨC KIỂM TRA TRÊN MÔI TRƯỜNG SIMULINK Cách thức kiểm tra thực kiểm tra sau khối, thành phần khối mơ hình thiết kế Cụ thể kiểm tra dạng phổ, dạng tín hiệu sau khối: nhân, lọc CIC, lọc CFIR, DDC sau khối giải điều chế Mơ hình kiểm tra mức đỉnh sau: Mơ hình kiểm tra mức đỉnh thiết kế Trong đó, modul cụ thể xây dựng máy thu số mơ hình mức đỉnh có dạng cụ thể sau: Hồn tồn tương tự vậy, mơ hình thực kiểm tra thành phân khối sau: 87 Mơ hình kiểm tra dạng phổ sau nhân Simulink Mơ hình kiểm tra thiết kế sau lọc CIC Mơ hình xây dựng giải điều chế tín hiệu FM: II KẾT QUẢ KIỂM TRA THIẾT KẾ TRÊN MÔI TRƯỜNG SIMULINK Thực thi thiết kế mơi trường Simulink với tín hiệu kiểm tra tín hiệu âm tần tin gốc sóng hình since tần số 1KHz, điều chế tần số với tần số sóng mang trung tần 10.7MHz, số điều tần 10 đưa vào đầu vào DDC Các kết nhận sau: 88 Phổ tín hiệu điều tần trung tần Phổ tín hiệu sau nhân 89 Phổ tín hiệu sau lọc CIC Dạng phổ quan sát sau nhân sau lọc CIC nhận thấy rằng: tín hiệu sau nhân gồm hai thành phần Đó thành phần tần số cao (21.4MHz) tương ứng với tần số tổng tín hiệu đầu vào (10.7MHz) tín hiệu dao động số (10.7MHz) thành phần tần số thấp tương ứng thành phần tần số hiệu tín hiệu đầu vào tín hiệu dao động số Tín hiệu sau qua khâu lọc CIC thành phần tần số cao bị cắt bỏ (không cho qua) mà có thành phần tần số thấp dải sở qua 90 Phổ tín hiệu sau DDC Phổ tín hiệu sau giải điều chế Tín hiệu sau DDC tín hiệu dải sở với độ lệch tần 10KHz (đúng với công thức (4) phần trình bày) Như DDC thực chức theo lý thuyết Tín hiệu sau giải điều chế thu có phổ tần số 1KHz Như giải điều chế khơi phục tín hiệu tin gốc ban đầu Dạng tín hiệu sau DDC sau giải điều chế 91 Dạng tín hiệu đầu sau DDC tín hiệu điều tần dải sở Tín hiêu sau giải điều chế tin với tần số 1KHz Để thấy hiệu Audio Filter, quan sát phổ tín hiệu sau vi phân, sau so sánh với phổ tín hiệu đầu Audio Filter sau: Phổ tín hiệu sau vi phân So sánh phổ sau vi phân pha sau Audio Filter ta nhận thấy rằng: Các thành phần dải âm bị suy giảm lớn hơn, làm suy giảm lớn thành phần nhiễu nằm ngồi dải tín hiệu có ích Tuy nhiên Audio Filter làm suy giảm phần tín hiệu có ích khơng đáng kể so với mức suy giảm thành phần dải âm III ĐỒNG MÔ PHỎNG PHẦN CỨNG VÀ THỰC THI THIẾT KẾ TRÊN PHẦN CỨNG Thực trình đồng mô phần cứng (là bo mạch FPGA Virtex XtremeDSP Development Kit II), phần mềm (System Generator) máy tính Thực kết nối bo mạch FPGA vào máy tính thơng qua PCI để thực tương tác máy tính phần cứng Tín hiệu để kiểm tra máy tính tạo từ mơi trường Simulink máy tính đưa vào bo mạch thực xử lý thông qua PCI Kết kiểm tra mô 92 hình máy thu số thơng qua PCI đưa lên máy tính để hiển thị lưu trữ Mơ hình kiểm tra có dạng sau: Mơ hình thực đồng mơ Thực kiểm tra dạng tín hiệu sau DDC sau giải điều chế Sau thực q trình tạo khối đồng mơ phỏng, System Generator tạo thư viện có chứa khối đồng mơ có tên Cosim_Maythuso hwcosim Đồng thời q trình tạo khối đồng mô phỏng, System Generator tự động tạo file bitstream Cosim_Maythuso_clk_wrapper.bit để cấu hình phần cứng cho FPGA Thực kết nối bo mạch vào PCI chạy đồng mơ để cấu hình thiết bị cho FPGA 93 Mơ hình thực cấu hình hệ thống 94 ... chọn đề tài đồ án tốt nghiệp : Nghiên cứu thiết kế, chế tạo thiết bị thu vơ tuyến SDR Mơc tiªu nghiªn cứu đề tài tìm hiểu cấu trúc hệ vô tuyến định nghĩa phần mềm SDR (Software Defined Radio),... thời gian sử dụng thiết bị Hiện thiết bị thông tin SDR nghiên cứu thay để khắc phục nhược điểm Chương trình nghiên cứu thiết bị vô tuyến hệ cuối năm 1970 nhằm phát triển thiết bị đa hoạt động băng... khả phát triển thực tế tơng lai Trên sở hệ SDR nghiên cứu thiết kế chế tạo hệ máy thu số ứng dụng rông rãi lĩnh vô tuyến ®iƯn tư máy thu SDR( cụ thể máy thu FM) Đồng thời áp dụng công nghệ ASIC