1. Trang chủ
  2. » Công Nghệ Thông Tin

Bài giảng Kiến trúc máy tính: Chương 5 - Vũ Đức Lung

24 118 0

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 24
Dung lượng 0,94 MB

Nội dung

Bài giảng Kiến trúc máy tính - Chương 5: Mạch tuần tự cung cấp cho người học các kiến thức: Xung đồng hồ, mạch lật (chốt –latch), mạch lật lề (Flip-flop), mạch tuần tự. Mời các bạn cùng tham khảo nội dung chi tiết.

Chương – Mạch Tuần tự 5.1 Xung đồng hồ 5.2 Mạch lật (chốt – latch) 5.2.1 Mạch lật SR (SR-latch) 5.2.2 Mạch lật D 5.2.3 Mạch lật IK 5.3.4 Mạch lật T 5.3 Mạch lật lề (Flip-flop) 5.4 Mạch Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com https://fb.com/tailieudientucntt Xung đồng hồ h.a) Đồng hồ (clock) – phát tần (impulse generator) - thời gian chu kỳ đồng hồ (clock cycle time) h.b – giản đồ thời gian tín hiệu đồng hồ (4 tín hiệu thời gian cho kiện khác nhau) Sự sinh tín hiệu đồng hồ không cân xứng?? Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com https://fb.com/tailieudientucntt Mạch lật (Chốt - Latch) Sơ đồ ký hiệu chốt SR khơng dùng tín hiệu đồng hồ S R Q(t+1) 0 Q(t) No change Clear to 1 Set to 1 X Indeterminate Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com https://fb.com/tailieudientucntt SR-latch b) Mạch lật SR dùng tín hiệu đồng hồ Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com https://fb.com/tailieudientucntt D latch D Q C Q D Q (t+ ) 0 C le a r t o 1 S e t to U1 D U3 _ Q 3 AND2 NOR2 C U4 U2 U5 1 Q NOR2 AND2 NOT Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com https://fb.com/tailieudientucntt JK latch  Từ mạch lật SR  Khắc phục nhược điểm SR J C Q Q K J K Q (t+ ) 0 Q (t) N o change C le a r t o 1 S e t to 1 Q (t ) C o m p le m e n t Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com https://fb.com/tailieudientucntt T latch  Từ JK latch  Nối J với K T Q T Q (t+ ) C Q Q (t) N o change Q (t ) C o m p le m e n t Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com https://fb.com/tailieudientucntt Mạch lật lề (Flip-flop)  Mạch lật kích thích mức (level triggered),còn mạch lật lề kích thích biên (edge triggered)  Flip-flop D với chuyển tiếp dương: D Clock Q C Q Chuyển tiếp lề dương Output cannot change Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com https://fb.com/tailieudientucntt Flip-flop D Biểu đồ trạng thái Time Đồ thị dạng tín hiệu Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com https://fb.com/tailieudientucntt Flip-flop D  Flip-flop D với chuyển tiếp âm Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com 10 https://fb.com/tailieudientucntt Bảng kích thích Bảng kích thích bốn mạch lật lề SR Q(t) Q(t+1) S R 0 0 1 D Q(t) Q(t+1) D X 0 0 1 0 1 0 1 X 1 Q(t) Q(t+1) J K Q(t) Q(t+1) T 0 X 0 0 1 x 1 x 1 1 X 1 JK T Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com 11 https://fb.com/tailieudientucntt Mạch In p u t C o m b in a t io n a l O u u t c ir c u it F lip - f lo p s C lo c k Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com 12 https://fb.com/tailieudientucntt Mạch Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com 13 https://fb.com/tailieudientucntt Mạch Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com 14 https://fb.com/tailieudientucntt Mạch Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com 15 https://fb.com/tailieudientucntt Mạch Trạng thái Nhập Trạng thái kế Ngõ nhập vào flip-flop Đầu A B x A B SA RA SB RB y 0 0 0 x x 0 1 1 0 0 x x 0 1 0 x 1 0 x 0 x 1 1 1 1 1 x x 0 1 1 x 0 Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com 16 https://fb.com/tailieudientucntt Mạch Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com 17 https://fb.com/tailieudientucntt Mạch Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com 18 https://fb.com/tailieudientucntt Mạch  Qui trình thiết kế mạch – Bước 1: Chuyển đặc tả mạch sang lược đồ trạng thái – Bước 2: lược đồ trạng thái => bảng trạng thái – Bước 3: Từ bảng trạng thái viết hàm cho ngõ nhập Flip-flops – Bước 4: vẽ sơ đồ mạch Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com 19 https://fb.com/tailieudientucntt Mạch Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com 20 https://fb.com/tailieudientucntt Mạch Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com 21 https://fb.com/tailieudientucntt Mạch Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com 22 https://fb.com/tailieudientucntt Mạch Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com 23 https://fb.com/tailieudientucntt Ví dụ thiết kế mạch  Thiết kế mạch dùng mạch lật SR Khi ngõ nhập x=0, trạng thái mạch lật lề không thay đổi, ngõ xuất y=0 Khi x=1, dãy trạng thái 11,10,01,00 lặp lại ngõ xuất y có giá trị số bit trạng thái mạch lật lề lẻ, trường hợp lại Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com 24 https://fb.com/tailieudientucntt ... https://fb.com/tailieudientucntt Mạch Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com 13 https://fb.com/tailieudientucntt Mạch Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com 14 https://fb.com/tailieudientucntt Mạch Vũ Đức Lung Khoa... https://fb.com/tailieudientucntt Mạch Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com 21 https://fb.com/tailieudientucntt Mạch Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com 22 https://fb.com/tailieudientucntt Mạch Vũ Đức Lung Khoa... dương Output cannot change Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com https://fb.com/tailieudientucntt Flip-flop D Biểu đồ trạng thái Time Đồ thị dạng tín hiệu Vũ Đức Lung Khoa KTMT CuuDuongThanCong.com

Ngày đăng: 11/01/2020, 18:26

TỪ KHÓA LIÊN QUAN