Đề tài tạo bộ đếm đồng hồ

18 405 0
Đề tài tạo bộ đếm đồng hồ

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

Thông tin tài liệu

Báo cáo thực tập KTS GVHD:Phan Xuân Phương BÁO CÁO THỰC TẬP MÔN KỸ THUẬT SỐ Đề Tài: Tạo Bộ Đếm Đồng Hồ I.Nội dung mục đích : 1.Nội dung: Chúng ta thiết kế mạch có khả hiển thị giờ, phút, giây Để thực điều ta cần có linh kiện sau: IC 74LS00, IC 74LDS90, IC 74LS47,bộ hiển thị đèn LED dùng Anode chung mạch Project Board 2.Mục đích : Nâng cao kỹ thuật thực hành lắp ráp mạch, phát triển klĩ phân tích mạch Sử dụng thành thạo IC hiểu công dụng IC như: IC giải mã 74LS47, IC đếm 74LS90, IC 74LS00 LED II.Sơ đồ khối chức khối: Sơ đồ khối mạch sau: BỘ BỘ TẠO BỘ GIẢI ĐẾM XUNG MÃ Hình 1: Sơ đồ khối mạch Bộ tạo xung: Bộ tạo xung thực chất IC 74LS00 IC cấu tạo nên từ cổng Logic NAND Các cổng Logic bố trí bên IC xếp theo chân liền thành cổng là: (1,2,3); (4,5,6); (8,9,10); (11,12,13) Trong đầu vào cổng NAND chân như: + Cổng NAND 1: chân 1, + Cổng NAND 2: chân 4,5 + Cổng NAND 3: chân 9,10 + Cổng NAND 4: chân 12,13 Còn đầu cổng NAND chân : 3,6,8 11 Sau sơ đồ cấu tạo IC 74LS00: SV: Đào Xuân Vũ Vu6/24/2016 Hà Nội Dao Xuan Báo cáo thực tập KTS GVHD:Phan Xuân Phương 14 13 12 11 10 9 1 1 3 Hình 2: Sơ đồ cấu tạo IC74LS00 Chúng ta thấy bố trí chân bên IC này, có sơ đồ nguyên lý mạch tạo xung sau: Hình 3: Sơ đồ nguyên lí mạch tạo xung Ta có bảng chân lý cổng NAND là: A 0 1 B 1 Y 1 Theo sơ đồ ngyên lí ta phải sử dụng cổng Logic NAND Trong mạch thực tế thấy IC 74LS00 sử dụng sau: + Chân 14 chân dương nguồn , chân chân âm nguồn + Chân số đấu nối với chân số IC , đầu vào cổng NAND thứ có tác dụng làm cổng NAND từ đầu vào thành cổng NAND đầu vào đầu + Chân số chân số đấu nối với để tạo thành cổng NAND đầu vào đầu SV: Đào Xuân Vũ Vu6/24/2016 Hà Nội Dao Xuan Báo cáo thực tập KTS GVHD:Phan Xuân Phương + Trên sơ đồ mạch đầu cổng NAND thứ đầu vào công cổng NAND thứ 2, mạch thực tế phải đấu nối chân số đầu cổng NAND thứ với chân chân số đầu vào cổng NAND thứ Ở chân số IC đầu cổng NAND thứ 2sẽ đấu nối với chân số 14 đếm dùng IC 74LS90 thứ để lấy xung kích CLK đếm giúp đếm hoạt động + Đồng thời linh kiện mắc kèm theo tạo xung điện trở có giá trị 4,7 K tụ điện có giá trị 100µF mắc sau mạch thực tế: - Điện trở 4.7K thứ mắc vào chân số chân số IC 74LS00 - Điện trở 4.7K thứ mắc đầu vào chân số IC đầu lại mắc vào âm nguồn - Tụ điện 100µF mắc chân dương vào chân số IC 74LS00 chân âm vào chân số IC Bộ đếm: Trong mạch thực tế để thiết kế đếm cần sử dụng tất IC đếm 74LS90 Mỗi IC 74LS90 đếm độc lập Theo lý thuyết đếm thực chất chuỗi Trigeer mắc độc lập với cộng them phân hệ tổ hợp cần thiết Do Trigeer đơn vị nhớ mắc nối tiếp n trigeer ta có số lượng trạng thái khác Nười ta sử dụng trạng thái khác đểmã hoá cho xung đếm đầu vào.Trong mạch thấy sơ đồ bố trí chân chức chân IC 74LS90 sau: Hình : Sơ đồ chân IC 74LS90 Theo sơ đồ thấy chức chân IC 74LS90 sau: - Chân CKA, CKB : chân đưa xung điều khiển CLK ( tương ứng với chân số chân số 14) - R01, R02, R91,R92: chân tạo nên tín hiệu reset(tương ứng chân 2,3,6 chân số 7) SV: Đào Xuân Vũ Vu6/24/2016 Hà Nội Dao Xuan Báo cáo thực tập KTS GVHD:Phan Xuân Phương - QA, QB, QC, QD chân tín hiệu theo thứ tự có trọng số giẩm dần Ở thấy IC 74LS90 đếm thập phân Thực chất IC gồm đếm : Một đếm có số đếm số , đó: - Bộ đếm số có đầu vào CKA ( chân số 14) đầu QA( chân số 12) -Bộ đếm số có đầu vào chân CKB ( chân số 1) đầu QB,QC, QD ( chân số 11,9,và chân số 8) Để IC làm việc bình thường chế độ đếm số 10 phải thực đấu nối đầu đếm với đầu vào đếm , tức phải đấu nối chân số với chân số 12 Lúc ta có đếm số 10 với đầu vào chân số 14(CKB) đầu QA, QB,QC, QD cần phải biết IC 74LS90 kích thích sườn âm xung kick vào Chân số chân số IC chân reset, mức logic cao IC reset trạng thái ban đầu Hai chân số chân số IC có tác dụng ghim đầu IC mức giá trị cao đếm 10, tương ứng QA, QB, QC, QD nhận giá trị cố định tương ứng 1001( tương ứng với số 9) Chân số IC 74LS90 cấp dương nguồn.Trong mạch thấy cặp IC 74LS90 đấu nối từ chân số 11 IC 74LS90 trước với chân số 14 IC 74LS90 sau Vậy mạch tạo thành cặp IC Khi ta thực đấu nối mạch hoạt động sau: Vì IC 74LS90 đếm số 10 tức với cặp IC thứ IC 74LS90 số đếm hết 10 trạng thái xung kích vào từ So-S9 tức từ 0000->1001 lúc IC thứ đảo trạng thái ban đầu IC thứ tiến hành đếm them trạng thái Trong mạch có cặp IC 74LS90 tượng trưng cho mạch đếm xung giờ- phút- giây Đối với hai cặp IC tượng trưng cho phút giây mạch đếm 60 trạng thái tương ứng mạch đếm xung đếm từ 0-59 nhận lệnh reset để trở trạng thái ban đầu Còn cặp IC tượng trưng cho đếm xung mạch tiến hành đến 24 trạng thái tượng trưng cho 24h ngày, đếm tiến hành đếm từ 0-23 Trong mạch cặp IC đấu nối với để lấy xung kick Khi cặp IC đếm hết số trạng thái cần đếm cặp IC tiếp sau tiến hành đếm tăng lên trạng thái Chúng ta có bảng trạng thái chân Reset IC 74LS90 sau: SV: Đào Xuân Vũ Vu6/24/2016 Hà Nội Dao Xuan Báo cáo thực tập KTS R01 H H X X L L X Reset Input R02 R91 H L H X X H L X X L X X L L GVHD:Phan Xuân Phương R 92 X L H L X L X QD L L H Out Put QC QB L L L L L L COUNT COUNT COUNT COUNT QA L L H Ta biết thực chất IC74LS90 cấu tạo Trigeer mắc nối tiếp với hay nói cách khác Trigeer thực chất Flip-Flop Chúng có khả nhớ trạng thái chúng cấp nguồn chúng chuyển đổi trạng thái có xung kich CLK kick vào Ta biết Trigeer chia làm nhiều loại phân theo phương thức khác Ta lấy ví dụ xét Flip-Flop J-K hay trigeer JK tích cực mức thấp kích sườn âm xung kích J Q CLK K Q Hình : Trigeer J-K Đối với Trigeer chúng chuyển đổi trạng thái có sườn âm xung kick thích vào, giả sử chúng có xung CLK chuẩn kich vào Treeger J-K để SV: Đào Xuân Vũ Vu6/24/2016 Hà Nội Dao Xuan Báo cáo thực tập KTS GVHD:Phan Xuân Phương Trigeer chuyển đổi trạng thái Vậy có bảng chuyển đổi trạng thái Treeger sau: J 0 1 K 1 CLK ↓(sườn âm) ↓ ↓ ↓ Q’ Q(đầu vào) đảo TT Qua bảng trạng thái thấy thực chất treeger J-K thiết kế nhằm khắc phục nhược điểm Trigeer R-S đầu vào Ở J có vai trò S K có vai trò R Để tạo nên mạch đếm hoàn chỉnh phải mắc nhiều Trigeer với để tạo nên đếm Hiện có loại đếm chính, đếm đồng đếm không đồng Xét đếm không đồng bộ: đếm mà Trigeer thường dùng để mã hoá trạng thái đếm Xung nhịp Ck không đưa đồng thời đến phần tử nhớ, đưa đến phần tử nhớ thứ sau chúng tự kich lẫn Ta có sơ đồ mạch sau: Hình : Bộ đếm không đồng Chúng ta thấy qua mạch đầu vào J1K1,J2K2,J3K3,J4K4 1, đầu Q1, Q2, Q3, Q4 đầu vào xung kích Trigeer Từ thấy đầu vào xung kích CLK kích vào Trigeer , sau trigeer kich sang Trigeer khác Vậy có giản đồ xung sau: SV: Đào Xuân Vũ Vu6/24/2016 Hà Nội Dao Xuan Báo cáo thực tập KTS GVHD:Phan Xuân Phương Vì bọ đếm bit nên mã hoá số trạng thái 16 trạng thái , mạch đếm bắt đầu đếm từ 0000( tương ứng với số 0) 1111( tương ứng với số 15) mạch đồng thời nhận bit đầu Q1,Q2, Q3, Q4 tương đương với việc toàn mạch Reset trở mức 0000 hay nói cách khác mạch lật trạng thái để trở trạng thái ban đầu Vậy sơ đồ hình dạng mạch sau: S1->S2->S3->S4->S5->S6->S7->S8->S9->S10->S11 Từ phân tích nguyên lý hoạt động mạch đếm nhị phân 4bit sau : Đầu vào xung CK1 Trigeer Q1 đấu nối trực tiếp với với xung kich CLK đầu vào, đầu Q1, Q2, Q3 đấu nối với đầu vào kích CK2, CK3, CK4 Trigeer Vậy thấy xung CLK đầu kích thích vào Trigeer Q1 làm cho Trigeer chuyển SV: Đào Xuân Vũ Vu6/24/2016 Hà Nội Dao Xuan Báo cáo thực tập KTS GVHD:Phan Xuân Phương đổi trạng thái đầu Trigeer tương đương xung vào kích thích Trigeer Đầu trigeer Q2, Q3, Q4 biểu diễn số dạng mã nhị phân bit, với bít D bit có trọng số nhỏ MSB , giả sử trạng thái ban đầu chưa có xung kích , bit số có trạng thái sau: Q4Q3Q2Q1=0000 Khi có xung kích CLK kích vào Trigeer mạch hoạt động , lúc Trigeer lật trạng thái tương đương với việc bit Q1 chuyển từ trạng thái sang trạng thái , lúc bit có trạng thái 0001 ( tương đương với số 1) Sau xung CLK tiếp tục kick vào Trigeer làm Trigeer lất trạng thái đồng thời bit Q2 thực đảo trạng thái sang 1vì đầu Q1của Trigeer thứ xung CLK Trigeer Quá trình tiếp tục xung CLK thứ 16 kích vào lúc toàn mạch trạng thái 1111 đảo trạng thái ban đầu 0000 Ta thấy qua bảng trạng thái toàn mạch sau: TT Q1 Q2 Q3 Q4 Ghi CLK Chú 0 0 TT ban đàu 0 0 0 1 0 1 1 1 0 0 10 1 11 1 12 1 0 13 1 14 1 15 1 1 16 0 0 đảo TT toàn mạch SV: Đào Xuân Vũ Vu6/24/2016 Hà Nội Dao Xuan Báo cáo thực tập KTS GVHD:Phan Xuân Phương Nhận Xét: Qua phân tích thấy đếm không đồng có cấu tạo đơn giản đếm nhị phân , dễ chế tạo nhiên chúng có nhược điểm có thời gian trễ thực lật trạng thái nên trạng thái không lật đồng thời với trigeer *Bộ đếm đồng bộ: Bộ đếm đồng thiết kế nhằm khắc phục nhược điểm đếm không đồng Trong đếm tích hợp IC ngày hầu hết người ta sử dụng đếm đồng chúng thời gian trễ lật trạng thái nên cá Trigeer đồng thời đảo trạng thái có xung kích thích vào hay nói cách khác đếm đồng đếm mà Trigeer dùng để mã hoá trạng thái đếm trạng thái thay đổi lúc có xung vào kích thích đầu vào nhờ có xung nhịp Ck đưa tới đồng thời phần tử nhớ Chúng ta xét đếm đồng bit sử dụng trigeer J-K: 11 J Q K Q 12 J CLK K CLR Q Q Q 13 K CK2 Q 13 J 10 Hình 7: đếm đồng Qua sơ đồ đầu vào mạch xung Ck , đầu Q1, Q2 Q3 Mạch sử dụng phần tử nhớ loại JK-FF Vì mạch có trigeer có phần tử nhớ nên có số tạng thái trạng thái Các trạng thái kí hiệu S0,S1,S2,S3,S4,S5,S6,S7 Từ có bảng m Q3 Q2 Q1 S0 0 S1 0 S2 S3 1 SV: Đào Xuân Vũ Vu6/24/2016 Hà Nội Dao Xuan Báo cáo thực tập KTS S4 S5 S6 S7 GVHD:Phan Xuân Phương 1 1 0 1 1 Nguyên lí làm việc mạch tương tự nguyên lí làm việc mạch đếm không đồng bộ, song chúng khac chỗ xung CLK kich vào đồng thời tất Trigeer , đầu Trigeer đầu vào Trigeer Vậy hiểu nguyên lí làm việc mạch sau: Khi đầu vào Trigeer thứ J1K1 đồng thời có xung kích CLK vào chân Ck Trigeer , lúc Trigeer thứ đảo trạng thái cụ thể Q1 đảo trạng thái sang trạng thái 1, lúc Trigeer lại chưa có liệu vào nên chúng trạng thái ban đầu Sau có xung kích CLK làm cho Q1 lật trạng thái trở trạng thái , Trigeer lúc đầu Trigeer thứ có liệu đưa đến đầu vào đồng thời lại có xung CLK kích vào Trigeer tiến hành lật trạng thái từ lên trạng thái Cứ có xung kich thứ toàn mạch đồng thời lật trạng thái trở trạng thái thiết lập ban đầu tức lúc tất Q3Q2Q1 có trạng thái 000( trạng thái ban đầu) Vậy có giản đồ sau: Bộ giải mã: Bộ giải mã thực chất IC 74LS47 , IC dùng để giải mã cho hiển thị đèn LED dùng Anode chung Các IC 74LS47 nhận tín hiệu mã hoá từ IC 74LS90 Đối với IC 74LS47 thấy rõ chức chung chức chân IC 74LS47 qua sơ đồ sau: SV: Đào Xuân Vũ Vu6/24/2016 Hà Nội Dao Xuan Báo cáo thực tập KTS GVHD:Phan Xuân Phương IC 74LS47 14 13 12 11 10 Qua sơ đồ tren thấy IC giải mã 74LS47 có tất đầu vào A, B, C, D dùng để lấy liệu mã hoá , cụ thể chân IC giải mã có chân tương ứng với đầu vào là: chân chân B, chân chân C, chân chân D chân chân A Các chân nối sang chân tên IC 74LS90, cụ thể cách đấu nối sau: Chân B ( chân số 1) IC 74LS47 nối vào chân B( chân số 9) IC 74LS90 Chân C ( chân số 2) IC 74LS47 đấu nối với chân C( chân số 8) IC 74LS90 Chân D (chân số ) IC 74LS47 nối với chân D (chân số 11) IC 74LS90 đầu vào cuối chân A( chân số ) IC 74LS47 đấu nối vào chân A (chân số 12) IC 74LS90 Từ thấy đầu A, B, C, D IC 74LS90 mạch đếm đấu nối với mạch giải mã IC 74LS47 Đầu IC giải mã 74LS47 có tất đầu có tên f, g, a, b, c, d, e ( tương ứng với chân 15, 14, 13, 12, 11, 10, 9) đầu IC 74LS47 đấu nối với hiển thị LED thanhvà chúng đấu nối với chân có tên tương ưng LED Mỗi đầu IC 74LS47 đấu nối tương ứng với đoạng LED đèn LED thanh, chân đầu IC 74LS47 có liệu từ LED tương ứng với chân LED sang tắt Mỗi đèn LED sang tắt Mỗi đèn LED đấu nối với chân IC 74LS47 sau: Chân số 1(chân e) LED đấu nối với chân số 9(chân e) IC 74LS47 Chân (chân d) LED nối với chân số 10 IC 74LS47 Chân (chân c) LED nối với chân số 11 IC 74LS47 Chân (chân b) LED nối với chân số 12 IC 74LS47 Chân (chân a) LED nối với chân số 13 IC 74LS47 Chân (chân f) LED nối với chân số 15 IC 74LS47 cuối chân 10 (chân g) LED nối với chân số 104 IC 74LS47 Mỗi IC giải mã 74LS47 nhận nhiệm vụ giải mã cho LED cấu tạo cách đấu nối IC 74LS47 với LED giống Từ có bảng chân lí cho IC 74LS47 sau: SV: Đào Xuân Vũ Vu6/24/2016 Hà Nội Dao Xuan Báo cáo thực tập KTS GVHD:Phan Xuân Phương Input D 0 0 0 0 1 C 0 0 1 1 0 B 0 1 0 1 0 A 1 1 a 1 1 1 b 1 1 0 1 c 1 1 1 1 d 1 1 1 Output e f 1 0 0 0 1 1 0 1 g 0 1 1 1 Bộ hiển thị: Bộ hiển thị dùng mạch thực chất đèn LED dùng Anode chung Trong mạch sử dụng LED để hiển thị cho thong số giờ-phút-giây.Chúng ta có sơ đồ cấu tạo chân đèn LED dùng Anode chung sau: Qua sơ đồ thấy rõ bố trí chân đèn LED sau: chân chân e, chân chân d, chân chân dương nguồn , chân chân c, chân mạch thực tế không sử dụng đến Chân chân b , chân chân a, chân đấu nối với dương nguồn trường hợp chân số đèn LED không sử dụng , chân chân f chân 10 chân g Các chân a, b, c, SV: Đào Xuân Vũ Vu6/24/2016 Hà Nội Dao Xuan Báo cáo thực tập KTS GVHD:Phan Xuân Phương d, e, f, g chân nhận liệu giải mã từ IC74LS47 Khi chân có liệu LED tưng ứng đèn LED sáng Để hiển thị giờ-phút-giây đèn LED chia làm cặp Mỗi phần giờ-phút- giây nhận đèn LED để hiển thị Đối với phần phút giây chúng có số trạng thái hiển thị giống cách hiển thị cặp LED giống Cụ thể hai phần có số trạng thái 60 trạng thái bắt buộc hai cặp đèn LED phải hiển thị từ 00 đến 59 III.Ngyên lý làm việc mạch: Sơ đồ khối: Như biết sơ đồ khối mạch hoạt động sau: Bộ Tạo Xung Bộ đếm Bộ Giải Mã Bộ Hiển Thị Trong mạch hiển thị thấy họat động mạch sơ đồ khối sau: Tín hiệu xung kích CLK tạo tạo xung IC 74LS00 sau đưa đến đếm IC 74LS90, đếm thực đếm xung kích CLK đưa mã hóa để đưa vào giải mã Bộ giải mã IC 74LS47 thực giải mã tín hiệu đến để thành bit nhị phân tương ứng đưa bit đến hiển thị Tại hiển thị hiển thị số tương ứng đưa bit đến hiển thị Tại hiển thị hiển thị số tương ứng với liệu đầu vào Nguyên lí làm việc mạch sơ đồ lắp ráp: Đối với yêu cầu tiến hành lắp ráp mạch thực tế phải thị giờ-phút-giây Nguyên lý sau: -Đối với phút giây phải làm cho mạch hiển thị từ 00 đến 59 tức mạch thành phần có tất 60 trạng thái Vậy thiết kế mạch đếm 60 trạng thái cho thành phần , nên phải có phối hợp IC đếm 74LS90, IC thực đếm theo phương thức IC thứ đếm hết 10 trạng thái Reset trạng thái ban đầu đồng thời đưa xung kich đến IC thứ làm cho IC thứ chuyển đổi trạng thái IC thứ đếm hết số trạng thái IC reset lại để trơe trạng thái ban đầu Đối với thành phần mạch thực sau: Khi tổ hợp IC thành phần giây đếm hết 60 trạng thái tổ hợp IC reset trở lại trạng thái ban đầu tổ hợp IC thành phần phút đếm lên trạng thái SV: Đào Xuân Vũ Vu6/24/2016 Hà Nội Dao Xuan Báo cáo thực tập KTS GVHD:Phan Xuân Phương - Đối với thành phần giờ: ngày có 24h tổ hợp mạch đếm thành phần tiến hành đếm tất 24 trạng thái hiển thị đếm từ 00-23 a Nguyên lý làm việc đếm 60: Vì đếm có số trạng thái 60 tức mạch thực đếm tất 60 trạng thái trạng thái đển trạng thái 59 quay trở trạng thái ban đầu Vậy hàng đơn vị thiết kế để đếm có hệ số đếm 10, tức đếm hàng đơn vị thực đếm 10 trạng thái trạng thái trạng thái thứ Còn hang chục thiết kế đếm 6, tức hang chục đếm trạng thái từ đến Vậy biểu diễn chế độ đếm sau: Hàng Chục Hàng đơn vị d c b a d c b a 0 0 0 0 … … … … … … … … … … … … … … … … 1 0 0 0 0 0 … … … … … … … … … … … … … … … … 1 0 Qua sơ đồ thấy hàng đơn vị đếm số 10, thực đếm 10 trạng thái từ 0000 đến 1001 Khi đếm hết trạng thái thứ IC 74LS90 thực reset lai toàn mạch trở trạng thái ban đầu Còn hang chục đếm , thực đếm từ 0000 đến 0101( số 5) Khi đến trạng thái thứ toàn mạch reset lại để trở trạng thái ban đầu Khi tiến hành lắp ráp vào mạch tiến hành sau: Chân số 14 chân Ck IC 74LS90 hàng chục đấu nối với chân số 11 tức chân d IC 74LS90 hàng đơn vị Khi IC 74LS90 hàng đơn vị đếm hết đến trạng thái thứ ( tương đương với 1001) lúc chân số 11 chân d có trạng thái cao , từ chân 11 IC 74LS90 hàng đơn vị tind hiệu đưa đến chân 14 chân xung kich Ck IC 74LS90 hàng chục làm cho IC chuyển đổi từ trạng thái sang trạng thái khác Chân số chân reset IC 74LS90 hàng chục đấu nối sang chân số chân B IC Đồng thời chân số chân reset IC 74LS90 hàng chục đấu nối sang chân số chân c, chân b chân c chân đầu nên IC 74LS90 hàng chục đếm đến trạng thái thứ tức SV: Đào Xuân Vũ Vu6/24/2016 Hà Nội Dao Xuan Báo cáo thực tập KTS GVHD:Phan Xuân Phương 0110 lúc chân b c tức chân số chân có mức tích cực cao, chúng đồng thời đưa chân số số IC 74LS90 hàng chục , hai chân chân reset IC 74LS90 có mức tích cực cao tác động vào làm cho toàn mạch reset trở lại trạng thái ban đầu 2.Nguyên lý làm việc đếm có hệ số đếm bằng24(Đối với phần hiển thị giờ) Riêng phần hiển thị phải thiết kế đếm , đếm có hệ số đếm có hệ số 2.Vì kết hợp hai đếm ta có đếm có hệ số 24 Mạch tiến hành đếm 24 trạng thái tương đương với 24h ngày Khi mạch bắt đầu đếm từ trạng thái đến trạng thái 23 Chúng ta biểu diễn chế đếm sau: Hàng Chục d c 0 0 … … … … … … … … 0 b 0 … … … … a 0 … … … … Hàng đơn vị d c 0 0 … … … … … … … … 0 b 0 … … … … a … … … … 1 Qua bảng trạng thái thấy hang đơn vị đếm , mạch thực đếm từ 0000( tương đương số 0) đến hết trạng thái 0011( tương đương với số3) IC đếm 74LS90 thực reset lại mạch để trở trạng thái ban đầu, hang đơn vị đếm hết trạng thái thực lật trạng thái trở trạng thái ban đầu đồng thời hang chục thực đếm lên trạng thái Đối với hang chục đếm đếm có hệ số đếm Mạch thực đếm từ trạng thái ( tương đương với trạng thái 0000) hết trạng thái số ( tương đương với trạng thái 0010) toàn mạch reset để trở trạng thái ban đầu Chân số 14 chân xung kích CLK IC 74LS90 hàng chục đấu nối với chân 11 tức chân d IC 74LS90 hàng đơn vị Chân số IC 74LS90 hàng chục chân reset đấu nối với chân số IC 74LS90 hàng đơn vị từ chân số IC 74LS90 hàng chục đấu nối với chân số chân c IC 74LS90 hàng đơn vị SV: Đào Xuân Vũ Vu6/24/2016 Hà Nội Dao Xuan Báo cáo thực tập KTS GVHD:Phan Xuân Phương Chân số 3( chân reset ) IC 74LS90 hàng chục đấu nối sang chân số IC 74LS90 hàng đơn vị, từ chân số IC hàng chục đấu nối sang chân số chân b IC Chân số IC 74LS90 đấu nối với chân 12 chân a IC giải mã 74LS47 Tín hiệu sau mã hóa thành bit nhị phân chia làm đường ra, chân: 8, ,11, 12 tương đương với chân có tên c, d, b, a đầu IC 74LS90 đưa đến đầu vào có tên IC 74LS47.Tại IC thực giải mã bit nhị phân Tín hiệu đầu IC giải mã 74LS47 chia làm đường 74LSần lượt chân 9,10 ,11, 12, 13, 14 15 tương ứng tên chân: e, d, c, b, a, g f đầu đấu nối với đầu vào LED chân tên Khi IC giải mã 74LS47 giãi mã giá trị giá trị sau giải mã đưa đến hiển thị thành số tương ứng IV Sơ đồ lắp ráp: U 10 14 R U 3B R E S IS T O R U 3A U 4 14 7400 C C R R K K 0 AQ BQ 1Q 2Q 12 11 A B C D 7493A 7400 U 14 + C C C R R K K 0 AQ BQ 1Q 2Q R C A P A C IT O R P O L 12 11 A B C D C C R R K K 0 AQ BQ 1Q 2Q 12 11 A B C D 7493A U 14 C C R R K K 0 AQ BQ 1Q 2Q 12 11 A B C D 7493A U 21A 14 C C R R K K 0 U 7408 14 C C R R K K 0 AQ BQ 1Q 2Q A B C D 12 11 7493A SV: Đào Xuân Vũ Vu6/24/2016 AQ BQ 1Q 2Q A B C D 12 11 7493A 7408 U 21B 7432 U B I/R R OB UI L OT U O U I NO AU I NO BU I NO CU I NO DU B O TA TB TC TD TE TF TG 1 1 1 dvgiay chgiay 7447A U 12 U 14 3 B O 13 TA 12 TB 11 TC 10 TD TE 15 TF 14 TG U7 41 41 A 7493A R E S IS T O R U 16A B I/R R OB UI L OT U O U I NO AU I NO BU I NO CU I NO DU 7 B I/R R OB UI L TO U O U I NO AU I NO BU I NO CU I NO DU B O 13 TA 12 TB 11 TC 10 TD TE 15 TF 14 TG U7 41 43 A B I/R R OB UI L TO U O U I NO AU I NO BU I NO CU I NO DU B O 13 TA 12 TB 11 TC 10 TD TE 15 TF 14 TG U7 41 44 A B I/R R OB UI L TO U O U I NO AU I NO BU I NO CU I NO DU B O TA TB TC TD TE TF TG B I/R R OB UI L TO U O U I NO AU I NO BU I NO CU I NO DU B O TA TB TC TD TE TF TG 1 1 1 dvphut chphut U7 41 45 A 1 1 1 7447A Hà Nội Dao Xuan Báo cáo thực tập KTS GVHD:Phan Xuân Phương Trường ĐH Bách Khoa Hà Nội Khoa Điện Tử Viễn Thông -  SV: Đào Xuân Vũ Vu6/24/2016 Hà Nội Dao Xuan Báo cáo thực tập KTS GVHD:Phan Xuân Phương BÁO CÁO THỰC TẬP MÔN : KỸ THUẬT SỐ Giáo Viên Hướng Dẫn : Th.s Phan Xuân Phương Sinh viên thực : Đào Xuân Vũ Nhóm : Lớp : ĐT9-K47 10/2004 SV: Đào Xuân Vũ Vu6/24/2016 Hà Nội Dao Xuan [...]... ban đầu 2.Nguyên lý làm việc của bộ đếm có hệ số đếm bằng24(Đối với phần hiển thị giờ) Riêng đối với phần hiển thị giờ thì chúng ta phải thiết kế 2 bộ đếm , một bộ đếm có hệ số là 4 và một bộ đếm có hệ số là 2.Vì khi kết hợp hai bộ đếm này thì ta có một bộ đếm có hệ số bằng 24 Mạch sẽ tiến hành đếm 24 trạng thái tương đương với cả 24h trong ngày Khi này mạch bắt đầu sẽ đếm từ trạng thái 0 đến trạng thái... việc của bộ đếm 60: Vì 2 bộ đếm này đều có số trạng thái là 60 tức là mạch sẽ thực hiện đếm tất cả 60 trạng thái bắt đầu từ trạng thái 0 đển trạng thái 59 rồi sẽ quay trở về trạng thái ban đầu Vậy hàng đơn vị sẽ được thiết kế để bộ đếm có hệ số đếm bằng 10, tức là bộ đếm hàng đơn vị sẽ thực hiện đếm 10 trạng thái bắt đầu từ trạng thái 0 cho đến trạng thái thứ 9 Còn hang chục được thiết kế là bộ đếm 6,... 74LS00 sau đó được đưa đến các bộ đếm là các IC 74LS90, tại bộ đếm sẽ thực hiện đếm các xung kích CLK và đưa được mã hóa để đưa vào bộ giải mã Bộ giải mã là các IC 74LS47 sẽ thực hiện giải mã các tín hiệu đến để thành các bit nhị phân tương ứng rồi đưa các bit này đến bộ hiển thị Tại bộ hiển thị sẽ hiển thị các con số tương ứng rồi đưa các bit này đến bộ hiển thị Tại bộ hiển thị sẽ hiển thị các con... này đều có số trạng thái là 60 trạng thái cho nên bắt buộc hai cặp đèn LED này phải được hiển thị từ 00 đến 59 III.Ngyên lý làm việc của mạch: 1 Sơ đồ khối: Như chúng ta đã biết sơ đồ khối của mạch hoạt động như sau: Bộ Tạo Xung Bộ đếm Bộ Giải Mã Bộ Hiển Thị Trong mạch hiển thị này chúng ta có thể thấy được sự họat động của mạch trên sơ đồ khối như sau: Tín hiệu xung kích CLK sẽ được tạo bởi bộ tạo. .. thì IC đếm 74LS90 sẽ thực hiện reset lại mạch để trở về trạng thái ban đầu, khi hang đơn vị đếm hết 4 trạng thái và thực hiện lật trạng thái trở về trạng thái ban đầu thì đồng thời hang chục sẽ thực hiện đếm lên một trạng thái Đối với hang chục thì bộ đếm chỉ là bộ đếm có hệ số đếm bằng 3 Mạch sẽ thực hiện đếm từ trạng thái 0 ( tương đương với trạng thái 0000) cho đến hết trạng thái số 2 ( tương đương... hang chục sẽ đếm 6 trạng thái từ 0 đến 5 Vậy chúng ta có thể biểu diễn chế độ đếm như sau: Hàng Chục Hàng đơn vị d c b a d c b a 0 0 0 0 0 0 0 0 … … … … … … … … … … … … … … … … 0 1 0 1 1 0 0 1 0 0 0 0 0 0 0 0 … … … … … … … … … … … … … … … … 0 1 0 1 1 0 0 1 Qua sơ đồ trên chúng ta có thể thấy rằng đối với hàng đơn vị sẽ là bộ đếm cơ số 10, sẽ thực hiện đếm 10 trạng thái từ 0000 đến 1001 Khi đếm hết trạng... phần giây đếm hết 60 trạng thái thì tổ hợp 2 IC này sẽ được reset trở lại trạng thái ban đầu tổ hợp 2 IC của thành phần phút sẽ đếm lên 1 trạng thái SV: Đào Xuân Vũ Vu6/24/2016 Hà Nội Dao Xuan Báo cáo thực tập KTS GVHD:Phan Xuân Phương - Đối với thành phần giờ: vì trong một ngày chúng ta có 24h cho nên tổ hợp mạch đếm của thành phần này sẽ tiến hành đếm tất cả 24 trạng thái bộ hiển thị sẽ được đếm từ... 60 trạng thái Vậy chúng ta sẽ thiết kế mạch đếm 60 trạng thái cho mỗi thành phần , nên chúng ta phải có sự phối hợp của 2 IC đếm 74LS90, mỗi IC sẽ thực hiện đếm theo phương thức đó là khi IC thứ nhất đếm hết 10 trạng thái thì Reset về trạng thái ban đầu đồng thời sẽ đưa ra một xung kich đến IC thứ 2 làm cho IC thứ 2 chuyển đổi trạng thái và khi IC thứ 2 đếm hết số trạng thái là 6 thì cả 2 IC này được... biểu diễn cơ chế đếm như sau: Hàng Chục d c 0 0 0 0 … … … … … … … … 0 0 0 1 b 0 0 … … … … 1 0 a 0 0 … … … … 0 1 Hàng đơn vị d c 0 0 0 0 … … … … … … … … 0 0 1 0 b 0 0 … … … … 1 0 a 0 1 … … … … 1 1 Qua bảng trạng thái trên chúng ta có thể thấy rằng đối với hang đơn vị sẽ là bộ đếm 4 , mạch sẽ thực hiện đếm từ 0000( tương đương số 0) đến hết trạng thái 0011( tương đương với số3) thì IC đếm 74LS90 sẽ thực... đầu Còn đối với hang chục là bộ đếm 6 , sẽ thực hiện đếm từ 0000 đến 0101( số 5) Khi đến trạng thái thứ 6 thì toàn mạch sẽ được reset lại để trở về trạng thái ban đầu Khi tiến hành lắp ráp vào mạch chúng ta sẽ tiến hành như sau: Chân số 14 là chân Ck của IC 74LS90 hàng chục sẽ được đấu nối với chân số 11 tức là chân d của IC 74LS90 hàng đơn vị Khi IC 74LS90 hàng đơn vị đếm hết đến trạng thái thứ 9

Ngày đăng: 24/06/2016, 21:35

Tài liệu cùng người dùng

Tài liệu liên quan