1. Trang chủ
  2. » Cao đẳng - Đại học

Đồ án thiết kế FlipFlop RS bằng các cổng logic

17 878 5

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Cấu trúc

  • Thực Tập Mạch Số CT137 GVHD: Trần Hữu Danh 

  • Đề tài số 1

  • Quy trình thực hiện

  • 1. Giới thiệu chốt RS

  • 2. Giới thiệu FlipFlop RS

  • * Khaûo saùt giaûn ñoà xung:

  • 3. IC cổng NAND và thông số kỹ thuật

  • Mạch xung bằng tay

  • 4.Mạch ở trạng thái khi Ck =0

  • 4.Mạch ở trạng thái Ck = ; S=R=0

  • 4.Mạch ở trạng thái Ck = ; S=0 ; R=1

  • 4.Mạch ở trạng thái Ck = ; S=1 ; R=0

  • 4. Ý nghĩa trạng thái cấm

  • NHẬN XÉT

  • Slide 15

  • Trạng thái cấm, Ck= ;S=R=1

  • Slide 17

Nội dung

Thực Tập Mạch Số CT137 GVHD: Trần Hữu Danh Sinh viên nhóm 08 thực hiện: Vương Gia Trương: 1091083 Lê Văn Đạo : 1091014 Lê Hoài Nam : 1091046 Đề tài số 1 Thiết kế FlipFlop RS từ các cổng logic cơ bản, giải thích ý nghĩa của trạng thái cấm Quy trình thực hiện 1. Giới thiệu mạch chốt RS, 2. Giới thiệu FlipFlop RS 3. Giới thiệu IC cổng NAND 7400, thông số kỹ thuật về IC 4. Thiết kế mạch điện, ý nghĩa trạng thái cấm 5. Nhận xét 1. Giới thiệu chốt RS 1 2 3 4 5 6 U1:B R S Q Q' S R Q + 0 0 Cấm 0 1 1 1 0 0 1 1 Q Bảng trạng thái Latch (chốt): là mạch tuần tự mà nó liên tục xem xét các ngõ vào và làm thay đổi các ngõ ra bất cứ thời điểm nào không phụ thuộc vào xung clock. Chốt RS tác động mức thấp, sử dụng cổng NAND 2 ngõ vào 2. Giới thiệu FlipFlop RS FF là mạch có khả năng lật lại trạng thái ngõ ra tuỳ theo sự tác động thích hợp của ngõ vào, điều này có ý nghĩa quan trọng trong việc lưu trữ dữ liệu trong mạch và xuất dữ liệu ra khi cần. Ck R S Q * Khaỷo saựt giaỷn ủo xung: S R Q + 0 0 Q 0 1 0 1 0 1 1 1 Cm Bng trng thỏi (Cho Q ban ủau laứ 1) 3. IC cổng NAND và thông số kỹ thuật IC 7400 là IC được tích hợp 4 cổng NAND 2 ngã vào. Mạch xung bằng tay 1 2 3 U2:A 7400 4 5 6 U2:B 7400 SW3 SW-SPDT-MOM R2 2k R8 2k Ck +5v 4.Mạch ở trạng thái khi C k =0 1 2 3 U1:A 7400 4 5 6 U1:B 7400 10 9 8 U1:C 7400 13 12 11 U1:D 7400 +5v SW1 SW-SPDT SW2 SW-SPDT D1 LED-YELLOW R4 42k S R Q1 TIP122 D3 LED-YELLOW R3 330 R5 42k Q2 TIP122 R6 330 D4 LED-YELLOW R1 330 D5 LED-YELLOW R7 330R 1 2 3 U2:A 7400 4 5 6 U2:B 7400 SW3 SW-SPDT-MOM R2 2k R8 2k +5v Ck Q Q' +5v 4.Mạch ở trạng thái C k = ; S=R=0 1 2 3 U1:A 7400 4 5 6 U1:B 7400 10 9 8 U1:C 7400 13 12 11 U1:D 7400 +5v SW1 SW-SPDT SW2 SW-SPDT D1 LED-YELLOW R4 42k S R Q1 TIP122 D3 LED-YELLOW R3 330 R5 42k Q2 TIP122 R6 330 D4 LED-YELLOW R1 330 D5 LED-YELLOW R7 330R 1 2 3 U2:A 7400 4 5 6 U2:B 7400 SW3 SW-SPDT-MOM R2 2k R8 2k +5v Ck Q Q' +5v [...]... 12 Q2 R4 TIP122 42k 5 7400 SW-SPDT 7400 D5 R7 R6 +5v 330R LED-YELLOW 330 D4 LED-YELLOW Để BJT bão hào VCE=0 Mà VE =0 ⇒ VC =0 Khi BJT bão hòa, dòng IC = Icsat và cũng chính là dòng điện qua Led Trong thiết kế người ta thường chọn: IC#10mA VD#2v ⇒ RC= (VC C-VD-VC)\ IC = (5V – 2V) \ 10mA = 300 (ohm) Chọn RC = 330 (ohm) (trị tiêu chuẩn) Ta có IC = βI B (chọn β = 100) => IB= IC \ β = 10mA \100 = 0,1 mA Ta... trạng thái sẽ cho ngõ ra Q và Q’ giống nhau (Trong khi Q và Q’ phải khác nhau) Nên ta không sử dụng trong trường này NHẬN XÉT • Mạch chạy tốt đúng với yêu cầu CHÂN THÀNH CẢM ƠN SỰ QUAN TÂM CỦA THẦY CÔ VÀ CÁC BẠN Trạng thái cấm, Ck= ;S=R=1 +5v D1 R2 2k U2:A 1 S 3 2 SW3 7400 SW1 R1 R3 330 LED-YELLOW U1:A U1:C 1 3 SW-SPDT 10 2 8 9 4 6 Ck 5 2k D3 LED-YELLOW Q1 R5 TIP122 7400 U2:B R8 330 42k 7400 SW-SPDT-MOM . số 1 Thiết kế FlipFlop RS từ các cổng logic cơ bản, giải thích ý nghĩa của trạng thái cấm Quy trình thực hiện 1. Giới thiệu mạch chốt RS, 2. Giới thiệu FlipFlop RS 3. Giới thiệu IC cổng. xem xét các ngõ vào và làm thay đổi các ngõ ra bất cứ thời điểm nào không phụ thuộc vào xung clock. Chốt RS tác động mức thấp, sử dụng cổng NAND 2 ngõ vào 2. Giới thiệu FlipFlop RS FF là. Giới thiệu IC cổng NAND 7400, thông số kỹ thuật về IC 4. Thiết kế mạch điện, ý nghĩa trạng thái cấm 5. Nhận xét 1. Giới thiệu chốt RS 1 2 3 4 5 6 U1:B R S Q Q' S R Q + 0 0 Cấm 0 1 1 1

Ngày đăng: 03/06/2015, 16:30

TỪ KHÓA LIÊN QUAN

w