CPU Xeon 6000 dựa theo kiến trúc nehalem. Nehalem sẽ là những CPU 45nm dựa trên Vi cấu trúc Intel Core . Bộ nhớ Cache của Nehalem sẽ sử dụng tương tự như sắp xếp Cache đã sử dụng như đối với những bộ vi xử lí AMD Phenom , có nghĩa là mỗi lõi sẽ dùng bộ nhớ Cache L2 riêng biệt và bộ nhớ Cache L3 được dùng chung . Mỗi lõi sẽ có 256KB Cache L2 và bộ nhớ Cache L3 sẽ là 8MB. Bộ nhớ Cache L1 sẽ tương tự như của Core 2 Duo có nghĩa là tất cả là 64KB trong đó 32KB cho Lệnh và 32KB cho Dữ liệu . Sơ đồ khối của kiến trúc nehalem: Sơ đồ khối của các khối thực thi: • FPU:Floating-Point Unit. Khối này chịu trách nhiệm cho việc thực thi cácbiểu thức toán học floating-point và cũng cả các chỉ lệnh MMX và SSE.Trong CPU này, các FPU không “hoàn thiện” vì một số kiểu chỉ lệnh(FPmov, FPadd và FPmul) chỉ được thực thi trên các FPU nào đó: o FPadd: Chỉ có FPU này mới có thể xử lý các chỉ lệnh cộng floating-point như ADDPS. o FPmul: Chỉ có FPU này mới có thể xử lý các chỉ lệnh nhân floating-point như MULPS o FPmov:Các chỉ lệnh cho việc nạp hoặc copy một thanh ghi FPU, như MOVAPS (đượcdùng để truyền tải dữ liệu đến thanh ghi SSE 128-bit XMM). Kiểu chỉlệnh này có thể được thực thi trên các FPU, nhưng chỉ trên các FPU thứhai và thứ ba nếu các chỉ lệnh Fpadd hay Fpmul không có trongReservation Station. • FP ADD: thực thi một chỉ lệnh SSE có tên gọi PFADD (Packed FP Add) và các chỉ lệnh COMPARE, SUBTRACT, MIN/MAX và CONVERT. Khối này được cung cấp riêng, chính vì vậy nó có thể bắt đầu việc thực thi một chỉ lệnh giải mã mới mỗi chu kì clock dù là nó không hoàn tất được sự thực thi của chỉ lệnh đã giải mã trước. Khối này có một độ trễ 3 chi kì clock, nghĩa là nó sẽ giữ chậm 3 chu kì clock đồi với mỗi chỉ lệnh đã được xử lí. • AGU : những lệnh liên quan đến số nguyên và lên quan đến bộ nhớ được thực hiện ở đây . • Store Data: Khối này xử lý các chỉ lệnh yêu cầu dữ liệu được ghi vào bộ nhớ RAM. Tham khảo: http://www.wattpad.com/150985-ki%E1%BA%BFn-tr%C3%BAc-c %C6%A1-b%E1%BA%A3n-c%E1%BB%A7a-m%C3%A1y-t%C3%ADnh?p=21 . lượng chân (pin) giao tiếp trên BXL. Do đó, việc sử dụng socket LGA775 với 775 chân không còn phù hợp. Vì vậy, trên vi xử lí Xeon 6000 series đều được trang bị socket FCLGA1567. Chip điều khiển. CPU Xeon 6000 dựa theo kiến trúc nehalem. Nehalem sẽ là những CPU 45nm dựa trên Vi cấu trúc Intel Core . Bộ nhớ Cache của Nehalem. khiển o Quick Path Interconnect (4 tuyến) o Giao tiếp PCI Express 2.0 http://www .cpu- world.com/CPUs /Xeon/ Intel -Xeon% 20X6550%20- %20AT80604001797AB.html