1. Trang chủ
  2. » Luận Văn - Báo Cáo

Nghiên Ứu Thiết Kế Khối Táh Sóng Biên Am (Ed) Sử Dụng Ông Nghệ Cmos.pdf

64 0 0

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Nội dung

i B GIÁO D O   T I H C BÁCH KHOA HÀ N I    NGUY NGHIÊN C U THI I TÁCH SÓNG BIÊN AM (ED)  T K KH S D NG CÔNG NGH CMOS    LUC S  KHOA H C K T TRUY [.]

B GIÁO DO TI HC BÁCH KHOA HÀ NI - NGUY NGHIÊN CU THIT K KHI TÁCH SÓNG BIÊN AM (ED) S DNG CÔNG NGH CMOS LUC S KHOA HC K THUT TRUYN THÔNG i Tai ngay!!! Ban co the xoa dong chu nay!!! 17061131964301000000 B GIÁO DO Hà Ni - N2014 TI HC BÁCH KHOA HÀ NI NGUY NGHIÊN CU THIT K KHI TÁCH SĨNG BIÊN AM (ED) S DNG CƠNG NGH CMOS Chun Nghành : K thut truyn thông NG DN KHOA HC TS PHMTHANH LOAN Hà Ni -  ii   tài nghiên cu ca riêng Các s liu, kt qu luc Tôi xin chu trách nhim v ni dung ca lu c vio i hc - i hc bách khoa Hà Ni  Nguy iii Lu Hin nay, vi m n t th gii ngày chi     nhiên, vi thit b n t thu phát hay thit b truy ng khơng dây vi m mt phn khơng th thic Do vy, có th khnh rng, vi mch s vi m tn ti m mt cân bng v th phn Hu ht thit b n t, vi mch  gi vai trị thu tín hiu, lc nhiu khui tín hiu Tơi tp trung nghiên cu kh ED Q trình thit k xây dng kin trúc cho IC t mt s v yêu cu v u ca IC Hin nay, thit b cm tay phát trin mn thong, laptop s dng ngun ng ch yu pin, vy hi bng tiêu th ca thit b Vì vy, nghiên cu thit k vi mch gc tc trt nhng mc tiêu thit k khi IC  ca tơi Trong báo cáo lu này, tơi báo cáo v q trình thit k mt IC tách sóng  s dng transistor hong  ch  bão hòa ch  c yu Lun a bao g  t chung u tiên s trình bày tng quan v tách sóng  Nhng  lý thuyt chung nht v linh kin t  n tr, cun cm, transistor, lý thuyt v cơng ngh c bit ng ca tín hiu tn s cao tc tính ca linh ki n cui s c v phn m dng trình phân tích thit k   iv  trình bày nhng phân tích yu t k thut bên IC tách sóng n, phân tích mn c, tính tốn tham s  bn ca mch tách sóng  t k khi tách biên ng s trình bày chi tic thit k khi tách sóng, s dng phn mm mô ph thit k khi tách biên kt qu c sau thit k Trong trình thc hi c rt nhiu s  t thy cô vin t - Vin vic bit phi k n s tn tâm, nhit tình ca TS Phm Nguyn Thanh Loan giáo viên trc tip chu trách nhing dn tơi nghiên c hồn thành lu tt nghip Tc gi li ci TS Phm Nguyn Thanh Loan, thy vin t - Vin thơng tồn th cá nhân, tp th  nh kp thng ý kin hoàn thành nhim v nghiên cu mà lut v MC LC L iii Lu iv      1.2 ng dng công ngh CMOS thit k cao tn n tr 1.2.2 T n 1.2.3 Cun cm 10 1.2.4 Transistor MOSFET 11 1.3 Phn mm mô phng 17 1.3.1Mt s khái nin Cadence IC 19 1.3.2 Thit k mch nguyên lý 21 1.3.3 Biu din Cell vi Virtuaso Symbol Editing 21 1.3.4 Mô phng hong ca mch nguyên lý 21 1.3.5 Thit k  b trí lp ca IC 21 1.3.6 Ki layout theo quy tc ca nhà sn xut 21 1.3.7 So sánh mch nguyên lý v layout 22  23 vi 2.1 Phân tích b tách biên 23 2.2 Nguyên lý giu ch sóng AM trc tip 24  mch nguyên lý 29  32  34 , nguyên lý hong ca mch 34 3.2 Yêu cu thit k 35 3.3 Thit lu 36 nh ch  mt chiu 37 nh s finger ca hai transistor 40 3.6 Phi hp tr kháng 42 3.7 Kt qu 48 3.8 Kt lun 52 vii Danh sách hình v  m n bng ch c tuyn ca m Hình 1.3: Mơ hình tn tr  tn s cao [1] Hình 1.4: S ph thuc cn tr vào tn s [1] Hình 1.5: Mơ hình ta t n [1] 10 c tính dung kháng theo tn s [1] 10 Hình 1.7: Mơ hình ta cun cm [1] 11 Hình 1.8: S ph thuc c cm kh vào tn s [1] 11 Hình 1.9: Cu to transistor NMOS [1] 12  th c tuyn hong ca transistor NMOS [2] 13 Hình 1.11: Mơ hình NMOS VGS >0 14 Hình 1.12: Mơ hình tín hiu nh ca transistor m S chung [2] 16 Hình 1.13: Quy trình thit k IC 18 Hình 2.1: Kin thc b thu trc tip [6] 24 Hình 2.2: B tách biên-giu ch sn 24 Hình 2.3c tuyn ca diode làm bng Silic Germanium 25 Hình 2.4: Tín hiu giu ch OOK 25 Hình 2.5  mch thay th diode 26 6 Mơ hình tín hiu nh ca M1, M2 27 7 28 Hình 2.8 mch tách biên [5] 30 Hình 2.9: Mơ hình mng hai ca ca mch tách biên 30 Hình 2.10: Mơ tình tín hiu xoay chiu mch ED 32 Hình 3.1: S mch tách biên [5] 38 viii Hình 3.2 th kho sát Gmax theo Vbias Vdc 38 Hình 3.3 th nhiu theo Vbias Vdc 39 Hình 3.4 minh ha transistor có W/L  finger 40 Hình 3.5 th kho quan h gia G max vi n1 n2 41 Hình 3.6 th kho sát quan h gia NFmin vi n n2 41 Hình 3.7  th smith kho sát Z in theo n1 43 Hình 3.8 th smith kho sát Zin theo n11 43 Hình 3.9 th kho sát S11 theo C1 44 Hình 3.10 th smith kho sát Z out theo n 45 Hình 3.11 th Smith kho sát S22 theo C2 46 Hình 3.12 mch mc thêm cun cm L22 46 Hình 3.13 th kho sát S11 theo L22 47 Hình 3.14 th S22 theo L 22 47 Hình 3.15 th biu din s chn lc tn s 50 Hình 3.16 th dng tín hiu 51 ix Danh sách bng biu Bng 3.1: Bng yêu cu thit k 35 Bng 3.2 : Các thit lu 36 Bng 3.4: Các tham s sau vào sau t 48 Bng 3.5: Giá tr n c.51 Bng 3.6: Bng so sánh tham s.52 x

Ngày đăng: 26/01/2024, 15:58

TÀI LIỆU CÙNG NGƯỜI DÙNG

TÀI LIỆU LIÊN QUAN

w