1. Trang chủ
  2. » Luận Văn - Báo Cáo

học phần điện tử số bài thực hành số 1 các phần tử logic tổ hợp

21 6 0

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Nội dung

TRƯỜNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI KHOA ĐIỆN TỬ BÁO CÁO BÀI THỰC HÀNH SỐ HỌC PHẦN ĐIỆN TỬ SỐ - FE6002 Chủ đề: ………………………………………………………… GVHD: ……………………… ……… … NHÓM THỰC HIỆN: ………………….… Thành viên nhóm: ……………………… MSV: ………………… ……………………… MSV: ………………… ……………………… MSV: ………………… MÃ LỚP: ……………………… ……… Hà nội ……/…… BÀI THỰC HÀNH SỐ 1: CÁC PHẦN TỬ LOGIC TỔ HỢP I Thông tin chung Họ tên sinh viên : …………………………….………… MSV …………………….……… …………………………….………… MSV ……………….…………… …………………………….………… MSV …………………….……… Nhóm: …………… Lớp: ……………………….…………… II.Mục đích: Nghiên cứu chức phần tử logic họ TTL thông qua việc thử nghiệm bảng trạng thái chúng Phương pháp thực làm mạch logic tổ hợp từ cac phần tử logic III.Yêu Cầu Được trang bị đầy đủ kiến thức đại số Boole, quy tắc tối thiểu hóa hàm Boole Nắm vững cách bố trí chân cấu trúc số IC thơng dụng Biết quy trình thiết kế mạch hợp kênh phân kênh Vẽ sơ đồ trước ki thực hành hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop VI.Nội dung thực hành A Khảo sát mạch logic tổ hợp 1.1.Khảo sát IC cổng logic đơn giản -IC 7400:Tên đầy đủ là: 74LS00 Quad 2-input NAND Gate Đây IC cổng NAND ngõ vào Bảng trạng thái Sơ đồ chân IC7400 -IC 7402:Tên đầy dủ: 74LS02 Quad 2-input NOR Gate Đây IC cổng NOR ngõ vào Bảng trạng thái Sơ đồ chân IC7402 -IC 7408: Tên đầy đủ là74LS08 Quad 2-input AND Gate Dây IC cổng AND ngõ vào Bảng trạng thái Sơ đồ chân IC7408 hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop -IC 7432: Tên đầy đủ 74LS32 Quad 2-input OR Gate Đây IC cổng OR ngõ vào Bảng trạng thái IC7432 Sơ đồ chân IC7432 1.2.Thiết kế, lắp ráp, khảo sát mạch cộng, trừ nhị phân bit 1.2.1.Mạch cộng nhị phân bit : mạch cộng toàn phần mạch cho phép thực cộng bit nhị phân A, B và Cin (số dư phép tính trước) xuất số, tổng S và số dư Cout Bảng trạng thái hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop Từ bảng trạng thái xây dựng phương trình Logic cho Si C sau: Đơn giản phương trình ta Phương trình cho C sau -Dựa vào phương ta chọn phần tử logic sau: trình logic , + cổng XOR + cổng OR + Cổng AND -Sơ đồ mạch cộng toàn phần: Nhận xét kết quả: 1.2.2.Mạch trừ nhị phân bit: hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop Bảng trạng thái Sơ đồ mạch trừ toàn phần 1.3.thiết kế, lắp ráp, khảo sát mạch phân kênh(DEMUX 1-4), mạch hợp kênh(MUX 4-1) sử dụng IC cổng logic 1.3.1.Mạch phân kênh ngõ vào -Bảng trạng thái phương trình logic: -Từ phương trình logic mạch, ta phải chọn phần tử Logic sau: -2 Cổng AND - Cổng NOT -Các IC thực trên: IC 74LS08 IC 74LS10 -Sơ đồ mạch : nguyên lý hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop 1.3.2.Mạch hợp kênh ngõ vào: Phương trình logic Bảng trạng thái Từ phương trình logic mạch, ta phải chọn phần tử sau -1 Cổng OR - Cổng AND - Cổng NOT Các IC thực mạch là: 74LS08(AND gate), 74LS32(OR Gate) IC 4LS10(NOT Gate) Sơ đồ nguyên lý mạch dồn kênh: hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop 1.4.Thiết kế, lắp ráp khảo sát mạch giải mã(DECODER 2-4), mã hóa(ENCODER 4-2) sử dụng IC cổng logic 1.4.1.Mạch giải mã DECODER 2-4 Bảng trạng thái Các phần tử cổng logic đơn giản sử dụng -4 Cổng AND -2 Cổng NOT Các IC thực mạch là: IC 74LM08,IC 74LM10 Sơ đồ nguyên lý mạch giải mã (DECODER 2-4) 1.4.2.Mạch mã hóa (ENCODER 4-2) hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop Bảng trạng thái Y0 Y1 Y2 0 0 0 0 0 Các cổng logic sử dụng: Y3 0 A1 0 1 -2 Cổng NOR - Cổng OR Các IC cần dùng:74LM02,74LM32 Sơ đồ mạch mã hoá ENCODER 4-2 1.5 Khảo sát IC giải mã đoạn -Led đoạn Anode chung: hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop A2 1 V 1 1 hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop -Led đoạn kathode chung: Phân tích kết thực hành: -Một dạng mạch giải mã khác hay sử dụng hiển thị led đoạn mạch giải mã BCD sang led đoạn Mạch phức tạp nhiều so với mạch giải mã BCD sang thập phân nói mạch phải cho tổ hợp có nhiều đường lên cao xuống thấp hơn(tùy loại đèn led anot chung hay loại kathode chung) để làm đoạn led cần thiết sáng tạo nên số hay ký tự Led đoạn trước hết xem qua cấu trúc loại đèn led số loại đèn đc cấu tạo doạn led có chung anode hay kathode : đc xếp thành hình số vng, ngồi cịn có led đc đặt làm dấu phẩy thập phân cho số hiển thị, điều khiển riêng biệt thơng qua mạch giải mã Các chân led xếp thành hàng chân hàng chân A chung hay K chung -Để đèn led hiển thị số led tương ứng phải sáng lên, led phải phân cực điện trở khoảng 180 đến 390(Ω) với ngồn cấp chuẩn thường 5V IC giải mã có nghiệm vụ nối chân a,b, ,g led xuống mass hay lên nguồn (tùy A chung hay K chung) 10 hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop -Khảo sát 74LS47: Với mạch giải mã ta có dùng 74LS47 Đây IC giải mã đồng thời thưc trực tiếp led loại anode chung có đường cực thu để hở khả nhận dòng đủ lớn Nhận đường mạch giải mã tác động mức thấp (0) led tương ứng sáng  Ngoài 10 số từ đến giải mã, mạch giải mã trạng thái khác ko dùng đến  Để hoạt động giải mã xảy bình thường chân LT chân BI/RBO phải mức cao  Muốn thử đèn led để led đêu sáng hết kéo chân LT xuống thấp  Muốn xóa số( tắt hết led) kéo chân BI xuống thấp cần giải mã nhiều led ta ghép nhiều tầng IC, muốn xóa số vơ nghĩa trc nối chân RBI tầng đầu xuống thấp, chân RBO xuống thấp nối với tầng sau muốn xóa tiếp số vơ nghĩa tầng  Riêng tầng cuối RBI để trống hay để mức cai để hiển thị số cuối Phần B Khảo sát mạch logic 2.1 Khảo sát phần tử nhớ (SR-FF) Khái niệm: Flip flop SR loại Flip flop số tất loại Flip flop Tất loại Flip-flop khác phát triển sau SR-flip-flop SR-FF biểu diễn hình 11 hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop -Sơ đồ SR-FF sử dụng cổng NAND -Bảng trạng thái SR-FF 12 hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop Nguyên lý mạch flip flop SR Từ bảng thật trên, rõ ràng bảng thực trị flip flop SR thiết lập đặt lại cho bốn điều kiện Đối với điều kiện cuối cùng, trạng thái không hợp lệ SR Flip-flop thiết lập S = R = 0, S = R = trạng thái trước ghi nhớ flip flop Flip-flop đặt lại S = R = 1, S = R = 1, nhớ trạng thái trước Nhưng hai đầu vào số không, SR Flip flop trạng thái không chắn, nơi Q Q ‘sẽ giống nhau. Điều không phép giống 2.2, Thiết kế, lắp ráp khảo sát đếm thuận, nhị phân, đồng với Kđ = sử dụng FF-JK -Đồ hình trạng thái : -Bảng trạng trị đầu vào kích: thái giá 13 hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop -Sơ đồ logic: 2.3 Thiết kế, lắp ráp khảo sát đếm thuận, nhị phân, đồng với Kđ = sử dụng FF-D Với Kđ= sử dụng FF-D => Kđ=4 nên ta có D-FF -Đồ hình trạng thái -Mã hóa đồ hình: -Bảng trạng thái: 14 hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop -Bảng Karnaugh: -Sơ đồ logic: 15 hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop 2.4 Thiết kế, lắp ráp khảo sát đếm thuận, nhị phân, đồng với Kđ = sử dụng FF-JK => Vì Kđ=8 sử dụng 3JK-FF -Đồ hình trạng thái: -Mã hóa đồ hình: -Bảng trạng thái: 16 hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop -Tối thiểu hóa -Sơ đồ logic : 2.5 Thiết kế, lắp ráp khảo sát đếm ngược, nhị phân, đồng với Kđ = sử dụng FF-JK => Kđ=8 sử dụng 3JK-FF -Đồ hình trạng thái: 17 hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop -Mã hóa đồ hình: -Bảng trạng thái: -Tối thiểu hóa: 18 hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop -Sơ đồ logic: 2.6 Thiết kế, lắp ráp khảo sát đếm thuận/nghịch, nhị phân, đồng với Kđ = sử dụng FF-JK - Đồ hình trạng thái: - Bảng trạng thái: 19 hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop - Phương trình đầu vào kích: -Sơ đồ logic: 2.7 Thiết kế, lắp ráp khảo sát đếm thuận, nghịch nhị phân, đồng với Kđ = sử dụng FF-D => Vì Kđ= nên ta sử dụng 2D-FF -Đồ hình trạng thái: -Mã hóa đồ hình: -Bảng trạng thái: 20 hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop hoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hophoc.phan.dien.tu.so.bai.thuc.hanh.so.1.cac.phan.tu.logic.to.hop

Ngày đăng: 08/01/2024, 01:16

TÀI LIỆU CÙNG NGƯỜI DÙNG

TÀI LIỆU LIÊN QUAN

w