1. Trang chủ
  2. » Giáo Dục - Đào Tạo

Kỹ thuật điện tử số

8 5 0

Đang tải... (xem toàn văn)

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 8
Dung lượng 768,52 KB
File đính kèm kỹ thuật điện tử số.rar (622 KB)

Nội dung

Bộ cộng đủ là phép cộng … nhị phân có cộng thêm số nhớ từ bit trước nó với trọng số thấp hơn chuyển nên Bộ đếm đồng bộ là bộ đếm … chuyển trạng thái đồng thời khi có tín hiệucách phân loại bộ đếm nào sau đây là sai (các phân loại bộ đếm đúng là cách làm việc, phân loại theo hướng đếm, Phân loại theo khả năng ứng dụng)

Câu hỏi Bộ cộng đủ phép cộng … nhị phân có cộng thêm số nhớ từ bit trước với trọng số thấp chuyển nên Bộ cộng nửa cộng … Bộ đếm đồng đếm … chuyển trạng thái đồng thời có tín hiệu Bộ đếm thuận đếm mà có xung đếm Xđ vào trạng thái đếm Bộ giải mã ISO dùng bit để kiểm tra truyền tin Bộ mã ISO dùng bit để mã hóa … ký tự Bộ mã nhị phân BCD-8421 có đầu vào số từ đến đầu Biến Logic biến: Các tiền tố sau thuộc nhóm tiêu chuẩn nào? Kilo, Mega, Giga, Tera Các tiền tố Ki, Mi, Gi, Ti… sử dụng hệ số đếm nào? Các tham số Transistor bao gồm cách phân loại đếm sau sai (các phân loại đếm cách làm việc, phân loại theo hướng đếm, Phân loại theo khả ứng dụng) Cho hàm n biến Khi để biểu diễn hàm phương pháp bảng chân lý ta cần Chọn câu trả lời: a IC 74LS08 b IC 74LS04 c IC 74LS02 d IC 74LS32 Chức phần tử nhớ Flip – Flop Có loại FF Có loại chất bán dẫn Có phương pháp biểu diễn hàm logic? Có phép tính Đại số học Logic bao gồm: Cơ sở để xây dựng so sánh sử dụng cổng logic nào? Cơ sở logic cộng đủ số nhị phân bit bi là… Đặc điểm hệ đếm nhị phân? Đặc điểm hệ đếm thập lục phân ? Trả lời bit Không lưu trữ giá trị nhớ Tăng thêm 1 bit 56 A, B,C,D Nhận giá trị SI Nhị phân Tất phương án gồm (hệ số khuếch đại dòng chiều, hệ số khuếch đại dòng xoay chiều, hệ số truyền đạt transistor) Cơ số đếm Kđ: Kđ=2,8,10,16 2n hàng b IC 74LS04 Tất phương án gồm (Có thể tiếp nhận, Truyền đạt thông tin, Xử lý, lưu trữ) loại Tất đáp án (Phép Cộng Logic, Phép Nhân Logic, Phép Phủ định logic ) XNOR Số nhớ Ci-1 chuyển lên từ bit có trọng số thấp đứng trước Gồm hai số Gồm số từ đến từ A Đặc điểm hệ đếm thập phân đặc tuyến JFET có vùng gần gốc gọi vùng đặc tuyến Transsistor loại JFET chia làm vùng Đâu ưu điểm mạch tích hợp IC Đâu chức FF-RS đồng bộ? Để biểu diễn chữ số thập lục phân cần sử dụng bit ? Để biểu diễn chữ số dạng nhị phân ta cần bit Để biểu diễn chữ số dạng bát phân cần sử dụng bit ? Để giải mã cho hệ số 10 gồm 10 ký tự 0,1,2,3,4,5,6,7,8,9, giải mã nhị phân cần hết bit Điốt bán dẫn dịng thuận có Si Ge Điốt phân chia thành loại Đối với hàm AND đầu vào A B ta thu kết quả: Đối với hàm OR đầu vào A B ta thu kết quả: Đối với hàm NOT đầu vào A ta thu kết quả: Flip – Flop RS cấu tạo từ Flip – Flop Delay cấu trúc từ Flip – Flop có trạng thái lối nhận trạng thái Filp – Flop RS đồng khác với Filp – Flop RS thông thường điểm nào: Flip – Flop J-K khắc phục từ Giả sử cho biến logic A B Hàm F thực phép NAND biến nhận giá trị Khi A, B có giá trị bao nhiêu? Giả sử cho biến logic A B Hàm F thực phép NOR biến nhận giá trị Khi A, B có giá trị Giả sử cho biến logic A B Hàm F thực phép AND biến nhận giá trị Khi A, B có giá trị đến F Gồm số từ đến Vùng điện trở vùng Giá thành rẻ Xử lý bit bit Si=0.5V; Ge=0.1V Tất phương án (theo chức đặc biệt, theo công suất, theo tần số) A.B A+B A Cổng NAND NOR Flip – Flop RS đồng Trạng thái Có thêm cổng NAND Flip – Flop RS chủ tớ A=1, B=1 A=0, B=0 A=1, B=1 Hãy biểu thức biểu thức sau? Tất biểu thức Hãy biểu thức biểu thức sau? Hãy phát biểu xác phát biểu sau: a FF chủ tớ loại FF cấu tạo từ loại FF-J-K b FF chủ tớ loại FF cấu tạo từ FF-RS FF-J-K c FF chủ tớ loại FF cấu tạo từ FF-RS d FF chủ tớ loại FF cấu tạo từ FF-D Hãy phát biểu xác phát biểu sau: a Điều kiện chuyển đổi trạng thái FF-JK J ≠ K b FF-JK không cần điều kiện chuyển đổi trạng thái c Điều kiện chuyển đổi trạng thái FF-JK J=0 K=0 d Điều kiện để chuyển đổi trạng thái FF-JK J = K = Hãy phát biểu đúng? a Bù số nhị phân bù số b Bù số nhị phân bù số c Bù số nhị phân số d Bù số nhị phân bù số Hãy phát biểu phát biểu sau: a Cổng XNOR tạo thành từ cổng NOR b Cổng XNOR tạo thành từ cổng NOR NAND c Cổng XNOR tạo thành từ cổng NAND d Tất sai Hãy phát biểu phát biểu sau: a Phương pháp tối thiểu hóa biến đại số cho ta kết tối thiểu dựa số lượng biến đầu vào b Phương pháp tối thiểu hóa biến đại số khơng cho ta kết tối thiểu dựa số lượng biến đầu vào c Phương pháp tối thiểu hóa biến đại số cho ta kết tối thiểu d Phương pháp tối thiểu hóa biến đại số khơng cho ta biết biểu thức thu tối thiểu hay chưa Hãy phát biểu sai phát biểu cấu trúc mạch nhị phân dị sau? (phát biểu cấu trúc mạch nhị phân dị là: - Bộ đếm nhị phân dị cấu trúc từ FF-D FF chủ tớ loại FF cấu tạo từ FF-RS FF-J-K Điều kiện chuyển đổi trạng thái FF-JK J ≠ K Bù số nhị phân bù số b Cổng XNOR tạo thành từ cổng NOR NAND d Phương pháp tối thiểu hóa biến đại số khơng cho ta biết biểu thức thu tối thiểu hay chưa Bộ đếm thuận nhị phân dị cấu trúc từ FF-RS - Bộ đếm nhị phân dị cấu trúc từ FF-T - Bộ đếm thuận nhị phân dị cấu trúc từ FF-JK) Hãy cho biết số 155 biểu diễn dạng bát phân bao nhiêu? IGFET transistor trường có JFET transistor trường có cực cửa Kết bù số nhị phân 0101 ? Khái niệm sau xác đếm đồng 233 Cực cửa cách điện với kênh dẫn Tiếp giáp PN 1011 Bộ đếm đồng đếm thuận, đếm nghịch đếm thuận nghịch FF – D Ký hiệu DEL bảng mã ASCII có nghĩa Ký hiệu SYN bảng mã ASCII có nghĩa lớp tiếp xúc PN (PN-thuận) có điện trường ngồi Eng ngược chiều với điện trường Etr' làm cho xóa đồng vùng nghèo thu hẹp lại Mã hóa sử dụng … để biểu thị việc, hình ảnh, đối tượng, trạng thái Mạch IC 74LS00 sử dụng cổng Mạch IC 74LS02 sử dụng cổng: Mạch IC 74LS08 sử dụng cổng: Mạch IC 74LS32 sử dụng cổng nào: Mạch LS74LS04 sử dụng cổng nào: Một nhóm gồm bit nhị phân gọi gì? Nhận xét chung cho loại FF cấu trúc từ cổng NAND NOR Nhược điểm khóa khí NULL mã ISO Phân theo chức năng, có loại FF Phép Phủ định logic cịn gọi phép gì: Phương trình đặc trưng cho FF-D (PN-ngược) Khi có điện trường ngồi Eng ngược chiều với điện trường Etr’ làm cho: Tất phương án (Chữ số, hình ảnh; ký tự; Ngơn ngữ) Cổng NAND Cổng NOR Cổng AND Cổng OR Cổng NOT Nibble Tất phương án (Nhược điểm FF-RS điều khiển trực tiếp xung đến, trạng thái cấm không cho sử dụng, Mạch cấu trúc từ cổng NAND lật trạng thái có sườn âm xung đến, Mạch cấu trúc từ cổng NOR lật trạng thái có sườn dương xung đến) Tất phương án (Cồng kềnh, Độ tin cậy thấp, thời gian chuyển trạng thái chậm) Khơng có hiệu lực Đảo thử đến Qn+1=Dn+4 Vùng nghèo mở rộng Tất phương án Số 155 biểu diễn hệ Hexa bao nhiêu? Số bù số nhị phân tính cách Số bù số nhị phân xác định cách nào? Số nhị phân có dấu biểu diễn phương pháp nào? Số nhị phân có dấu sau số hệ thập phân 1010 9B Lấy số bù số cộng Đảo bit nhị phân thành bit thành Tất phương án (gồm Sử dụng số bù 2, Sử dụng số bù 1, Sử dụng bit dấu) -2 Bộ so sánh bit Thành phần sau không thuộc Transistor a Sensơ b Bazơ c Emitơ d Tất phương án Thuật ngữ IC Sensơ Trạng thái hoạt động linh kiện điện tử số: Transistor bán dẫn trường viết tắt Trong biểu thức biểu thức sai: a Dạng chuẩn tắc Hội đầy đủ tích nhiều thành phần, mà thành phần tổng đầy đủ n biến b Tất c Dạng chuẩn tắc hội đầy đủ gọi tích tổng d Dùng dấu tích “∏” để lập tích tổ hợp biến mà hàm có giá trị ON OFF FET Tất Mạch tích hợp 10^6 Trong phát biểu phát biểu sai? a Với dạng chuẩn tắc tuyển đầy đủ dùng dấu “∑” để lập tổng tổ hợp biến mà hàm có giá trị b Dạng chuẩn tắc tuyển đầy đủ tổn nhiều thành phần, mà thành phần tích đầy đủ n biến c Tất d Dạng chuẩn tắc tuyển đầy đủ gọi tổng tích Trong quy tắc quy tắc sai? a X + 1= X b X + X= X c X + = X d X + X ̅ =1 Trọng số chữ số thập lục phân ? Trọng số chữ số thập phân là? Ưu điểm mạch tính toán dùng linh kiện bán dẫn Tất X + 1= X 16i 10i Tất phương án (Giá thành thấp, kích thước nhỏ; tiêu thụ lượng thấp; tốc độ cao, độ tin cậy lớn) mặt cấu tạo, có loại Transsistor loại Với giải mã hiển thị số theo mã BCD-8421 với tín hiệu đầu ánh sáng a,b,c,d,e,f,g cần tín hiệu đầu vào Với mã hóa nhị phân, cần bit để mã hóa cho 2n n tín hiệu Với FF-RS có chức R S để chuyển từ trạng thái Qn sang Qn+1 Với FF-RS điều kiện để chuyển đổi trạng thái từ Qn sang Qn+1 là: Với FF-RS điều kiện để chuyển đổi trạng thái từ Qn sang Qn+1 a Tất đáp án b R = 0, S = c R = 1, S = d R = 0, S = Với JFET kênh N nối có điện cực R=0, S=1 R = 0, S = cực

Ngày đăng: 25/10/2023, 20:41

w