Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống
1
/ 15 trang
THÔNG TIN TÀI LIỆU
Thông tin cơ bản
Định dạng
Số trang
15
Dung lượng
150,5 KB
Nội dung
FLIP - FLOP SD RD Q SD Q FF RS Q RD Q I Đại cương Flip Flop mô tả ô vuông có nhiều ngõ vào có hai ngõ có tên Q Q có đặc tính liên hợp nghóa Q = Q = ngược lại Ngõ làm thay đổi không thay đổi trạng thái tuỳ thuộc vào ngõ vào trạng thái ngõ trước đóù Các trạng thái ngõ vào xác định trạng thái lý luận Q Q Chỉ có hai ngõ liên hợp khi: Q = Q = hoaëc Q= Q =1 (thuộc tính cấm) Những trạng thái ngõ vào làm cho hai ngõ giống gọi trạng thái cấm thực tế không phép xảy II Vận chuyển FF gồm phần: Phần FF bản: gồm mạch điện tử hoàn toàn giống nhau, mạch có hay nhiều ngõ vào có ngõ Phần điều khiển: Phương pháp trực tiếp Phương pháp đồng Điều khiển trực tiếp (không đồng bộ): Tác động trực tiếp vào FF bản, bị kích thích mạnh Q bị ảnh hưởng bất chấp ngõ điều khiển đồng Hai ngõ trực tiếp Set (SD) hay Preset (PD) vaø Clear(CD) hay Reset (RD) Kích thích vào ngõ SD hay PD luôn đưa Q lên Kích thích vào ngõ CD hay RD luôn đưa Q Điều khiển đồng bộ: Tác động vào mạch điều khiển động Khi bị kích thích mạch chưa bị ảnh hưởng phải đợi đến có xung đồng (Cp, T, Ck ) mạch bị ảnh hưởng III Phương pháp kích thích Mạch phải kích thích cách hợp lý bị ảnh hưởng Ta có phương pháp kích thích mức cạnh Bằng mức: điện vượt qua mức ngưỡng làm kích thích mạch Bằng cạnh: có thay đổi đột ngột từ thấp lên cao hay từ cao xuống thấp làm thay đổi mạch Ta có thay đổi từ thấp lên cao gọi cạnh trước (cạnh lên), từ cao xuống thấp gọi cạnh sau (cạnh xuống) Quy ước ký hiệu: Mức Mức Cạnh xuống Cạnh lên IV Phân loaïi FF FF RS Q SD FF RS RD SD RD Chỉ có ngõ điều khiển trực tiếp ngõ điều khiển đồng Q Bảng trạng thái: Biến số Q Q Hàm số SD RD Q 0 1 1 caám Không đổi FF - JK FF-RS có điểm bất tiện, S R mức cao ngõ bất ổn J SD Q Q Q Q CK K RD J K CK Q 0 1 1 1 1 Q0(không đổi) Q0 (đảo lại) Trạng thái trước đồng hồ lên cao Ngay có xung đồng hồ J K Q0 Q0 S R Q 0 1 0 1 0 0 1 1 1 1 1 1 0 0 0 0 0 1 Q0 Q0 Q0 Q0 * FF nảy cạnh lên Q J CK K Q J K 0 1 1 CK Q Q0(không đổi) Q0 (đảo lại) * FF nảy cạnh xuống Q J CK K Q J K 0 1 1 CK Q Q0(không đổi) Q0 (đảo lại) FF - D Khi nối ngõ vào FF RS FF JK hình vẽ, ta FF có ngõ vào D J(S) Q CK K(R) D CK Q 1 Q D CK Q Chốt D Ở FF D thay ngõ vào đồng hồ ngõ vào cho phép (Enable) tác động mức cao ta có mạch chốt D (D latch) D Q D Q E(G) Q E(G) Q E(G) D Q 1 0 x Q0 FF JK: 7470, 7472, 7473/LS73, 7476/LS76, 74107/LS107, 74LS112, 74LS114, … FF D: 7474/LS74, 74174/LS174, 74175/LS175, 74LS364, 74LS374, 74LS573 …