1. Trang chủ
  2. » Luận Văn - Báo Cáo

Báo cáo bài 1 : MẠCH LOGIC TỔ HỢP

8 19 0

Đang tải... (xem toàn văn)

THÔNG TIN TÀI LIỆU

Nội dung

TRƯỜNG ĐẠI HỌC VINH VIỆN KỸ THUẬT VÀ CÔNG NGHỆ BÁO CÁO Bài 1: MẠCH LOGIC TỔ HỢP Giáo viên hướng dẫn: TS. Lê Văn Chương Lớp học phần : Thực Hành_02 Điện tử số và vi sử lý Họ tên : Nguyễn Văn Hữu MSV : 205751030110004 Ngành : ĐiệnĐiện tử NGHỆ AN, THÁNG 10 NĂM 2022 BÀI 1: MẠCH LOGIC TỔ HỢP 1. MỤC ĐÍCH Bài thực hành nhằm cung cấp cho sinh viên các kiến thức, kỹ năng về khảo sát, phân tích các phần tử logic cơ bản và các mạch logic tổ hợp sử dụng phần mềm mô phỏng Protues. 2. TÓM TẮT LÝ THUYẾT 3. NỘI DUNG THỰC HÀNH Sử dụng các phần tử: AND; LOGICPROBE (BIG); LOGICSTATE. Tương tự, khảo sát của các cổng logic khác: OR, NAND, NOR, XOR, XNOR. Ghi kết quả khảo sát vào bảng sau: A B Q=AB Q=A+B Q=AB Q=A+B Q=A+B Q=A B 0 0 0 0 1 0 0 1 0 1 0 1 1 1 1 0 1 0 0 1 1 1 1 0 1 1 1 1 0 1 0 1 Mô phỏng trên proteus: Not  AND NAND OR NOR XOR 3.2. Thiết kế mạch logic sử dụng các cổng logic cơ bản 3.3. Bộ so sánh a. Thiết kế và mô phỏng hoạt động của mạch so sánh hai số nhị phân 4 bit sử dụng vi mạch 74LS85 với các toán hạng đầu vào so sánh là mã nhị phân của hai chữ số cuối cùng trong mã số sinh viên. 2 Số cuối sv: 04 b. Thiết kế và mô phỏng hoạt động của mạch so sánh hai số nhị phân 8 bit trên cơ sở ghép nối các vi mạch 74LS85 với các toán hạng đầu vào so sánh là mã nhị phân của hai số đầu tiên và hai số cuối cùng trong mã số sinh viên. 2 số đầu sinh viên: 20 2 số cuối sinh viên: 04 3.4. Bộ cộng a. Mô phỏng hoạt động của các bộ cộng bán phần và bộ cộng toàn phần. b. Thiết kế và mô phỏng hoạt động của bộ cộng hai số nhị phân 4 bít sử dụng vi mạch 74LS83 với các toán hạng đầu vào là mã nhị phân của hai chữ số cuối cùng trong mã số sinh viên. 2 Số cuối sv: 04 c. Thiết kế và mô phỏng hoạt động của bộ cộng hai số nhị phân 8 bít sử dụng vi mạch 74LS83 với các toán hạng đầu vào là là mã nhị phân của hai số đầu tiên và hai số cuối cùng trong mã số sinh viên. 2 số đầu sinh viên: 20 2 số cuối sinh viên: 04 3.6. Bộ giải mã Thiết kế mạch giải mã BCD sang LED 7 đoạn sử dụng vi mạch 74LS47 trong đó số BCD đầu vào là hai chữ số cuối cùng trong mã số sinh viên, kết quả hiển thị lên 2 LED 7 đoạn. 2 số cuối sinh viên: 04

TRƯỜNG ĐẠI HỌC VINH VIỆN KỸ THUẬT VÀ CÔNG NGHỆ BÁO CÁO Bài 1: MẠCH LOGIC TỔ HỢP Giáo viên hướng dẫn: TS Lê Văn Chương Lớp học phần : Thực Hành_02 Điện tử số vi sử lý Họ tên : Nguyễn Văn Hữu MSV : 205751030110004 Ngành : Điện-Điện tử NGHỆ AN, THÁNG 10 NĂM 2022 BÀI 1: MẠCH LOGIC TỔ HỢP MỤC ĐÍCH Bài thực hành nhằm cung cấp cho sinh viên kiến thức, kỹ khảo sát, phân tích phần tử logic mạch logic tổ hợp sử dụng phần mềm mơ Protues TĨM TẮT LÝ THUYẾT NỘI DUNG THỰC HÀNH -Sử dụng phần tử: AND; LOGICPROBE (BIG); LOGICSTATE Tương tự, khảo sát cổng logic khác: OR, NAND, NOR, XOR, XNOR Ghi kết khảo sát vào bảng sau: A B Q=AB Q=A+B Q=AB Q=A+B Q=A+B Q=A B 0 0 0 1 1 1 0 1 1 1 1 1 Mô proteus: Not  AND NAND OR NOR XOR 3.2 Thiết kế mạch logic sử dụng cổng logic 3.3 Bộ so sánh a Thiết kế mô hoạt động mạch so sánh hai số nhị phân bit sử dụng vi mạch 74LS85 với toán hạng đầu vào so sánh mã nhị phân hai chữ số cuối mã số sinh viên Số cuối sv: 04 b Thiết kế mô hoạt động mạch so sánh hai số nhị phân bit sở ghép nối vi mạch 74LS85 với toán hạng đầu vào so sánh mã nhị phân hai số hai số cuối mã số sinh viên 2 số đầu sinh viên: 20 số cuối sinh viên: 04 3.4 Bộ cộng a Mô hoạt động cộng bán phần cộng toàn phần b Thiết kế mô hoạt động cộng hai số nhị phân bít sử dụng vi mạch 74LS83 với toán hạng đầu vào mã nhị phân hai chữ số cuối mã số sinh viên Số cuối sv: 04 c Thiết kế mô hoạt động cộng hai số nhị phân bít sử dụng vi mạch 74LS83 với toán hạng đầu vào là mã nhị phân hai số hai số cuối mã số sinh viên số đầu sinh viên: 20 số cuối sinh viên: 04 3.6 Bộ giải mã Thiết kế mạch giải mã BCD sang LED đoạn sử dụng vi mạch 74LS47 số BCD đầu vào hai chữ số cuối mã số sinh viên, kết hiển thị lên LED đoạn số cuối sinh viên: 04

Ngày đăng: 10/10/2023, 15:42

TỪ KHÓA LIÊN QUAN

w