Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống
1
/ 51 trang
THÔNG TIN TÀI LIỆU
Thông tin cơ bản
Định dạng
Số trang
51
Dung lượng
2,55 MB
Nội dung
Giáo trình
PHP căn bản
Đồ án mạch logic GVHD:Nguyễn Thị Minh
MỤC LỤC
Trang
Lời nói đầu
02
Phần 1: Cơ sở lý thuyết đề tài
03
1- 1. Tổng quan về mạch số 03
1- 2. Các hàm logic cơ bản 04
1- 3. Mạch điện cổng TTL 07
1- 4. Mạch logic tổ hợp 12
1- 5. Mạch dãy 23
1- 6. Bộ đếm 28
1- 7. Bộ tạo xung clock IC NE555 38
Phần 2:Quá trình thiếtkế và nguyên lý hoạt động 41
2- 1. Tổng quan đề tài 41
2- 2. Chức năng của hệthốnghẹngiờchothiếtbịđiện 42
2- 3. Sơ đồ khối của hệthốnghẹngiờchothiếtbịđiện 42
2- 4. Thiếtkế chi tiết từng khối 43
2- 5 Sơ đồ nguyên lý hệthốnghẹngiờchothiếtbịđiện 48
Đề tài:Thiết kếhệthốnghẹngiờchothiếtbịđiện SVTH: Nguyễn Đình Tuấn
1
T
Đồ án mạch logic GVHD:Nguyễn Thị Minh
LỜI NÓI ĐẦU
rong những năm gần đây công nghệ vi điện tử phát triển rất
mạnh mẽ. Sự ra đời của các vi mạch cỡ lớn, cực lớn với giá
thành giảm nhanh, khả năng lập trình ngày càng cao đã mang
lại những thay đổi sâu sắc trong ngành kỹ thuật điện tử. Mạch số, ở
những mức độ khác nhau đã và đang thâm nhập vào tất cả các thiết bị
điện tử thông dụng và chuyên dụng. Vì vậy môn học: “Kỹ thuật số và
mạch lôgic” sẽ giúp các sinh viên ngành điện tử tìm hiểu sâu sắc về điện
tử số, nắm được những vấn đề cốt lõi, tăng cường năng lực giải quyết
các vấn đề kỹ thuật trong thực tế.
Sau khi đã được học môn: “Kỹ thuật số và mạch lôgic” và được sự
hướng dẫn của cô giáo Nguyễn Thị Minh em đã chọn đềtài: “Thiết kế
hệ thốnghẹngiờchothiếtbị điện” làm đồ án môn học này. Với mục
đích là vận dụng được những kiến thức điện tử số đã được học vào thiết
kế những bài toán ứng dụng thực tế.
Trong quá trình thực hiện đồ án không tránh khỏi những sai sót,
em rất mong nhận được sự góp ý chỉ bảo thêm của thầy cô và bạn bè
để có thể hoàn thiện hơn chođề tài.
Em xin chân thành cảm ơn cô giáo Nguyễn Thị Minh đã chỉ bảo
tận tình trong quá trình thực hiện đề tài này, cảm ơn tất cả mọi ý kiến
đóng góp của thầy cô và bạn bè.
Sinh viên thực hiện !
Đề tài:Thiết kếhệthốnghẹngiờchothiếtbịđiện SVTH: Nguyễn Đình Tuấn
2
. .
Đồ án mạch logic GVHD:Nguyễn Thị Minh
ĐỒ ÁN THIẾTKẾ MẠCH LOGIC
Đ
ề
t à
i : “Thiết kếhệthốnghẹngiờchothiếtbị điện”
Giáo viên hướng dẫn: Nguyễn Thị Minh
Sinh viên thực hiện: Nguyễn Đình Tuấn
Lớp: 46K-ĐTVT, Khoa Công Nghệ
PHẦN 1: CƠ SỞ LÝ THUYẾT ĐỀ TÀI
1- 1. Tổng quan về mạch số
Các mạch xử lý tín hiệu chỉ ở mức cao và thấp gọi là mạch số.
Căn cứ vào đặc điểm và chức năng logic, chúng ta phân loại mạch số
thành hai loại chính: mạch tổ hợp và mạch dãy.
1- 1.1. Mạch tổ hợp
Là mạch mà tín hiệu ra chỉ phụ thuộc vào tín hiệu vào. Phương
trình tín hiệu ra của mạch:
Y
j
= f
j
( X
1
, X
2
, … X
n
); j = 1÷ m
Trong mạch có n đầu vào, m đầu ra. Các X
i
(i = 1÷n ) là các tín
hiệu vào, các tín hiệu Y
j
(j = 1÷ m) là tín hiệu ra.
X = { X
1
, X
2
, , X
n
} : Tập các tín hiệu vào.
Y = { Y
1
, Y
2
, , Y
m
} : Tập hợp các tín hiệu ra.
Lúc đó mô hình toán học hình 1.1,a được mô tả một cách tổng
quát như hình 1.1,b.
X
1
Y
1
X
2
Mạch
Y
2
X
3
tổ
Y
3
.
hợp
.
.
.
X
n
Y
m
X Mạch Y
tổ hợp
1.1,a 1.1,b
Hình 1.1: Mô hình toán học của mạch tổ hợp.
1- 1.2. Mạch dãy
Đề tài:Thiết kếhệthốnghẹngiờchothiếtbịđiện SVTH: Nguyễn Đình Tuấn
3
i i
Đồ án mạch logic GVHD:Nguyễn Thị Minh
Là mạch có tín hiệu ra phụ thuộc không những vào tín hiệu vào mà
còn phụ thuộc trạng thái trong của mạch, nghĩa là mạch có lưu trữ, nhớ
các trạng thái.
Trong mạch dãy trạng thái đầu ra ổn định ở thời điểm xét bất kỳ
không chỉ phụ thuộc vào trạng thái đầu vào thời điểm đó mà còn phụ
thuộc cả vào trạng thái bản thân mạch điện ở thời điểm trước (trạng thái
trong).Cấu trúc mạch như hình 1.2
X
1
Z
1
X
2 Z
2
X
Mạch tổ hợp
Z
Y
L
Y
1
Mạch
nhớ
W
1
W
K
Hình 1.2: Sơ đồ khối mạch dãy.
Xét hình 1.2, X(x1, x2, , xi) là tín hiệu đầu và ở thời điểm xét t
n
,
Z(z
1
, z
2
, , z
j
) là tín hiệu đầu ra ở tn, W (w
1
, w
2
, , w
k
) là tín hiệu đầu
vào mạch nhớ ở t
n
(tức là tín hiệu kích đồng bộ của FF), Y(y
1
, y
2
, , y
L
)
là tín hiệu ra mạch nhớ ở tn (tức là trạng thái hiện tại của FF).
1- 2. Các hàm logic cơ bản
1- 2.1. Hàm AND
a. Ký hiệu:
Ký hiệu của cổng AND như hình 1.3
Hình 1.3: Ký hiệu cổng AND.
b. Bảng chân lí:
Ta có bảng chân lí của hàm AND như sau (bảng 1.1):
A B Z
0 0 0
0 1 0
1 0 0
1 1 1
Đề tài:Thiết kếhệthốnghẹngiờchothiếtbịđiện SVTH: Nguyễn Đình Tuấn
4
Đồ án mạch logic GVHD:Nguyễn Thị Minh
Bảng 1.1: Bảng chân lí hàm AND
c. Phương trình đầu ra:
Từ bảng chân lí ta có phương trình tổng quát đầu ra của hàm AND
như sau:
f (x
1
,x
2
, , x
n
) = x
1
.x
2
x
n
; n = 1, 2, 3,
Trong đó: f là đầu ra, x
i
là các đầu vào.
Hàm AND là hàm có 1 hoặc nhiều đầu vào và có một đầu ra duy
nhất.
1- 2.2. Hàm OR
a. Ký hiệu:
Ký hiệu của cổng OR như hình 1.4
Hình 1.4: Ký hiệu cổng OR.
b. Bảng chân lí:
Ta có bảng chân lí của hàm AND như sau (bảng 1.2):
A B Z
0 0 0
0 1 1
1 0 1
1 1 1
Bảng 1.2: Bảng chân lí hàm OR.
c. Phương trình đầu ra:
Từ bảng chân lí ta có phương trình tổng quát đầu ra của hàm OR
như sau:
f (x
1
, x
2
, , x
n
) = x
1
+ x
2
+ + x
n
; n = 1, 2, 3,
Trong đó: f là đầu ra, x
i
là các đầu vào.
Hàm OR là hàm có 1 hoặc nhiều đầu vào và có một đầu ra duy
nhất.
1- 2.3. Hàm NOT
a. Ký hiệu:
Ký hiệu của cổng NOT như hình 1.5
Hình 1.5: Ký hiệu cổng NOT.
Đề tài:Thiết kếhệthốnghẹngiờchothiếtbịđiện SVTH: Nguyễn Đình Tuấn
5
Đồ án mạch logic GVHD:Nguyễn Thị Minh
b. Bảng chân lí:
Ta có bảng chân lí của hàm NOT như sau (bảng 1.3):
A Z
0 1
1 0
Bảng 1.3: Bảng chân lí hàm NOT
c. Phương trình đầu ra:
Từ bảng chân lí ta có phương trình tổng quát đầu ra của hàm NOT
như sau:
f (x) = x
Trong đó: f là đầu ra, x đầu vào.
Hàm NOT là hàm có đầu vào và đầu ra duy nhất.
1- 2.4. Hàm NOR
a. Ký hiệu:
Ký hiệu của cổng NOR như hình 1.6.
Hình 1.6: Ký hiệu cổng NOR.
b. Bảng chân lí:
Ta có bảng chân lí của hàm NOR như sau (bảng 1.4):
A B Z
1 1 0
0 1 0
1 0 0
0 0 1
Bảng 1.4: Bảng chân lí hàm NOR
c. Phương trình đầu ra:
Từ bảng chân lí ta có phương trình tổng quát đầu ra của hàm NOR
như sau:
f (x
1
, x
2
, , x
n
) = x
1
+ x
2
+ + x
n
; với n = 1, 2, 3,
Trong đó: f là đầu ra. x
i
là các đầu vào.
Đề tài:Thiết kếhệthốnghẹngiờchothiếtbịđiện SVTH: Nguyễn Đình Tuấn
6
Đồ án mạch logic GVHD:Nguyễn Thị Minh
nhất.
Hàm NOR là hàm một hoặc nhiều đầu vào và có một đầu ra duy
1- 2.5. Hàm NAND
a. Ký hiệu:
Ký hiệu của cổng NAND như hình 1.7.
Hình 1.7: Ký hiệu cổng NAND.
b. Bảng chân lí:
Ta có bảng chân lí của hàm NAND như sau (bảng 1.5):
A B Z
1 1 0
0 1 1
1 0 1
0 0 1
Bảng 1.5: Bảng chân lí hàm NAND
c. Phương trình đầu ra:
Từ bảng chân lí ta có phương trình tổng quát đầu ra của hàm
NAND như sau:
f (x
1
, x
2
, , x
n
) = x
1
.x
2
x
n
; với n = 1, 2, 3,
Trong đó: f là đầu ra, x
i
là các đầu vào.
Hàm NAND là hàm một hoặc nhiều đầu vào và có một đầu ra duy
nhất.
1- 3. Mạch điện cổng TTL (TRANSISTOR – TRANSISTOR - LOGIC)
1- 3.1. IC 74LS04: Mạch đảo
a. Sơ đồ chân:
Sơ đồ chân của 74LS04 như hình 1.8.
Đề tài:Thiết kếhệthốnghẹngiờchothiếtbịđiện SVTH: Nguyễn Đình Tuấn
7
Đồ án mạch logic GVHD:Nguyễn Thị Minh
b. Cấu tạo:
Hình 1.8: Sơ đồ chân IC 74LS04
IC 74LS04 gồm 6 cổng NOT tích hợp trên một đế bán dẫn. Đầu
vào của cổng NOT tại các chân: 1, 3, 5, 9, 11, 13, đầu ra tại các chân: 2,
4, 6, 8, 10, 12, chân 8 nối nguồn +5V, chân 7 nối đất.
c. Nguyên tắc hoạt động:
74LS04 hoạt động như cổng NOT các lối ra Y là phủ định của lối
vào A: Y
i
= A
i
, i = 1, 2, …, 6.
1- 3.2. IC 74LS08: Mạch và
a. Sơ đồ chân:
Sơ đồ chân của 74LS08 như hình 1.9.
b. Cấu tạo:
Hình 1.9: Sơ đồ chân IC 74LS08
IC 74LS08 gồm 4 cổng AND 2 đầu vào tích hợp trên một đế bán
dẫn. Đầu vào của cổng NOT tại các chân: 1 - 2, 4 - 5, 9 - 10, 12 - 13,
đầu ra tại các chân: 3, 6, 8, 11, chân 8 nối nguồn +5V, chân 7 nối đất.
c. Nguyên tắc hoạt động:
Đề tài:Thiết kếhệthốnghẹngiờchothiếtbịđiện SVTH: Nguyễn Đình Tuấn
8
[...]... 5.1 Các bước thiếtkế mạch dãy Quá trình thiếtkế mạch dãy được mô tả như ở lưu đồ hình 1.26 Xác định bài toán Xác định tín hiệu vào ra Đồ hình trạng thái, bảng trạng thái, bảng tín hiệu vào ra Tối thiểu hoá trạng thái Xác định hệ phương trình Sơ đồ thực hiện Hình 1.26: Các bước thiếtkế mạch dãy 1- 5.2 Các trigger (Flip - Flop) a Trigger JK: Đề tài :Thiết kếhệthốnghẹngiờchothiếtbịđiện SVTH: Nguyễn... đầu vào xoá dữ liệu (CD), và đầu vào xung (CLK) đều hoạt động ở mức tích cực thấp Hoạt động của IC được nêu ở bảng trên 1- 6 Bộ đếm 1- 6.1 Thiếtkế bộ đếm nhị phân đồng bộ MOD 2 (Kđ = 2): a Phân tích yêu cầu thiết kế, xây dựng đồ hình trạng thái ban đầu: Kđ = 2, ta lập được đồ hình trạng thái như hình 1.34 Đề tài :Thiết kế hệ thốnghẹngiờ cho thiếtbịđiện SVTH: Nguyễn Đình Tuấn 28 Đồ án mạch logic... 0 1 0 0 1 0 1 1 1 0 1 1 1 0 0 1 1 0 0 0 0 Đề tài :Thiết kế hệ thốnghẹngiờ cho thiếtbịđiện SVTH: Nguyễn Đình Tuấn 15 Đồ án mạch logic 0 0 1 1 GVHD:Nguyễn Thị Minh 1 1 0 0 1 1 0 0 0 1 0 1 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 1 0 1 0 1 0 0 0 1 0 0 Bảng 1.9: Bảng chân lí của bộ giải mã BCD8421 Bảng chức năng 1.8 được liệt kê từ kết quả phân tích yêu cầu thiếtkế Các từ mã đầu vào của mã BCD8421 quyết định... vào điều khiển A, Y là đầu ra, G là đầu vào chọn chip (Cho phép bộ dồn kênh làm việc) Tuỳ thuộc vào tín hiệu điều khiển tín hiệu đầu ra sẽ được nối với một trong hai lối vào b Kê bảng chân lí: Đề tài :Thiết kếhệthốnghẹngiờchothiếtbịđiện SVTH: Nguyễn Đình Tuấn 18 Đồ án mạch logic GVHD:Nguyễn Thị Minh Khi G = 1 thì Y = 0, tức là bộ dồn kênh bị cấm, nó không làm việc Khi G = 0 thì Y = 1 một trong... 0 6 1 1 1 0 0 0 0 7 1 1 1 1 1 1 1 8 1 1 1 0 0 1 1 9 Bảng 1.7: Bảng trạng thái của LED 7 đoạn kathode chung b Thiếtkế bộ giải mã BCD8421 sang LED 7 đoạn: - Phân tích yêu cầu: Xem sơ đồ khối hình 1.18 D Đầu vào C Bộ giải mã BCD sang LED 7 đoạn B A Đề tài :Thiết kế hệ thốnghẹngiờ cho thiếtbịđiện a b c d e f g Đầu ra SVTH: Nguyễn Đình Tuấn 14 Đồ án mạch logic GVHD:Nguyễn Thị Minh Hình 1.18: Bộ giải... Hình 1.28: Sơ đồ cổng NAND của JK - FF Đề tài :Thiết kế hệ thốnghẹngiờ cho thiếtbịđiện SVTH: Nguyễn Đình Tuấn 25 Đồ án mạch logic GVHD:Nguyễn Thị Minh Từ phương trình trên ta xây đựng được sơ đồ như hình 1.28, trong đó 1.28,a là JK – FF làm việt ở chế độ không đồng bộ, 1.28,b là JK-FF làm việc đồng bộ Ck ở mức cao “H” 2 tín hiệu thiết lập (Pr) và xoá (Cl) cho FF b Trigger T: - Sơ đồ khối: T - FF... f = D + CB + CA + BA, f = D + CB + CA + BA g = D + CB + CB + BA, g = D + CB + CB + BA - Sơ đồ logic: (hình 1.19) Đề tài :Thiết kế hệ thốnghẹngiờ cho thiếtbịđiện SVTH: Nguyễn Đình Tuấn 17 Đồ án mạch logic GVHD:Nguyễn Thị Minh Hình 1.19: bộ giải mã BCD8421 sang LED 7 đoạn: 1- 4.2 Thiếtkế bộ dồn kênh MUX: 2⇒ 1: a Phân tích yêu cầu: Sơ đồ khối: (hình 1.22) G D0 D1 MUX: 2 1 Y A Hình 1.20: Sơ đồ khối... yêu cầu thiết kế, xây dựng đồ hình trạng thái ban đầu: Mô hình của bộ đếm thuận nhị phân đồng bộ MOD 3 như sau: CP Xung đếm Bộ đếm thuận B Tín hiệu chuyển vị Hinh 1.36: Mô hình bộ đếm thuận nhị phân đồng bộ MOD 3 Bộ đếm có Kđ = 3 tương ứng các trạng thái là S0, S1, S2 Căn cứ quy luật đến thuận, ta vẽ được đồ hình trạng thái ban đầu như hình 1.37 Đề tài :Thiết kếhệthốnghẹngiờchothiếtbịđiện SVTH:... anode (AC) hay cathode (KC) Được sắp xếp thành hình số 8 vuông như hình 1.16,a: Đề tài :Thiết kếhệthốnghẹngiờchothiếtbịđiện SVTH: Nguyễn Đình Tuấn 12 Đồ án mạch logic 1.16,b GVHD:Nguyễn Thị Minh 1.16,a 1.16,c Hình 1.16: cấu tạo và chân ra của 1 LED 7 đoạn - Ngoài ra còn có một LED còn được đặt làm dấu phẩy thập phân cho số hiển thị, nó được điều khiển riêng biệt không qua mạch giải mã Các chân... thường thì thì chân LT và BI/RBO phải ở mức cao + Muốn thử đèn LED để các LED đều sáng hết thì đặt chân LT ở mức thấp (ghi chú 5) + Muốn xoá hết số (tắt hết LED) thì đặt chân BI/RBO ở mức thấp (ghi chú 3) Bảng 1.13: Bảng tóm tắt hoạt động IC 74LS47 b IC 74LS157: - Sơ đồ chân: (hình 1.24) Đề tài :Thiết kếhệthốnghẹngiờchothiếtbịđiện SVTH: Nguyễn Đình Tuấn 21 Đồ án mạch logic GVHD:Nguyễn Thị Minh Hình . giờ cho thiết bị điện 42
2- 4. Thiết kế chi tiết từng khối 43
2- 5 Sơ đồ nguyên lý hệ thống hẹn giờ cho thiết bị điện 48
Đề tài :Thiết kế hệ thống hẹn giờ. trình thiết kế và nguyên lý hoạt động 41
2- 1. Tổng quan đề tài 41
2- 2. Chức năng của hệ thống hẹn giờ cho thiết bị điện 42
2- 3. Sơ đồ khối của hệ thống hẹn