BÁO cáo THỰC HÀNH điện tử số bài 2 CỔNG LÔGIC (2) ĐỊNH NGHĨA – đặc TRƯNG

29 11 0
BÁO cáo THỰC HÀNH điện tử số bài 2 CỔNG LÔGIC (2) ĐỊNH NGHĨA – đặc TRƯNG

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

Thông tin tài liệu

Họ tên: Ma Thanh Hiển Mã sinh viên: 19021451 BÁO CÁO THỰC HÀNH ĐIỆN TỬ SỐ BÀI CỔNG LÔGIC (2) ĐỊNH NGHĨA – ĐẶC TRƯNG I Các đặc trưng cổng logic - TTL Đo mức ngưỡng hoạt động lối vào cổng logic TTL 2.1 Bảng D2-1 Vaul Vall download by : skknchat@gmail.com 2.2 Trên sở ngưỡng đo được, chọn khoảng vào cho mức logic cao (1) thấp (0) để đảm bảo làm việc ổn định cổng logic hai trạng thái Dựa theo bảng đo, ta xác định được: + Khoảng mức Logic thấp (0): từ đến 0.8V + Khoảng mức Logic cao (1): từ 2.57 V đến 5V + Khoảng mức Logic không xác định: từ 0.8 V đến 2.57 V 2.3 So sánh kết đo IC3 (có lối vào trigger Schmitt) với IC1 & IC2 Nhận xét khả chống nhiễu hoạt động tin cậy yếu tố lối vào tới trigger Schmitt Với IC3, khoảng mức chuyển trạng thái 1.69V Với IC1, IC2, khoảng mức chuyển trạng thái 0.21V 0.22V Như vậy, khoảng mức chuyển trạng thái IC3 lớn nhiều IC1 IC2 Điều khiến cho IC3 phân biệt mức logic cao mức logic thấp rõ ràng hơn.Vì vậy, khả chống nhiễu IC3 tốt Đo dòng vào cổng logic TTL download by : skknchat@gmail.com Bảng D2-2 Ii R1i = +5V/I1ul R10i = R1ul/10 Đo mức lối cổng logic TTL Đo mức lối cổng NAND XNOR download by : skknchat@gmail.com LS7 LS8 0 1 Đo mức lối cổng NOT LS7 4.4 Nối J1, ngắt J2 download by : skknchat@gmail.com Bảng D2-4 A B 0 1 1 Nhận xét ảnh hưởng trở tải R mức giới hạn tải để mức nằm vùng cho phép Trở tải R có giá trị nhỏ, lối lớn Cần giới hạn tải cho đầu NAND cấp nguồn 5V lối nhỏ 0.8 V nhằm đảm bảo mức logic thấp 4.5 Ngắt J1, nối J2 A B 0 1 1 Nhận xét khả tải cổng logic trở tải nối đất Khả tải cổng logic trở tải nối đất phụ thuộc nhiều vào giá trị trở tải Trở có giá trị nhỏ, lối giảm va dẫn đến nhiễu Càng mắc nhiều trở tải song song làm lối cổng thấp dẫn đến tượng nhiễu lối download by : skknchat@gmail.com Khả tải điện dung cổng logic TTL 5.4 Khi chưa nối tải điện dung: download by : skknchat@gmail.com 5.5 Nối F với chốt I, K, L, M Nối F với I download by : skknchat@gmail.com Nối F với K Nối F với L download by : skknchat@gmail.com Nối F với M download by : skknchat@gmail.com 5.6 Tăng tần số máy phát thiết bị lối IC4/b xung Giá trị tần số tới hạn: 83 kHz 5.7 Giảm trở tải cho IC4/a từ 5K1 xuống 1K: Ngắt dây nối điểm C (IC4/a) với E (trở tải R1) Nối điểm C (IC4/a) với G (trở tải R3)> Lặp lại bước 5.6 Quan sát vẽ lại dạng xung lối IC4/a, IC4/b có tải điện dung trở tải lên nguồn nhỏ download by : skknchat@gmail.com IC1/a Vc ~ (1) Vc ~ (0) 3.2 So sánh khoảng làm việc lối sơ đồ CMOS với TTL Do việc mô thể mức điện áp lối 2.5 V V nên gặp phải vấn đề xác định ứng với Logic Trong thực tế, khoảng mức Logic thấp mức Logic cao CMOS ngắn (0V-0.33V 4.4V-5V) Trong đó, khoảng mức Logic thấp mức Logic cao TTL dài (0V0.4V 2.4V-5V) Công suất tiêu tán cổng logic CMOS 4.3 Nối lối vào IC1 xuống đất Đo dòng tiêu tán IC1 chưa hoạt động Nối lối vào IC1 lên nguồn +VDD Đo dòng tiêu tán IC1 chưa hoạt động download by : skknchat@gmail.com 4.4 Đặt máy phát xung CLOCK GENERATOR thiết bị DTLAB-201N chế độ phát với tần số 1KHz Nối lối CMOS máy phát xung với lối vào A IC1/a 4.5 Quan sát vẽ lại dạng xung lối IC1/a Dạng xung lối download by : skknchat@gmail.com 4.6 Nối lối C IC1/a với L (tụ C3 = 4.7nF) Quan sát vẽ lại dạng xung lối IC1/a Dạng xung lối IC1/a download by : skknchat@gmail.com Tăng tần số máy phát lên 5kHz 10kHz Ghi giá trị dòng tiêu tán IDD theo tần số đo vào bảng D2-7 4.7 Thay đổi nguồn +VDD lên +10V (biên độ xung máy phát lối CMOS có biên độ tự tăng theo) Lặp lại bước thí nghiệm Ghi kết vào bảng D2-7 4.8 Thay đổi nguồn +VDD lên +15V (biên độ xung máy phát lối CMOS có biên độ tự tăng theo) Lặp lại bước thí nghiệm Ghi kết vào bảng D2-7 Bảng D2-7 +VDD +5V +10V download by : skknchat@gmail.com C3 = (không nối C+15V L) C3 = 4.7nF(có nối CL) Đặc trưng truyền cổng 5.1 Nối mạch mảng D2-2 theo sơ đồ D2- 2b Nối J3 để cấp cho biến trở P2 Ban đầu đặt +VDD = +3.5V Sử dụng đồng hồ đo để đo vào cổng CMOS 5.2 Vặn biến trở P2 để đặt Vi(D) = Đo C IC1/a Thay đổi từ từ P2 để có giá trị bảng D2-8, đo giá trị vào tương ứng Ghi giá trị đo vào bảng D2-8 Bảng D2-8 VDD = +3.5V Vi(D) VOut(C) download by : skknchat@gmail.com 0 10 V 2.0 V 5.0 V 8.0 V 9.0 V +3.5V Em không đo thầy ạ! +10 V III Đặc trưng trễ cổng Logic Đặc trưng trễ cổng logic TTL - Kết mô phỏng: Khoảng trễ (6 cổng) = 2.15uS – 2.05uS = 0.1uS  Trễ (1 cổng) = 0.01667uS a Đặc trưng trễ cổng logic CMOS: download by : skknchat@gmail.com - Kết mô phỏng: - Khoảng trễ (6 cổng) = 175nS = 0.175uS  Trễ (1 cổng) = 0.0261667uS IV Vi mạch logic trạng thái: a Cấu trúc cổng trạng thái: download by : skknchat@gmail.com DS(E) 0 0 Giải thích nguyên lí: - Khi tín hiệu Enable = transistor Q2 chế độ thơng bão hịa => V CE (Q2) = 0.2V + Giả sử đầu vào V B(Q1) mức cao diode D3 thơng nên bị ghim mức thấp Vì Q1 ngắt đầu vào A-B mức nào, khơng có dịng IC(Q1) nên khơng có sụt R3; có dịng IC (Q2) làm sụt trở R2 => diode D4 thông ghim V B(Q3) khoảng lớn 0.7V đủ để Q3 thông Nhưng V E(Q3) V B(Q5) không đủ lớn để Q5 thơng => Q5 ngắt + Vì Q1 ngắt nên V B(Q4) mức thấp => Q4 ngắt  Thế lối mạch mức thấp mà không phụ thuộc vào đầu vào A – B download by : skknchat@gmail.com Khi Enable = 0, Q2 bị ngắt dẫn đến khơng xuất dịng IC(Q2) nên khơng có sụt R2 => diode D3 D4 bị cấm Vì thế V B(Q1) V B(Q3) khơng cịn bị ghim mức thấp mà mức đầu vào A-B định  Mạch hoạt động cổng NAND TTL dựa đầu vào A-B (nguyên lí cổng NAND TTL) b Vi mạch cổng trạng thái: LS8 (E) 0 c Bộ chuyển số liệu hai chiều trạng thái: download by : skknchat@gmail.com Bảng D2-12: (DIR = 1) A1=1 E =1 B1=0 E =0 B1=1 download by : skknchat@gmail.com Bảng D2-13: (DIR = 0) B1=1 E =1 A1=0 E =0 A1=1 Kết luận: Khi tín hiệu enable đầu vào mức đèn sáng/tắt tùy theo trạng thái đầu vào cổng tương ứng Suy mạch trạng thái hoạt động mức thấp download by : skknchat@gmail.com ... thầy ạ! +10 V III Đặc trưng trễ cổng Logic Đặc trưng trễ cổng logic TTL - Kết mô phỏng: Khoảng trễ (6 cổng) = 2. 15uS – 2. 05uS = 0.1uS  Trễ (1 cổng) = 0.01667uS a Đặc trưng trễ cổng logic CMOS:... nối CL) Đặc trưng truyền cổng 5.1 Nối mạch mảng D2 -2 theo sơ đồ D2- 2b Nối J3 để cấp cho biến trở P2 Ban đầu đặt +VDD = +3.5V Sử dụng đồng hồ đo để đo vào cổng CMOS 5 .2 Vặn biến trở P2 để đặt... tăng điện dung lối nhiễu lối kênh lớn Đặc trưng truyền cổng logic TTL download by : skknchat@gmail.com Bảng D2-5 Vi(D) 0V Vo(C) Biểu diễn phụ thuộc (trục y) theo vào (trục x) II Các đặc trưng Cổng

Ngày đăng: 13/04/2022, 07:39