Bao cáo điện tử số tuần 3Bao cáo điện tử số tuần 3Bao cáo điện tử số tuần 3Bao cáo điện tử số tuần 3Bao cáo điện tử số tuần 3Bao cáo điện tử số tuần 3Bao cáo điện tử số tuần 3Bao cáo điện tử số tuần 3Bao cáo điện tử số tuần 3Bao cáo điện tử số tuần 3Bao cáo điện tử số tuần 3Bao cáo điện tử số tuần 3Bao cáo điện tử số tuần 3Bao cáo điện tử số tuần 3Bao cáo điện tử số tuần 3Bao cáo điện tử số tuần 3Bao cáo điện tử số tuần 3Bao cáo điện tử số tuần 3Bao cáo điện tử số tuần 3Bao cáo điện tử số tuần 3Bao cáo điện tử số tuần 3Bao cáo điện tử số tuần 3Bao cáo điện tử số tuần 3Bao cáo điện tử số tuần 3
Báo cáo thực tập điện tử số tuần CÁC SƠ ĐỒ LOGIC CƠ BẢN (1) CÁC BỘ GIẢI MÃ VÀ MÃ HÓA LOGIC Họ tên: Cấn Quang Trường MSV: 19021527 Bộ giải mã – Decoder 1.2 Bộ giải mã bit thành đường, dùng cổng logic: Hình D3.1a Bảng D1-3 LỐI VÀO (INPUT) DS1 (E_bar) 0 0 LS8(B) 0 1 x LS7(A) 1 x Y3 0 Y2 0 0 Y1 0 Y0 0 0 Nguyên tắc hoạt động: -Các đầu vào B A xác định dòng đầu tra từ Y0 Y3 cao mức 1, đầu vào lại mức thấp -DS1 = ln kích hoạt lối IC3 nên chân nối số mạch AND Đầu phụ thuộc vào B A -Bộ giải mã chọn lối mức cao, lối lại mức thấp 1.3 Bộ giải mã bít thành đường điều khiển loại vi mạch: Hình D3-1b Bảng D3-2 ĐIỀU KHIỂN DS G1 1 1 1 DS DS G2 A 0 0 0 G2 B 0 0 0 DỮ LIỆU LỐI RA LS LS LS LE D 15 LE D 14 LE D 13 LE D 12 LE D 11 LE D 10 LE D LE D C B A Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0 0 0 1 0 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 x x 0 x x 0 x x 1 x x x 1 x x x x x x 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1.4 Bộ giải mã bit thành đường điều khiển loại vi mạch: Hình D3-1c Bảng D3-3 Đ KHIỂN LỐI VÀO Control DS1 LTE S T 1 1 1 1 Input DS LS LS LS LS RB I D C B A 1 1 1 1 0 0 0 0 0 0 1 1 0 1 0 1 1 1 Ng lối Số thập phâ n LỐI RA Output RB O g f e d c b a 1 1 1 1 0 1 1 1 0 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 x x x 0 x x x 0 x x x 1 x x x 1 0 1 1 0 1 1 0 1 0 0 1 1 0 1 1 0 1 1 0 1 1 0 9 0 Nguyên tắc hoạt động: - Chân 16 cấp nguồn Vcc cụ thể 5V 5V ic bị chết - Chân chân nối GND(mass) - Các chân 1,2,6,7 chân tín hiệu vào ứng với B,C,D,A - Các chân 15,14,13,12,11,10,9 chân ,các chân nối với led nối hình - Chân thứ LT(Lamp test ) tên gọi chân chân kiểm tra led đoạn,nếu ta cắm chân xuống mass giải mã sáng lúc với đoạn.Chân phục vụ để kiểm tra xem có led bị hỏng hay không thực tế không sử dụng - Chân BI/RB0 ln ln kết nối với mức cao, kết nối với mức thấp tồn led khơng sáng bất chấp trạng thái ngõ vào - Chân RBI kết nối với mức cao => Tất mức logic mức thấp nghia khóa K hở mạch trạng thái led hiển thị số Ta muốn hiển thị số dựa vào bảng chuyển đổi BCD số thập phân sau: Bộ đếm số hạng với thị LED đoạn 2.1 Cấp nguồn +5V cho mảng sơ đồ D3-2 Bảng D3-4 LỐI VÀO CL R 0 0 0 0 0 CLK D2 x DỊCH MÃ 210 LỐI RA – MÃ BCD 0 0 0 0 0 0 C2 B2 0 0 0 0 0 0 0 0 0 0 0 0 A2 D1 C1 B1 A 0 0 0 0 0 1 0 0 0 0 1 0 0 0 1 1 0 0 0 1 0 1 0 0 1 1 0 -DS2/LTEST mức LED 7-SEG không sáng Nguyên tắc hoạt động: 10 11 CHỈ SỐ LED ĐOẠN x10 x1 0 0 0 0 0 1 -74LS90 thực đếm 74LS47 thực chức giải mã Các IC tích cực mức thấp Các chân ngõ vào bổ sung 2, 3, chân RESET Khi ngõ vào RESET kết nối với logic 1, mạch đếm bị RESET trở (0000) ngõ vào kết nối với logic 1, mạch đếm RESET số (1001) số đếm vị trị đếm (74LS90) -Nửa đếm hoạt động LED đoạn (đây hàng đơn vị) + Chân 12 nối CKB nhằm mục đích đếm quay lại đếm tới Xung CKB tác động làm FF IC reset hết +Sau sườn xuống xung CKA đếm đếm đơn vị +Khi đếm tới 1000 tức chân 11 (Q3) cao nối xuống CKA đếm số Lúc CKA đếm cao (vì sườn xuống có giá trị ra), nên đếm thứ đợi CKA thấp tức đếm đếm tới quay Khi đếm số đếm đc đơn vị (hàng chục) Cứ đếm tổng thể đếm tới 99 quay đầu 00 Bộ mã hóa – Encoder 3.2 Bộ mã hóa đường thành bit, dùng cổng logic: Hình D3-3a Bảng D3-5 LỐI VÀO – Input LS3 Y3 0 LS2 Y2 0 LS1 Y1 LỐI – Input A B 1 1 0 0 3.3 Bộ mã hóa đường điều khiển thành bit loại vi mạch (Bộ mã hóa ưu tiên): Hình D3-3b Bảng D3-6 LỐI VÀO Input LỐI RA - Output DS1 LS LS LS LS LS LS LS LS LE D LE D LE D LE D LE D EI_b ar I7 I6 I5 I4 I3 I2 I1 I0 A2 A1 A0 GS EO 0 0 0 0 x 1 1 1 1 x 1 1 1 x x 1 1 1 x x x 1 1 x x x x 1 1 x x x x x 1 x x x x x x 1 x x x x x x x x x x x x x x 1 1 0 0 1 0 1 0 1 1 1 0 0 0 0 1 1 1 1 -Bộ mã hoá mã hố đường điều khiển thành 3bit với mức tích cực thấp Các tín hiệu từ I0 I7 gặp bit (bit ưu tiên) mã hố tín hiệu mà khơng cần quan tâm tín hiệu khác Kết thúc - ... đầu 00 Bộ mã hóa – Encoder 3. 2 Bộ mã hóa đường thành bit, dùng cổng logic: Hình D3-3a Bảng D3-5 LỐI VÀO – Input LS3 Y3 0 LS2 Y2 0 LS1 Y1 LỐI – Input A B 1 1 0 0 3. 3 Bộ mã hóa đường điều khiển... trạng thái led hiển thị số Ta muốn hiển thị số dựa vào bảng chuyển đổi BCD số thập phân sau: Bộ đếm số hạng với thị LED đoạn 2.1 Cấp nguồn +5V cho mảng sơ đồ D3-2 Bảng D3-4 LỐI VÀO CL R 0 0 0... hoạt lối IC3 nên chân nối số mạch AND Đầu phụ thuộc vào B A -Bộ giải mã chọn lối mức cao, lối lại mức thấp 1 .3 Bộ giải mã bít thành đường điều khiển loại vi mạch: Hình D3-1b Bảng D3-2 ĐIỀU KHIỂN