BÁO CÁO THỰC TẬP ĐIỆN TỬ SỐ TUẦN 6 SƠ ĐỒ TRIGGER VÀ BỘ GHI Họ và tên Cấn Quang Trường MSV 19021527 1 Sơ đồ Trigger 1 1 Cấp nguồn +5V cho mảng sơ đồ D6 1 1 2 Sơ đồ Trigger trên transistor hình D6 1a Hình D6 1a Yếu tố hai trạng thái bền – Trigeer trên transistor Bảng D6 1 Q V(Q) Qbar V(Qbar) V(B1) V(B2) V(B1) > 0V 1 5 1 4 68 0 5 V(B2) > 0V 1 4 56 1 4 8 1 9 0 Giải thích sự tồn tại hai trạng thái bền (Q=0 hoặc Q = 1) 1 3 Sơ đồ trigger với cổng đảo Hình D6 1b Hình D6 1b Yếu tố hai trạng thái bền – Tr.