Cơ sở Điện Học - Thiết Bị Lập Trình (Phần 2) part 3 doc

Cơ sở Điện Học - Thiết Bị Lập Trình (Phần 2) part 1 docx

Cơ sở Điện Học - Thiết Bị Lập Trình (Phần 2) part 1 docx

... 8/ 13/ 2007 13 Sửa đổi chơng trình lần 3 Mục tiêu: Chèn thêm bộ trễ thời gian On-Delay Sau khi đóng công tắc S3, hết thời gian trễ đặt trớc động cơ hoạt động. Chơng trình ... gian q0.1 q0.0 I0.1 I0.0 I0.2 T34 T34 I0 .3 8/ 13/ 2007 9 ChÌn mét PhÇn tö Lùa chän hµm cÇn chÌn Chän vÞ trÝ cÇn chÌn Lùa chän kiÓu hµm cÇn chÌn q0.0 I0.0 I0.1 8/ 13/ 2007 10 Nhập tên toán hạng, ví ... Delete q0...

Ngày tải lên: 10/07/2014, 01:21

8 341 1
Cơ sở Điện Học - Thiết Bị Lập Trình (Phần 2) part 2 potx

Cơ sở Điện Học - Thiết Bị Lập Trình (Phần 2) part 2 potx

... nhớ thực thi (work) CPU 31 5 2DP CPU 31 4 IMF CPU 31 4CPU 31 3CPU 31 2 IMF các module mở rộng của s 7 -3 00 cpu 3xx Industrial EthernetProfibusASiTruyền thông (CP) AI/AO (4 /2) Là các module điều khiển ... điều khiển chuyên dụng (Động cơ bớc, động cơ servo, PID, fuzzy logic Chức năng (FM) IM 36 5IM 36 1IM 36 0Ghép nối (IM) AO (2,4)AI (2,4,8,15) DO (8,16, 32 ) DI (4,8,...

Ngày tải lên: 10/07/2014, 01:21

8 350 1
Cơ sở Điện Học - Thiết Bị Lập Trình (Phần 2) part 3 doc

Cơ sở Điện Học - Thiết Bị Lập Trình (Phần 2) part 3 doc

... ô nhớ 1 bít, các ô nhớ này thể hiện trạng thái thực hiện lệnh của PLC S 7 -3 00. Cấu trúc thanh ghi: Thiết bị lập trình 3 Lệnh O (OR bit) Cú pháp: Lệnh thực hiện phép OR giữa giá trị lôgic của ... tạo con trỏ (cách 2): LAR1 P#8.7 (nội dung AR1 có dạng 10000111) A I[AR1,P#0.0] (đọc đầu vo I8.7) = Q[AR1,P#1.1] (ghi đầu ra Q10.0) Chú ý: Q10.0 = Q8.7 + offset(1.1) Ví dụ 3, truy nhập gián...

Ngày tải lên: 10/07/2014, 01:21

8 439 3
Cơ sở Điện Học - Thiết Bị Lập Trình (Phần 2) part 5 ppt

Cơ sở Điện Học - Thiết Bị Lập Trình (Phần 2) part 5 ppt

... nhị phân, nằm ở vị trí bít 12 và 13. 31 110s 2101s 101100ms 00010ms MÃ thập phânMÃ nhị phânĐộ phân giải 10s đến 2h_46m _30 s10s 1s đến 16m _39 s1s 100ms đến 1m _39 s_900ms100ms 10ms đến 9s_990ms10ms Giới ... 9s_990ms10ms Giới hạn trễĐộ phân giải Thiết bị lập trình 3 Hằng số về thời gian giờ/phút/giây (32 bít) L T#0H_1M_10ST# Hằng số về năm/tháng/ngày (16 bit) L D#200 0-6 -2 0D# Hằn...

Ngày tải lên: 10/07/2014, 01:21

8 398 1
Cơ sở Điện Học - Thiết Bị Lập Trình (Phần 2) part 7 pdf

Cơ sở Điện Học - Thiết Bị Lập Trình (Phần 2) part 7 pdf

... thnh integer) A I0.2 (Tín hiệu reset) R C3 L C3 (Đọc giá trị tức thời của C-word) >=I (So sánh C-word với giá trị đặt) = Q0.0 I0 .3 I0.2 I0.1 Giá trị đặt C-word Q0.0 Thiết bị lập trình 1 Chơng ... I0 .3 (Tín hiệu cho phép nạp C-Word) L C#6 (Giá trị cần nạp) S C3 Network2 (Đếm lùi giá trị C-Word) A I0.1 (Tín hiệu đầu vo đếm) CD C3 (Khai báo bộ đếm xuống) L C #3 (Giá trị đặt) BTI (Chuyể...

Ngày tải lên: 10/07/2014, 01:21

7 298 1
Cơ sở ĐIện học - Thiết Bị Lập Trình part 1 ppsx

Cơ sở ĐIện học - Thiết Bị Lập Trình part 1 ppsx

... thấp A B(to) HC Tr HC d HC t HC p M Pd C(nho) B(Cao) C(Thấp) HC B HC C Thiết bị lập trình 23 Phân tích bài toán: Giai đoạn đầu: ) Động cơ khoan và động cơ làm mát nghỉ ) Phần nâng/hạ khoan ở vị trí trên cùng ) Không ... ép Tay ép Chi tiết Phát hiện chi tiết Hớng chuyển động Kẹp chi tiết Băng tải Thiết bị lập trình 30 Bố trí thiết bị truyền động v cảm biến: ) Truyền động ) Truyền độ...

Ngày tải lên: 10/07/2014, 01:20

8 389 1
Cơ sở ĐIện học - Thiết Bị Lập Trình part 2 pdf

Cơ sở ĐIện học - Thiết Bị Lập Trình part 2 pdf

... mềm LOGO! Comfort_V3 (V4, V5) 2 Hình dạng bề ngoi của LOGO! Thiết bị lập trình 3 5 LOGO! AM2 / AM2 PT100 ) nguồn cấp 12ữ24 V dc ) 2 AI ã 0 - 10 V / -5 0 0 C đến +200 0 C ã 0 - 20 mA / ã độphângiải10 ... I max = 10 A, Tải cảm, I max = 3 A ) Tuỳ thuộc vào số lần đóng cắt. Thiết bị lập trình 33 Khi đủ nhiệt độ theo yêu cầu thì cấp điện cho động cơ đùn nhựa. Động cơ sẽ dừ...

Ngày tải lên: 10/07/2014, 01:20

8 432 1
Cơ sở ĐIện học - Thiết Bị Lập Trình part 3 pdf

Cơ sở ĐIện học - Thiết Bị Lập Trình part 3 pdf

... module (I1 - I24, Q1-Q16) ) Mở rộng module tơng tự ã Tối đa 3 module (AI1 - AI8) ) Địa chỉ đầu vào đầu ra nh sau: 10 Khôngcóđầuvotơng tự ) Mở rộng module số: ã Tối đa 4 module (I1 - I24, Q1-Q16) ) Mở ... tự ) Kí hiệu địa chỉ là AI1, AI2, Các khối hàm cơ bản (8 khối) Kí hiệu liệt kê các khối hàm cơ bản AND ) Mỗi khối có ba đầu vào BF: Bảng chân lý 123Q 0000 0010 0100 01...

Ngày tải lên: 10/07/2014, 01:20

8 426 1
Cơ sở ĐIện học - Thiết Bị Lập Trình part 4 doc

Cơ sở ĐIện học - Thiết Bị Lập Trình part 4 doc

... ra Giản đồ thời gian Thiết bị lập trình 5 ) Bảng chân lý XOR ) Kí hiệu biểu tợng ) Bảng chân lý 123Q 0001 0010 0100 0110 1000 1010 1100 1110 12Q 000 011 101 110 NOT ) Đảo trạng thái đầu vào ) Ký ... lý 1Q 01 10 Các khối hàm đặc biệt Kí hiệu liệt kê các khối hàm đặc biệt SF: Thiết bị lập trình 3 ) Giản đồ sóng Có thể xem đây nh là hàm 1 xung (impulse), khi có đầu vào nào đó có sự chuyển t...

Ngày tải lên: 10/07/2014, 01:20

8 343 1
w