- Ma trận kiểm tra H vớicác cột là một vecto rm chiều khác không.
MẠNG VAØ CHUYỂN MẠCH
2.2.4.2 Mạng chuyển mạch T-S-T
Khối chuyển mạch số cấu trúc T-S-T cấo tạo từ 3 tầng chuyển mạch T1, S và T2 kết nối với nhau như minh hoạ trên hình vẽ H2.13
Hình 2.13 Trường chuyển mạch T-S-T
13
Chương 2: Mạng và chuyển Mạch
Tầng chuyển mạch thời gian T1 phía đầu vào kết nối khe thời gian vào với một khe thời gian rỗi nào đó trong đường Bus dẫn tới đầu vào của tầng chuyển mạch không gian S. Trong khi đó tầng chuyển mạcch thời gian T2 phía đầu ra kết nối khe thời gian đã được chọn từ chuyển mạch tầng S tới khe thời gian ra yêu cầu. Như vậy cuộc gọi được kết nối qua trường chuyển mạch có thể được định tuyến qua tầng S với bất kỳ khe thời gian thích hợp nào.
Phù hợp với tính chất và ứng dụng của các luồng ghép kênh số cao tốc PCM từ bên ngoài vào/ra khối chuyển mạch khối chuyển mạch T-S-T, các chuyển mạch thời gian T2 ngược lại làm việc theo chế độ RWSR. Ngoài ra ưu điểm của chế độ hoạt đồng được lựa chọn trên đây làm cho việc điều khiển nội bộ khối chuyển mạch trở ra nên rõ ràng, đơn giản và dể thực hiện hơn. Thông thường dung lượng của các chuyển mạch thời gian T khoảng 1024TS, còn kích thước của ma trận chuyển mạch D là 8x8, 16x16 và 64x64 đường cao HW (HighWay) Để giải thích quá trình thực hiện nhiệm vụ chuyển mạch của khối chuyển mạch số cấu trúc T-S-T trên hình vẽ H2.13 đã chỉ rõ quá trình chuyển mạch phục vụ cho cuộc nối giữa khe thời gian TS#2 của luồng số đầu vào 2 với khe thời gian TS#31 của luồng tín hiệu PCM đầu ra B khe thời gian trung gian TS#7 ở tầng chuyển mạch không gian S.
Dựa vào nguyên tắc cấu tạo và hoạt động của các chuyển mạch tầng S, tầng T đã trình bày kỹ trong các mục 2.2.2 và 2.2.3 bạn đọc hãy tự khảo sát và mô tả cho quá trình thực hiện nhiệm vụ chuyển mạch nêu trên.