- Tùy theo loại MOSFET được dùng mă cơng nghệ năy cịn được chia thănh câc loại sau:
b, Một số IC dồn kính hay dùng:
2.3.2. Nguyín lý hoạt động:
Khi c1 = c2 = 0 ⇒ c1 =c2 = 1 ⇒ cổng AND 1 cĩ hai ngõ văo điều khiển ở mức logic 1, cũng tương ứng cới 1 ngõ văo điều khiển ở mức logic 1 nín cổng AND 1 mở đưa dữ liệu từ ngõ văo x đến ngõ ra y1. Đồng thời lúc đĩ câc cổng AND 2, 3, 4 cĩ ít nhất một ngõ văo điều khiển ở mức logic 0 nín khơng cho dữ liệu từ đầu văo x đến câc ngõ ra.
Khi c1 = 0; c2 = 1 ⇒c1 = 1, c2 = 0 ⇒ cổng AND 2 cĩ hai ngõ văo điều khiển ở mức logic 1, cũng tương ứng cới 1 ngõ văo điều khiển ở mức logic 1 nín cổng AND 2 mở đưa dữ liệu từ ngõ văo x đến ngõ ra y2
Khi c1 = 1; c2 = 0 ⇒ c1 = 1,c2 = 1 ⇒ cổng AND 3 cĩ hai ngõ văo điều khiển ở mức logic 1, cũng tương ứng cới 1 ngõ văo điều khiển ở mức logic 1 nín cổng AND 3 mở đưa dữ liệu từ ngõ văo x đến ngõ ra y3.
Khi c1 = 1; c2 = 1 ⇒ c1 = c2 = 1 ⇒ cổng AND 4 cĩ hai ngõ văo điều khiển ở mức logic 4 1, cũng tương ứng cới 1 ngõ văo điều khiển ở mức logic 1 nín cổng AND 4 mở đưa dữ liệu từ ngõ văo x đến ngõ ra y4.
Nếu x = 1 vă hôn đổi ngõ văo điều khiển thănh ngõ văo dữ liệu thì mạch phđn đường chuyín thănh mạch giải mê nhị phđn. Vì vậy nhă sản xuất đê chế tạo IC đảm bảo cả hai chức năng: giải mê vă giải đa hợp (Decode/Demultilex). Ví dụ câc IC 74138, 74139, 74154: giải mê vă phđn đường tùy thuộc văo câch nối chđn.
Trong trường hợp tổng quât, mạch phđn đường cĩ một ngõ văo vă 2n ngõ ra: để tâch N = 2n nguồn dữ liệu khâc nhau cần cĩ n ngõ văo điều khiển, lúc đĩ số tổ hợp ngõ văo điều khiển bằng số ngõ ra.
Tuy nhiín trong thực tế, ta cịn gặp mạch phđn đường cĩ số lượng ngõ văo điều khiển bằng số ngõ ra (hình 3.17). Lúc đĩ chỉ xĩt đến mức tích cực ở ngõ văo điều khiển, người ta chọn một trong hai mức logic 0 hoặc 1 lăm mức tích cực. Giải sử chọn mức
logic 1 lăm mức tích cực: nếu một ngõ văo trong số 4 ngõ văo điều khiển tồn tại mức
logic 1 (mức tích cực), thì ngõ ra dữ liệu tương ứng cĩ cùng chỉ số với ngõ văo điều khiển sẽ được nối với ngõ văo dữ liệu chung x.
Ví dụ: C1 = 1 → x = y1 C2 = 1 → x = y2 C3 = 1 → x = y3 C4 = 1 → x = y4 Hình 3.17
Lúc đĩ bảng trạng thâi hoạt động của mạch: c1 c2 c3 c4 y1 y2 y3 y4 1 0 0 0 X 0 0 0 0 1 0 0 0 X 0 0 0 0 1 0 0 0 X 0 0 0 0 1 0 0 0 X 3 4 x 2 c1 c2 1 y1 y2 y3 y4 c4 c3
Hình 3.18: Sơ đồ mạch phđn đường vă số ngõ văo điều khiển bằng số ngõ ra
Phương trình logic câc ngõ ra: y1 = c1.x y2 = c2.x
y3 = c3.x y4 = c4.x
Giải thích hoạt động của mạch:
Khi c1 = 1, c2 = c3 = c4 = 0 chỉ cĩ cổng AND 1 thơng cho dữ liệu từ x nối đến đầu ra y1. Khi c2 = 1, c1 = c3 = c4 = 0 chỉ cĩ cổng AND 2 thơng cho dữ liệu từ x nối đến đầu ra y2. Khi c3 = 1, c1 = c2 = c4 = 0 chỉ cĩ cổng AND 3 thơng cho dữ liệu từ x nối đến đầu ra y3.
Khi c4 = 1, c1 = c2 = c3 = 0 chỉ cĩ cổng AND 4 thơng cho dữ liệu từ x nối đến đầu ra y4. Vì mạch chọn kính được thực hiện ở đầu phât vă mạch phđn đường được thực hiện ở đầu thu nín để đảm bảo dữ liệu được chuyển đúng kính thì mạch chọn kính vă mạch phđn đường phải đồng bộ với nhau.
2.3.Mạch chuyển mê BCD 7 thanh:
Măn hình LED được sử dụng một câch phổ biến nhất để hiển thị sâng câc ký tự số thập phđn từ 0 đến 9. Cấu tạo măn hình gồm 7 thanh LED độc lập nhau được bố trí như trín hình 3.13. với 2 loại điển hình: loại anot chung (khi tất cả 7 anot của câc điơt LED nối chung với nhau) vă loại Katot chung (khi tất cả 7 katot của chúng nối chung với nhau). Câc ký tự của câc đoạn LED được ký hiệu lần lượt lă a, b, c, d, e, f vă g.
LED 7 đoạn loại Anot chung:
a, LED 7 đoạn loại Anot chung. b, LED 7 đoạn loại Katot chung. Hình 3.13: Hai loại LED 7 đoạn.
Bộ giải mê BCD thănh 7 đoạn LED cĩ 4 đầu văo tín hiệu ABCD dạng mê BCD8421, 7 đầu ra mức tích cực thấp lă a,b,c,d,e, f vă g, ngoăi ra nĩ cịn cĩ đầu văo điều khiển vă đầu văo thử LED. Tương ứng với mỗi tổ hợp mê văo BCD trong mười tổ hợp đầu tiín (biểu diễn câc ký số từ 0 đến 9 trong hệ 2) một nhĩm đầu ra sẽ được chuyển đến mức tích cực thấp vă câc đoạn LED tương ứng với câc đầu năy sẽ sâng vă để phối hợp vă hiển thị con số thập phđn tương ứng của từ mê văo đê tâc động.
Ứng với mỗi loại LED khâc nhau ta cĩ một mạch giải mê riíng. Sơ đồ khối của mạch giải mê LED 7 đoạn như sau:
Hình 3.19. Sơ đồ khối mạch giải mê LED 7 đoạn.
Đối với LED 7 đoạn loại anot chung, vì câc anot của câc đoạn led được nối chung với nhau vă đưa lín mức logic 1 (5V), nín muốn đoạn led năo tắt ta nối katot tương ứng lín mức logic 1 (5V) vă ngược lại muốn đoạn led năo sâng ta nối katot tương ứng xuống mass (mức logic 0).
Ví dụ: để hiển thị số 0 ta nối katot của đỉn g lín mức logic 1 để đỉn g tắt, vă nối câc katot của câc đỉn a, b, c ,d, e, f xuống mass nín ta thấy số 0.
Lúc đĩ bảng trạng thâi mơ tả hoạt động của mạch giải mê LED 7 đoạn loại anot như sau: Bảng 3.3.
Dùng bảng Karnaugh để tối thiểu hĩa mạch trín. Phương trình tối thiểu hĩa viết ở dạng chính tắc 1(Tổng của câc tích).
Phương trình logic của câc ngõ ra: a = CBA + DCBA. b = CB A + C BA = C(A ⊕ B). c = DC BA. d = CBA +DCBA.+ CBA. e = CB + A f = ABD + DC.A + DC.B g = DCBA +DCB
Bảng 3.3: Bảng trạng thâi mơ tả hoạt động LED 7 đoạn Anot chung:
D C B A a b c d e f g Số hiển thị 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 1 1 0 0 1 1 1 1 1 0 0 1 0 0 0 1 0 0 1 0 2 0 0 1 1 0 0 0 0 1 1 0 3 0 1 0 0 1 0 0 1 1 0 0 4 0 1 0 1 0 1 0 0 1 0 0 5 0 1 1 0 0 1 0 0 0 0 0 6 0 1 1 1 0 0 0 1 1 1 1 7 1 0 0 0 0 0 0 0 0 0 0 8 1 0 0 1 0 0 0 0 1 0 0 9 1 0 1 0 X X X X X X X X 1 0 1 1 X X X X X X X X 1 1 0 0 X X X X X X X X