Có độ rộng 1 byte, song công, đệm kép. Cổng song song này có khả năng nối trực tiếp tới bus dữ liệu của một bộ xử lý host. HI08 hỗ trợ kết nối bus biến đổi linh hoạt cho phép kết nối với các thiết bị xử lý số cônng nghiệp, vi xử lý, và máy vi tính mà không cần bất kỳ điều kiện logic nào. Core DSP xem HI08 như một ngoại vi được ánh xạ lên bộ nhớ chiếm 8 từ 24-bit trong bộ nhớ dữ liệu. DSP có thể sử dụng cổng HI08 như một ngoại vi được ánh xạ lên bộ nhớ sử dụng kỹ thuật lập trình ngắt hoặc dò chuẩn. Chia các thanh ghi dữ liệu truyền và nhận được đệm kép cho phép DSP và bộ sử lý Host thực hiện truyền dữ liệu hiệu quả ở tốc độ cao. Bộ nhớ ánh xạ cho phép lập trình truyền thông core DSP với các thanh ghi của cổng HI08 bằng cách sử dụng các câu lệnh chuẩn và mode địa chỉ.
Thanh ghi điều khiển cổng (HPCR)
HPCR là thanh ghi đọc/ghi 16 bit dùng để DSP điều khiển chế độ hoạt động của HI08. Các bit không sử dụng được đọc và ghi giá trị 0.
Bit 0 (HGEN): Khi bit HGEN được đặt tín hiệu được cấu hình trong chế độ GPIO, khi bit này xoá sẽ thoát khỏi chế độ GPIO, các đầu ra ở trạng thái trở kháng cao, các đầu vào bị ngắt.
Bit 6 (HEN): Khi bit này được đặt HI08 hoạt động trong chế độ giao diện chủ. Nếu xoá về 0 các chân HI08 hoạt động như các chân GPIO tuỳ theo giá trị trong thanh ghi HDDR và HDR.
Thanh ghi hướng dữ liệu (HDDR):
Thanh ghi HDDR điều khiển hướng truyên của dữ liệu trong chế độ GPIO. Nếu bit DRxx được đặt các chân tương ứng của HI08 là chân ra, khi xoá bit thì các chân tương ứng là chân vào.
Thanh ghi dữ liệu (HDR):
Thanh ghi HDR lưu trữ giữ liệu tương ứng với các chân HI08 khi hoạt động trong chế độ GPIO. Chức năng của các bit Dxx phụ thuộc vào các bit tương ứng trong thanh ghi HDDR.