Các tính chất của transitor

Một phần của tài liệu Bài giảng thiết kế hệ thống VLSI (Trang 36 - 39)

Mặt cắt ngang của một transistor MOS kênh n được trình bày trong hình 2.14 [1]. Chúng ta thấy transistor kênh n được "gắn" (embedded) trên một đế loại p. Transistor được tạo thành bằng một cấu trúc đan xen giữa cực cửa kim loại hoặc si-lic đa tinh thể pha tạp, lớp ô-xit các ly cực cửa và tấm đế bán dẫn. Vùng tại nơi giao cắt ngay dưới lớp ơ-xít cách ly cực cửa được gọi là kênh (channel), là nơi mà các hoạt động chính của transistor diễn ra. Kênh kết nối với hai vùng pha tạp n+, các vùng mà tạo thành các cực nguồn và máng của transistor. Bản thân vùng kênh thường được pha thêm tạp chất loại p. Lớp ơ-xít si-líc cách ly tại kênh (được gọi là ơ-xít cực cổng) rất mỏng so với vùng ơ-xít ngồi kênh (được gọi là vùng ơ-xít - field oxide). Việc tạo ra lớp ơ-xít si-líc mỏng tại vùng kênh là yếu tố quyết định đến sự thành công của hoạt động của transistor.

Hình 2.14 Mặt cắt của một transistor MOS kênh n

Transistor làm việc như một thiết bị được điều khiển bằng điện áp vì điệp áp cực cửa- cực nguồn điều chỉnh độ lớn dòng điện chảy trên kênh giữa cực nguồn và cực máng. Khi điện áp cực cửa Vgs bằng không, kênh loại p chứa đầy lỗ trống, trong khi các cực nguồn và máng loại n chứa đầy điện tử. Tiếp giáp p-n tại cực nguồn tạo thành một đi-ốt, cũng khi đó tiếp giáp tại cực máng tạo thành một đi-ốt thứ hai hoạt động ngược hướng với đi-ốt tương ứng ở cực nguồn. Kết quả là, khơng có dịng nào chạy từ cực nguồn sang cực máng.

Khi điệp áp Vgs tăng lên và lớn hơn khơng, tình thế bắt đầu thay đổi. Trong khi vùng kênh trước đây chứa chủ yếu các mang điện loại p, bây giờ có thêm một số hạt mang điện loại n. Điện thế dương trên tấm si-líc đa tinh thể làm cho cực cửa thu hút các điện tử. Vì chúng bị chặt bởi tấm ơ-xít cực cửa, các điện tử được tập hợp tại phía trên cùng của khu vực kênh dọc theo biên của tấm ơ-xít cực cửa. Ở một mức điện áp nhất định gọi là điện áp ngưỡng (Vt), với số lượng điện tử tập trung tại biên của vùng kênh đủ lớn, nó sẽ hình thành một lớp đảo chiều - một lớp các điện tử dày đặc đủ để tạo ra một kênh dẫn dòng giữa cực nguồn và cực máng.

Kích thước của vùng kênh được xác định tương đối theo chiều của dịng điện chạy. Nói một cách cụ thể là chiều dài kênh L được tính dọc theo hướng của dòng điện từ cực nguồn tới cực máng, và bề rộng của kênh W là chiều vng góc với chiều dòng điện. Độ lớn của dòng điện chạy trên kênh là một hàm của tỷ số W/L. Cũng tương tự như dòng điện, trở kháng thân (bulk) thay đổi theo chiều dài và chiều rộng của kênh: tăng bề rộng kênh làm tăng mặt cắt vùng dẫn, trong khi tăng chiều dài kênh làm tăng khoảng cách mà dòng điện cần thiết

31 phải chạy qua trong kênh. Vì chúng ta có thể ấn định các giá trị của W và L trong khi thiết kế layout của transistor, chúng ta có thể thiết kế một các đơn giản độ lớn của dòng của transistor.

Cần chú ý rằng, các transistor kênh p cũng có cấu trúc tương tự như các transistor kênh n, tuy nhiên các vật liệu sử dụng là đối ngược: tức là thay đổi p và n cho nhau. Transistor kênh p dẫn bằng cách tạo thành vùng đảo của các lỗ trống trong kênh loại n. Do đó, dễ thấy điện áp cực cửa-cực nguồn phải là điện áp âm để cho phép transistor dẫn dòng.

2.3.2 Mơ hình transistor đơn giản

Hoạt động của cả transistor kênh n và kênh p có thể được diễn tả bằng hai biểu thức và hai hằng số vật lý, dấu của các hằng số phân biệt loại kênh của transistor. Trước hết chúng ta định nghĩa một số biến được sử dụng trong các công thức.

 Vgs: điện áp giữa cực cửa và cực nguồn.

 Vds: điện áp giữ cực máng và cực nguồn (chú ý rằng Vds=-Vsd).  Id: dòng điện chạy giữa cực máng và cực nguồn.

Và các hằng số dùng đề xác định độ lớn của dòng cực cửa-cực máng của transistor:  Vt: điện áp ngưỡng của transistor, điện áp này dương với các transistor kênh n và âm

với các transistor kênh p.

 k': hệ số điện dẫn (transconductance), hằng số này dương cho cả hai loại transistor.  W/L: tỷ số bề rộng trên chiều dài kênh của transistor.

Các đại lượng Vt và k' được xác định bằng đo lường hoặc trực tiếp hoặc gián tiếp cho một quá trình sản xuất. Tỷ số W/L được xác định trong quá trình thiết kế layout của transistor, tuy nhiên vì nó khơng thay đổi trong q trình hoạt động nên nó có thể được coi như một hằng số trong các công thức diễn tả hoạt động của thiết bị.

Các công thức chi phối hoạt động của transistor được viết theo thơng lệ diễn tả dịng cực máng như là một hàm của các tham số khác. Một mơ hình chính xác tương đối cho hoạt động của transistor, được viết gồm các thành phần của dòng cực máng Id, phân chia hoạt động của transistor thành hai phần: phần tuyến tính và phần bão hịa.

Với một transistor kênh n, chúng ta có:  Vùng làm việc tuyến tính Vds < Vgs-Vt: )] 2 1 )( [( ' 2 ds ds t gs d V V V V L W k I    (2.1)

 Vùng làm việc bão hòa Vds >Vgs-Vt: 2 ) ( ' 2 1 t gs d V V L W k I   (2.2)

Với transistor kênh p, dòng cực máng âm và thiết vị làm việc khi Vgs nhỏ hơn mức điện áp ngưỡng âm của thiết bị. Hình 2.15 [1] vẽ đồ thị dòng Id của một transistor kênh n trong một số trường hợp điển hình. Mỗi đường là một biểu diễn dòng của transistor khi cho Vgs cố định và Vds thay đổi từ 0 đến một điện áp lớn.

32 Hình 2.15 Đồ thị dịng Id của transistor kênh n

Hoạt động chuyển mạch của transistor xảy ra bởi vì mật độ của dịng hạt mang điện (carrier) trong kênh phụ thuộc mạnh vào điện áp giữa cực cửa và đế. Khi |Vgs|<|Vt |, khơng có đủ hạt mang điện trong lớp đảo để tạo ra một dòng điện đáng kể. Ở trên trên giá trị điện áp ngưỡng cho đến khi rơi vào vùng bão hòa, số lượng hạt mang điện có quan hệ trực tiếp với điện áp Vgs: điện thế đặt lên cực cửa càng lớn thì càng nhiều hạt mang điện được kéo vào vùng đảo và tính dẫn điện của transistor càng tăng.

Mối quan hệ giữa tỷ số W/L và dòng cực nguồn-cực máng khá đơn giản. Khi bề rộng kênh tăng lên, càng nhiều hạt mang điện sẵn sàng cho dẫn dòng điện. Tuy nhiên khi chiều dài kênh tăng lên, tác dụng của điện áp giữa cực máng và cực nguồn bị giảm đi. Vds là nguồn thế năng để đẩy các hạt mang điện từ cực máng đến cực nguồn. Do đó, khi khoảng cách từ cực máng đến cực nguồn tăng lên, thời gian để đẩy các hạt mang điện qua kênh của transistor lâu hơn với một giá trị Vds cố định, từ đó làm giảm dịng chảy hạt mang điện.

Bảng 2.1 liệt kê một số giá trị điển hình của k' và Vt cho quy trình 0,5m. Bảng 2.1 : M ột số tham số điển hình của transistor cho quy trình 0,5m

k‟ Vt

Loại n k‟n=73A/V2 0.7V

Loại n k‟p=21A/V2 -0,8V

2.3.3Các tham s ký sinh ca transistor

Các thiết bị thực thường có các thành phần ký sinh mà không thể tránh khỏi trong cấu trúc của thiết bị. Bản thân transistor có dung kháng cực cửa, Cg. Dung kháng này được hình thành do các lớp (đĩa - plate) si-líc đa tinh thể song song với đế, và đây là thành phần tải có tính dung kháng chủ yếu trong các mạch lơ-gíc nhỏ. Cg =0,9fF/m2 cho cả hai loại transistor

33 trong quy trình sản xuất 2m điển hình. Dung kháng cực cửa tồn bộ của một transistor được tính bằng cách đo lường diện tích của vùng hoạt động (hoặc tích WL) và sau đó nhân với hệ số dung kháng trên một đơn vị điện tích Cg.

Hình 2.16Các dung kháng ký sinh trên vùng bao trùm cực của và cực nguồn/cực máng

Tuy nhiên, chúng ta thường lo lắng về các dung kháng do sự bao trùm cực nguồn và cực máng. Trong quá trình sản xuất, các tạp chất trong các vùng cực nguồn và cực máng khuếch tán theo mọi hướng, bao gồm cả vùng phía bên dưới cực cửa như minh họa trong hình 2.16 [1]. Vùng bao trùm cực nguồn và cực máng có xu thế chiếm phần lớn vùng diện tích kênh trong các thiết bị sử dụng cơng nghệ nhỏ hơn mi-cron. Vì các vùng bao trùm vừa kể là không phụ thuộc vào chiều dài của transistor, người ta thường đưa ra các đơn vị của Fa-ra trên một đơn vị chiều rộng cực cửa. Bằng cách đó, dung kháng phần bao trùm tồn bộ cực nguồn của transistor được tính là:

W C

Cgsol (2.3)

Ngoài các dung kháng kể trên, chúng ta cũng cần phải quan tâm đến dung kháng vùng bao trùm cực cửa và vùng thân do sự nhô ra bên trên của cực cửa ở trên kênh và ở phía trên của thân khối transistor. Các vùng cực nguồn và cực máng cũng tồn tại dung kháng giữa các cực với lớp đế và một trở kháng khá rất lớn. Trong các mô phỏng mạch các tham số này có thể phải yêu cầu được xác định cụ thể. Cần chú ý rằng, các kỹ thuật đo lường dung kháng ký sinh cực nguồn, cực máng của transistor cũng tương tự phép đo lường dung kháng ký sinh của các dây khuếch tán dài.

2.4Dây kết nói, via, ký sinh 2.4.1Gii thiu chung

Một phần của tài liệu Bài giảng thiết kế hệ thống VLSI (Trang 36 - 39)

Tải bản đầy đủ (PDF)

(171 trang)