m10), tương ứng với điểm biểu diễn trở kháng vào và trở kháng ra: + S11 = 0.88∠ 167.1
+ S22 = 0.55 ∠ 170.9
3.2.2. Phối hợp trở kháng cho chip SHF-0589
- Từ giá trị S11 và S22 ở trên, ta tính được giá trị trở kháng Zin và Zout như sau: + Zin = 3.25 + j*5.65
+ Zout = 14.6+j*3.65
- Ta tiến hành thiết kế mạch phối hợp trở kháng lối vào và lối ra cho chip SHF-0589 tương tự như các bước đã làm với chip SHF-0189 ở trên.
3.2.2.1. Thiết kế mạch phối hợp trở kháng cho lối vào.
Hình 3.22: Sơ đồ nguyên lý mô phỏng mạch phối hợp trở kháng lối vào.
Hình 3.23: Kết qủa mô phỏng và biểu diễn trên đồ thị Smith của kết quả tại tần số 2.45GHz.
- Từ kết quả mô phỏng ở trên, ta thấy mạch đã phối hợp trở kháng tốt ở 2.45GHz với giá trị S11 đạt -25.452dB(điểm m11) và biểu diễn trên đồ thị Smith thì ta thấy điểm trở kháng đã được đưa về tâm đồ thị(điểm m12).
Hình 3.24: Mô tả mạch phối hợp trở kháng lối ra bằng đồ thị Smith.
Hình 3.26: Kết quả mô phỏng và biểu diễn trên đồ thị Smith của kết quả tại tần số 2.45GHz.
- Tương tự kết quả mô phỏng mạch lối vào, ta thấy mạch lối ra đã phối hợp trở kháng tốt ở 2.45GHz với giá trị S11 đạt -37.935dB(điểm m13) và biểu diễn trên đồ thị Smith thì ta thấy điểm trở kháng đã được đưa về tâm đồ thị(điểm m14).
3.2.2.3. Thiết kế Layout cho mạch khuếch đại
- Với kết quả mô phỏng mạch phối hợp trở kháng lối vào và lối ra đã đạt yêu cầu như ở trên. Ta tiến hành mô phỏng toàn mạch khuếch đại công suất sử dụng chip SHF-0589 bằng cách sử dụng .S2P.