Một ví dụ khác của một mạch CDS được gọi là tích hợp độ dốc kép được đặt tên theo các phương pháp được sử dụng để thực hiện nó. Một sơ đồ thiết kế cơ bản được hiển thị ở đây.
Trong thời gian thiết lập lại các mẫu đầu tiên được thực hiện với sự chuyển đổi (SW1) ở vị trí 1. Các mẫu được đảo ngược trước khi được lưu trữ trên các tụ điện của các nhà tích hợp.
Các mẫu thứ hai được thực hiện ngay sau khi phụ trách tín hiệu được chuyển giao từ đầu ra CCD. Bây giờ giai đoạn nghịch đảo được bỏ qua và các nhà tích hợp nhìn thấy những tín hiệu mà không có sự đảo ngược dấu.
Việc chuyển đổi đi vào vị trí 3, đó là vị trí HOLD. Bởi vì sự đảo ngược dấu hiệu của mẫu đầu tiên, khoản phí này sẽ được trừ vào phí tín hiệu của mẫu thứ hai. Bởi vì các mối tương quan của nó là phần của tín hiệu đó được loại bỏ là nhiễu. Các mẫu tín hiệu bây giờ đã có để chế biến tiếp.
Trước khi các thủ tục trên được lặp đi lặp lại, điện tích trên tụ điện tích hợp được tập trung bằng cách đóng công tắc (SW2) qua nó.
Phương pháp CDS này thường được sử dụng trong các hệ thống phát hiện ánh sáng yếu. Thời gian tích hợp có thể dao động từ ms đến vài giờ. CDS tích hợp được tìm thấy trong các ứng dụng thiên văn học, quang phổ, kính hiển vi và quang trắc. Những ứng dụng yêu cầu một phạm vi rộng và độ phân giải cao.
2.2.5 Khối điều khiển và chuyển đổi A/D