Các tham số của bộ chuyển đổi DA

Một phần của tài liệu Báo cáo tốt nghiệp: Thiết kế bộ khuếch đại lock - in dựa trên vi điều khiển DSPic pps (Trang 44 - 45)

- Ðộ phân giải (Solution): Liên quan đến số bít của một DAC. Nếu số bít là n thì số

trạng thái của tín hiệu nhị phân là 2n nghĩa là sẽ có 2n mức điện thế (hoặc dòng điện) khác nhau, do đó có độ phân giải là 1/2n. Ðộ phân giải càng bé thì điện thế (hoặc dòng điện đầu

ra) càng có dạng liên tục, càng gần với thực tếvà ngược lại.

- Ðộ chính xác (Accuracy): Có thể đánh giá chất lượng của một DAC bằng sai số

của nó. Ðại lượng biểu diễn sai số là độ lệch tối đa giữa đại lượng ra và một đường thẳng

nối điểm 0 với điểm FS (Full Scale) trên đặc tuyến chuyển đổi DA.

- Ðộ tuyến tính (Linearity): Ðộ tuyến tính của DAC cho biết độ lệch điện áp so với

một đường thẳng đi qua những điểm nút của đặc tuyến chuyển đổi. Ðó là đặc tính thường

gặp nhất với DAC. Ðường cong đặc tuyến là đơn điệu nếu sự thay đổi độ lệch trên là

không đổi dấu. Ðể có một DAC đơn điệu, độ lệch này phải lớn hơn 0 cho mỗi nấc thang.

Ngoài ra mức độ tuyến tính của DAC phải nhỏ hơn hoặc bằng 1/2 LSB để nó trở nên đơn điệu. Như vậy 1/2 LSB là đặc trưng về giới hạn đơn điệu của một DAC.

- Phi tuyến vi sai: là đại lượng cho biết độ lệch giữa giá trị thực tế và lý tưởng cho

một nấc điện áp ra ứng với mỗi thay đổi của mã số vào. Ðại lượng này cho biết về độ

nhẵn của đường cong đặc tuyến đối với DAC.

- Thời gian thiết lập: đối với một DAC là thời gian cần thiết để điện áp ra đạt tới giá

trị tới hạn sai số xung quanh giá trị ổn định. Giới hạn này thường là =½ LSB hoặc biểu

diễn bằng giá trị % FS.

Thời gian thiết lập trước hết phụ thuộc vào kiểu chuyển mạch, kiểu điện trở và kiểu

khuếch đại dùng để xây dựng bộ DAC. Thông thường nó được định nghĩa bằng thời gian

từ khi điện áp bắt đầu thay đổi cho tới khi đạt tới vùng giới hạn sai số cho trước. Nó

không bao gồm thời gian trễ tính từ khi có sự thay đổi mã số ở đầu vào cho tới khi điện áp

Một phần của tài liệu Báo cáo tốt nghiệp: Thiết kế bộ khuếch đại lock - in dựa trên vi điều khiển DSPic pps (Trang 44 - 45)