Bài 7 : MẠCH GIAO TIẾP D/A, A/D
7.2. MẠCH CHUYỂN ĐỔI TƯƠNG TỰ SỐ (ADC)
7.2.5. Mạch ADC gần đúng liên tiếp:
Trên hình 7.8 vẽ sơ đồ khối của ADC bám sát. Nếu giá trị VI chỉ biến đổi quanh một giá trị nào đó thì loại ADC này tiện lợi hơn. nguyên tắc của nó là dùng bộ đếm lên/xuống. Mạch được thiết kế sao cho nếu Vo<VI (điện thế lối ra của bộ so sánh bằng 1), bộ đếm sẽ ở trạng thái đếm lên. Nếu Vo>VI (thế lối ra của bộ so sánh bằng 0) thì bộ đếm sẽ ở trạng thái đếm xuống. Như vậy thế lối ra của DAC có xu hướng bám sát thế lối vào cần biến đổi.
BÀI TẬP
1. Giả sử ADC dạng sóng bậc thang ở hình 5.20 có các thông số sau đây: tần số xung nhịp = 1Mz; VT = 0.1mV; DAC có đầu ra cực đại = 10.23V và đầu vào 10 bit. Hãy xác định: a. Giá trị số tương đương cho VA = 3.728V
b. Thời gian chuyển đổi - + OA1 VI DAC Bộ đếm tiến/lùi n bit. Bộ so sánh Clock Vo Đầu ra số n bit Hình 7.8: Mạch ADC gầnđúng U/D
c. Độ phân giải của bộ chuyển đổi này.
2. So sánh thời gian chuyển đổi của ADC 10 bit có dạng sóng bậc thang và SAC 10 bit. Giả thiết cả hai đều áp dụng tần số xung nhịp 500kHz.
3. Hãy nêu nguyên nhân và cách làm nhỏ sai số lượng tử cảu ADC.
TÀI LIỆU THAM KHẢO
1. Bùi Minh Tiêu: Kỹ thuật số: năm 1993 – NXB Đại học và trung học chuyên nghiệp.
2. Huỳnh Đắc Thắng – Cẩm nang thực hành vi mạch, tuyến tính TTL - CMOS – năm
1994 – NXB Khoa học và kỹ thuật.
3. Cơ sở kỹ thuật điện tử số, Vũ Đức Thọ, NXB Giáo dục.