Khi chơng trình thông dịch chỉ ra dấu nhắc conv>. Ta đánh St hoặc Stc thì trên đầu cuối nối tiếp sẽ hiển thị màn hình trạng thái nh sau :
IF converter Status
Converter version : TT - 106822
Channel number : 12500.0 (72.00000MHz) Channel offset : 0
IF gain level : 10 dB
Synthesizer . V - Tune min/max
lock 1 = OK Lo level 1 = OK 6.08v [2.80/P24] lock 2 = OK Lo level 2 = OK 5.08v [2.80/P24] Test level: IF mon (X3): Low
Ref out (X4): 5.568 MHz (-6dBm/600 hm) Master osc: Reference Loop = Enabled External Ref = ON
Refenrence lock = OK Act.Ref V - tune = 2.30v Avg. Ref. V - tune = 2.57v conv>
* Mô tả trạng thái :
Converter vevsion: Danh sách ký hiệu bằng số của bộ IF - Converter.
Channel number and channel (offset): Hiển thị trực tiếp kênh Rx đợc lựa chọn và tần số Rx tơng ứng của IF - converter. Mức dịch kênh đợc hiển thị để có thể lựa chọn giá trị xê dịch kênh.
IF gain level : Hiển thị sự biến đổi hệ số KĐ của bộ KĐ 9,6 KHz. Hệ số KĐ hiện hành đang đặt.
Synthesizer : Lập danh sách thông tin trên các mạch 1st và 2nd PLL. Trong ví dụ trên pha của cả hai PLL đợc chốt bằng tín hiệu chuẩn VCTCXO. Công suất đầu từ 2 vòng PLL cần thiết phải đợc hạn chế để đa tới mạch trộn 1st, 2nd mixer và điều chỉnh điện áp trên VCO.
Test levels - IF mon (X3) : Hiển thị công suất của đầu ra 9,6 KHz. Nó có thể đ- ợc đọc ra là "Low"; "OK". Một hình ảnh của tín hiệu ra 9,6 Khz có thể đợc đo trên cổng X3 của bộ kết nối.
Nếu kết nối 1 vôn kế có trở kháng cao tới X3 thì mức công suất đợc hiển thị sẽ ngang bằng với công suất của T.h IF 9,6 KHz đầu ra.
Thông thờng nó là 7 dBm trạng thái đợc đọc ra sẽ đợc chuyển tới "Low “ nếu công suất ra thấp hơn mức bình thờng là 8dB.
+ Trạng thái đợc đọc ra là "Hight" khi công suất IF ra cao hơn mức bình thờng là 8dB. Trong ví dụ trên mức công suất đầu ra 9,6 KHz là dơi -15dbm.
Mức IF đọc ra đợc nhận biết bằng các đèn LEDs trớc Panel (IF - Converter). Test levels - Ref out (X4): Hiển thị mức công suất đầu ra của tín hiệu5,568 KHz. Hiện thời trên công X4 Ref out trớc Panel của bộ kết nối.
Mức công suất đợc hiển thị là một giá trị cố định cho thông tin duy nhất.
Master osc - Reference Loop - External Ref - Reference lock: Hiển thị thông tin về trạng thái đang khai thác của chu trình chuẩn. Có thể đọc ra đáp tuyến dòng của vòng chuẩn, là đợc kích hoạt hay không kích hoạt, đáp tuyến chuẩn ngoài là "ON" hay "Missing" dòng chốt là "OK" hay "OFF". Nếu tín hiệu chuẩn ngoài bị ngắt thì FEP CPU sẽ tác động làm ngừng hoạt động của vòng chuẩn và chèn một điện áp lu trữ giống nh là sự điều chỉnh điện áp trên bộ dao động chủ VCTXO.
Sự hiển thị chuẩn ngoài sẽ đợc chỉ ra mức công suất của tín hiệu chuẩn là đủ cho sự khác khóa pha. Sự hiển thị tín hiệu chuẩn ngoài không đợc chỉ báo tình trạng khóa pha nhng việc khóa pha chỉ ở 1 trong 2 trờng hợp có hoặc không. Sự hiển thị chốt chuẩn là "OK" khi vòng chuẩn đợc khóa vào tín hiệu chuẩn ngoài.
Master osc:
Act. Ref. V – Tune Avg. Ref. V - Tune :
Act. Ref. V - Tune là điện áp ra bộ tách sóng pha. Khi vòng chuẩn đợc đa vào hoạt động pha tín hiệu đợc chốt với tần số chuẩn ngoài thì điện áp này đợc dùng nh điện áp điều chỉnh VCTCXO.
Act.Ref.V - Tune đợc đo thờng xuyên qua bảng mạch ADC và sử dụng để tính toán Avg. Ref. V – Tune Nó là một giá trị trung bình của 100 mẫu tín hiệu Act. Ref. V- Tune cuối cùng.
Trong trờng hợp tần số trung tần của tín hiệu chuẩn ngoài suy yếu, thì FEP CPU sẽ làm ngng hoạt động của vòng chuẩn và chân Avg. Ref. V - Tune để điều chỉnh điện áp đặt và bộ dao động VCTCXO. Theo hớng này thì tần số đang hoạt động của VCTCXO sẽ đợc đóng lại ở 1 tần số đầu ra khi mà pha của tín hiệu chuẩn đợc chốt cùng với tín hiệu chuẩn 1MHz bên ngoài.