Hình 2.10. Truyền dẫn đa mã cho DPCH đường xuống
Khoutnanxay Khamsingsavath_Lớp D06VT1 WW
Đối với các khuôn dạng sử dụng TFCI, giá trị TFCI trong từng khung vô tuyến tương ứng với một tổ hợp nhất định của các tốc độ bit của các DCH hiện được sử dụng. Tương quan này được đàm phán (hay đàm phán lại ) tại mọi thời điểm bổ sung hoặc loại bỏ DCH. Khi NTFCI =0, UE thực hiện tách sóng mù.
Các khe đường xuống chứa các kí hiệu hoa tiêu với các mẫu được định nghĩa cho Nhoa tiêu = 2, 4, 8 và 16 bit. Đối với từng mẫu, các giá trị bit thay đổi theo từng khe để tạo nên một mẫu hoa tiêu cho phép xác định biên giới khung và đánh giá kênh.
Khi tổng tốc độ bít sẽ truyền trên một CCTrCH đường xuống vượt quá tốc độ cực đại của kênh vật lý đường xuống thì phát đa mã sẽ được sử dụng: nhiều DPCH đường xuống được phát đồng thời cho một CCTrCH sử dụng cùng hệ số trải phổ. Trong trường hợp này thông tin điều khiển lớp 1 được đặt chỉ ở DPCH thứ nhất. Các DPCH khác thuộc cùng một CCTrCH sẽ không phát bất kỳ số liệu nào trong khoảng thời gian tương ứng dành cho DPCCH (xem hình 2.10).
Khi sử dụng nhiều kênh CCTrCH dạng kênh riêng cho một UE, có thể sử dụng các hệ số trải phổ khác nhau cho từng CCTrCH và chỉ một DPCCH được phát cho chúng ở đường xuống.
2.3.2.2. Kênh DPCCH đường xuống cho CPCH
Kênh CPCH đường xuống được truyền trên hai kênh vật lý đường xuống được ghép theo thời gian là: DPDCH và DPCCH. Bảng 2.2 Liệt kê các trường của DPCCH đường xuống (phần điều khiển tải tin ).
Khoutnanxay Khamsingsavath_Lớp D06VT1 XX
2.3.2.3. Kênh CPICH đường xuống
Kênh CPICH là kênh vật lý có tốc độ cố định (30kbit/s, SF = 256 ) để mang chuỗi bít trên ký hiệu được định nghĩa trước. Hình 2.11 Mô tả cấu trúc khung của CPICH.
Trường hợp phân tập phát ( vòng kín hay vòng hở) CPICH sẽ được phát ở cả hai ăng ten với cùng một mã định kênh với một mã ngẫu nhiên hóa. Trong trường hợp này chuỗi ký hiệu định trước của CPICH sẽ khác nhau cho ăng ten 1 và ăng ten 2 (Hình 2.12 ). Trường hợp không sử dụng phân tập chuỗi ký hiệu thì an ten 1 được sử dụng.