1. Trang chủ
  2. » Giáo Dục - Đào Tạo

Tài liệu Các phần tử logic cơ bản_chương 3a ppt

36 543 7

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 36
Dung lượng 594,8 KB

Nội dung

Chỉång 3. Cạc pháưn tỉí logic cå bn Trang 27 Chỉång 3 CẠC PHÁƯN TỈÍ LOGIC CÅ BN 3.1. KHẠI NIÃÛM VÃƯ MẢCH SÄÚ 3.1.1. Mảch tỉång tỉû Mảch tỉång tỉû (cn gi l mảch Analog) l mảch dng âãø xỉí l cạc tên hiãûu tỉång tỉû. Tên hiãûu tỉång tỉû l tên hiãûu cọ biãn âäü biãún thiãn liãn tủc theo thåìi gian. Viãûc xỉí l bao gäưm cạc váún âãư: Chènh lỉu, khúch âải, âiãưu chãú, tạch sọng. Nhỉåüc âiãøm ca mảch tỉång tỉû : - Âäü chäúng nhiãùu tháúp (nhiãùu dãù xám nháûp). - Phán têch thiãút kãú mảch phỉïc tảp. Âãø khàõc phủc nhỉỵỵng nhỉåüc âiãøm ny ngỉåìi ta sỉí dủng mảch säú. 3.1.2. Mảch säú Mảch säú (cn gi l mảch Digital) l mảch dng âãø xỉí lï tên hiãûu säú. Tên hiãûu säú l tên hiãûu cọ biãn âäü biãún thiãn khäng liãn tủc theo thåìi gian hay cn gi l tên hiãûu giạn âoản, nọ âỉåüc biãøu diãùn dỉåïi dảng sọng xung våïi 2 mỉïc âiãûn thãú cao v tháúp m tỉång ỉïng våïi hai mỉïc âiãûn thãú ny l hai mỉïc logic ca mảch säú. Viãûc xỉí l åí âáy bao gäưm cạc váún âãư: - Lc säú. - Âiãưu chãú säú /Gii âiãưu chãú säú. - M họa . . . . Ỉu âiãøm ca mảch säú so våïi mảch tỉång tỉû : - Âäü chäúng nhiãùu cao (nhiãùu khọ xám nháûp). - Phán têch thiãút kãú mả ch säú tỉång âäúi âån gin. Vç váûy, hiãûn nay mảch säú âỉåüc sỉí dủng khạ phäø biãún trong táút c cạc lénh vỉûc nhỉ : Âo lỉåìng säú, truưn hçnh säú, âiãưu khiãøn säú. . . Baỡi giaớng Kyợ Thuỏỷt Sọỳ Trang 28 3.1.3. Hoỹ logic dổồng/ỏm Hỗnh 3.1 v i K Traỷng thaùi logic cuớa maỷch sọỳ coù thóứ bióứu dióựn bũng maỷch õióỷn õồn giaớn nhổ trón hỗnh 3.1: - K Mồớ : eỡn từt - K oùng: eỡn saùng Traỷng thaùi oùng/Mồớ cuớa khoùa K hoỷc traỷng thaùi Saùng/Từt cuớa õeỡn cuợng õổồỹc õỷc trổng cho traỷng thaùi logic cuớa maỷch sọỳ. Nóỳu thay khoùa K bũng khoùa õióỷn tổớ duỡng BJT nhổ trón hỗnh 3.2: v i R B R c Q v 0 +Vcc v i R c Q R B v 0 - Vcc a) Hỗnh 3.2. Bióứu dióựn traỷng thaùi logic cuớa maỷch sọỳ bũng khoùa õióỷn tổớ duỡng BJT b) Hỗnh 3.2a: - Khi v i = 0 BJT từt v 0 = +V cc - Khi v i > 0 BJT dỏựn baợo hoỡa v 0 = v ces = 0,2 (V). Hỗnh 3.2b: - Khi v i = 0 BJT từt v 0 = -V cc - Khi v i < 0 vaỡ õuớ lồùn õóứ thoớa maợn õióửu kióỷn dỏựn baợo hoỡa I B min Ics BJT dỏựn baợo hoỡa v 0 = -v ces = - 0,2 (V). Ngổồỡi ta phỏn bióỷt ra hai loaỷi logic: - Choỹn: V logic 1 > V logic 0 hoỹ logic dổồng : Logic dổồng. 0 logic V 1 logic V 0v 0 logic V 5v 1 logic V = = Chổồng 3. Caùc phỏửn tổớ logic cồ baớn Trang 29 - Choỹn : V logic 1 < V logic 0 hoỹ logic ỏm : Logic ỏm. V V 0,2v- V 5v- V 0 logic1 logic 0 logic 1 logic = = Logic dổồng vaỡ logic ỏm laỡ nhổợng hoỹ logic toớ, ngoaỡi ra coỡn nhổợng hoỹ logic mồỡ. 3.2. CỉNG LOGIC 3.2.1. Khaùi nióỷm Cọứng logic laỡ mọỹt trong caùc thaỡnh phỏửn cồ baớn õóứ xỏy dổỷng maỷch sọỳ. Noù õổồỹc thióỳt kóỳ trón cồ sồớ caùc phỏửn tổớ linh kióỷn baùn dỏựn nhổ Diode, BJT, FET õóứ hoaỷt õọỹng theo baớng traỷng thaùi cho trổồùc. 3.2.2 Phỏn loaỷi Coù ba caùch phỏn loaỷi cọứng logic: - Phỏn loaỷi cọứng theo chổùc nng. - Phỏn loaỷi cọứng theo phổồng phaùp chóỳ taỷo. - Phỏn loaỷi cọứng theo ngoợ ra. 3.2.2.1. Phỏn loaỷi cọứng theo chổùc nng a. Cọứng khọng õaớo (BUFFER) Cọứng khọng õaớo hay coỡn goỹi laỡ cọứng õóỷm (BUFFER) laỡ cọứng coù mọỹt ngoợ vaỡo vaỡ mọỹt ngoợ ra vồùi kyù hióỷu vaỡ baớng traỷng thaùi hoaỷt õọỹng nhổ hỗnh veợ. +Baớng traỷng thaùi: y x 0 11 0 y x Hỗnh 3.3. Kyù hióỷu vaỡ baớng traỷng thaùi cuớa cọứng khọng õaớo Phổồng trỗnh logic mọ taớ hoaỷt õọỹng cuớa cọứng: y = x Bi ging K Thût Säú Trang 30 Trong âọ: - Våïi x l ng vo cọ tråí khạng vo Z v vä cng låïn → do âọ cäøng khäng âo (hay cäøng âãûm) khäng cọ kh nàng hụt dng låïn åí ng vo. - Våïi ng ra y cọ tråí khạng ra Z ra nh → cäøng âãûm cọ kh nàng cung cáúp dng ng ra låïn. Chênh vç váûy ngỉåìi ta sỉí dủng cäøng khäng âo giỉỵ vai tr, chỉïc nàng l cäøng âãûm theo 2 nghéa sau: - Dng âãø phäúi håüp tråí khạng. - Dng âãø cạch ly v náng dng cho ti. b.Cäøng âo (NOT) Cäøng ÂO (cn gi l cäøng NOT) l cäøng logic cọ 1 ng vo v 1 ng ra, våïi k hiãûu v bng trảng thại hoảt âäüng nhỉ hçnh v: Bng trảng thại: y x 0 10 1 y x Hçnh 3.4. K hiãûu v bng trảng thại cäøng ÂO Phỉång trçnh logic mä t hoảt âäüng ca cäøng ÂO: y = x Cäøng âo giỉỵ chỉïc nàng nhỉ mäüt cäøng âãûm, nhỉng ngỉåìi ta gi l âãûm âo vç tên hiãûu ng ra ngỉåüc pha våïi tên hiãûu ng vo. Ghẹp hai cäøng âo ta âỉåüc cäøng khäng âo (hçnh 3.5): x x xx = x Hçnh 3.5. Sỉí dủng 2 cäøng ÂO tảo ra cäøng ÂÃÛM Chỉång 3. Cạc pháưn tỉí logic cå bn Trang 31 c. Cäøng Vì (AND) Cäøng AND l cäøng logic thỉûc hiãûn chỉïc nàng ca phẹp toạn nhán logic våïi 2 ng vo v 1 ng ra k hiãûu nhỉ hçnh v: Phỉång trçnh logic mä t hoảt âäüng ca cäøng AND: y = x 1 .x 2 Bng trảng thại hoảt âäüng ca cäøng AND 2 ng vo: x 2 y x 1 x 1 x 2 y 0 0 0 0 1 0 1 0 0 1 1 1 Hçnh 3.6. Cäøng AND Tỉì bng trảng thại ny ta cọ nháûn xẹt: Ng ra y chè bàòng 1 (mỉïc logic 1) khi c 2 ng vo âãưu bàòng 1, ng ra y bàòng 0 (mỉïc logic 0) khi cọ mäüt ng vo báút k (x 1 hồûc x 2 ) åí mỉïc logic 0. Xẹt trỉåìng håüp täøng quạt cho cäøng AND cọ n ng vo x 1 , x 2 . x n : y AND = ⎩ ⎨ ⎧ ==∀ =∃ )n1,(i1x1 0x0 i i Váûy, âàûc âiãøm ca cäøng AND l: ng ra y chè bàòng 1 khi táút c cạc ng vo âãưu bàòng 1, ng ra y bàòng 0 khi cọ êt nháút mäüt ng vo bàòng 0. x 1 y x n Hçnh 3.7. Cäøng AND våïi n ng vo Sỉí dủng cäøng AND âãø âọng måí tên hiãûu: Xẹt cäøng AND cọ hai ng vo x 1 v x 2 . Ta chn: - x 1 âọng vai tr ng vo âiãưu khiãøn (control). - x 2 âọng vai tr ng vo dỉỵ liãûu (data). Xẹt cạc trỉåìng håüp củ thãø sau âáy: - x 1 = 0: → y = 0 báút cháúp trảng thại ca x 2 , ta nọi cäøng AND khọa lải khäng cho dỉỵ liãûu âỉa vo ng vo x 2 qua cäøng AND âãún ng ra. Bi ging K Thût Säú Trang 32 - x 1 =1 2 xy 1y1 2 x 0y0 2 x =⇒ =⇒= =⇒= ⎩ ⎨ ⎧ Ta nọi cäøng AND måí cho dỉỵ liãûu âỉa vo ng vo x 2 qua cäøng AND âãún ng ra. Sỉí dủng cäøng AND âãø tảo ra cäøng logic khạc: Nãúu ta sỉí dủng 2 täø håüp âáưu v cúi trong bng giạ trë ca cäøng AND v näúi cäøng AND theo så âäư sau: y x 2 x 1 +x = 0 → x 1 = x 2 = 0 → y = 0 +x = 1 → x 1 = x 2 = 1 → y = 1 → y = x Hçnh 3.8. Sỉí dủng cäøng AND tảo ra cäøng âãûm. thç chụng ta cọ thãø sỉí dủng cäøng AND âãø tảo ra cäøng âãûm. Trong thỉûc tãú, cọ thãø táûn dủng hãút cạc cäøng chỉa dng trong IC âãø thỉûc hiãûn chỉïc nàng ca cạc cäøng logic khạc. d. Cäøng Hồûc (OR) L cäøng thỉûc hiãûn chỉïc nàng ca phẹp toạn cäüng logic, cäøng OR cọ 2 ng vo v 1 ng ra cọ k hiãûu nhỉ hçnh v: y x 2 x 1 y x 2 x 1 K hiãûu Cháu Áu K hiãûu theo M, Nháût, Ục Hçnh 3.9. Cäøng OR 2 ng vo Phỉång trçnh logic mä t hoảt âäüng ca cäøng OR: y = x 1 + x 2 Bng trảng thại mä t hoảt âäüng ca cäøng OR: Chổồng 3. Caùc phỏửn tổớ logic cồ baớn Trang 33 x 1 x 2 y 0 0 0 0 1 1 1 0 1 1 1 1 Xeùt trổồỡng hồỹp tọứng quaùt õọỳi vồùi cọứng OR coù n ngoợ vaỡo. Phổồng trỗnh logic: y OR = == = )n1,(i0x0 1x1 i i ỷc õióứm cuớa cọứng OR laỡ: Tờn hióỷu ngoợ ra chố bũng 0 khi vaỡ chố khi tỏỳt caớ caùc ngoợ vaỡo õóửu bũng 0, ngổồỹc laỷi tờn hióỷu ngoợ ra bũng 1 khi chố cỏửn coù ờt nhỏỳt mọỹt ngoợ vaỡo bũng 1. Sổớ duỷng cọứng OR õóứ õoùng mồớ tờn hióỷu: Xeùt cọứng OR coù 2 ngoợ vaỡo x 1 , x 2 . Nóỳu choỹn x 1 laỡ ngoợ vaỡo õióửu khióứn (control input), x 2 ngoợ vaỡo dổợ lióỷu (data input), ta coù caùc trổồỡng hồỹp cuỷ thóứ sau õỏy: - x 1 = 1 y = 1 (y luọn bũng 1 bỏỳt chỏỳp x 2 ) Ta noùi cọứng OR khoùa khọng cho dổợ lióỷu õi qua. - x 1 = 0 Cọứng OR mồớ cho dổợ lióỷu vaỡo ngoợ vaỡo x 2 2 2 xy 1y1x 0y0x = == == 2 . Sổớ duỷng cọứng OR õóứ thổỷc hióỷn chổùc nng cọứng logic khaùc: Ta sổớ duỷng hai tọứ hồỹp giaù trở õỏửu vaỡ cuọỳi cuớa baớng traỷng thaùi cuớa cọứng OR vaỡ nọỳi maỷch cọứng OR nhổ sau: - x = 0, x 1 = x 2 = 0 y = 0 - x = 1, x 1 = x 2 = 1 y = 1 y = x: cọứng OR õoùng vai troỡ cọứng õóỷm. Hỗnh 3.9. Cọứng OR n ngoợ vaỡo y x n x 1 Sồ õọử maỷch thổỷc hióỷn trón hỗnh 3.10. Baỡi giaớng Kyợ Thuỏỷt Sọỳ Trang 34 y x 1 x 2 x Hỗnh 3.10. Sổớ duỷng cọứng OR laỡm cọứng õóỷm e. Cọứng NAND ỏy laỡ cọứng thổỷc hióỷn pheùp toaùn nhỏn õaớo, vóử sồ õọử logic cọứng NAND gọửm 1 cọứng AND mừc nọỳi tỏửng vồùi 1 cọứng NOT, kyù hióỷu vaỡ baớng traỷng thaùi cọứng NAND õổồỹc cho nhổ hỗnh 3.11: Hỗnh 3.11. Cọứng NAND: Kyù hióỷu, sồ õọử logic tổồng õổồng vaỡ baớng traỷng thaùi x 1 x 2 y 0 0 1 0 1 1 1 0 1 1 1 0 x 1 y x 2 x 2 y x 1 Phổồng trỗnh logic mọ taớ hoaỷt õọỹng cuớa cọứng NAND 2 ngoợ vaỡo: 21 .xxy = Xeùt trổồỡng hồỹp tọứng quaùt: Cọứng NAND coù n ngoợ vaỡo. y NAND = == = )n1,(i1x0 0x1 i i x n y x 1 Hỗnh 3.12.Cọứng NAND vồùi n ngoợ vaỡo Vỏỷy, õỷc õióứm cuớa cọứng NAND laỡ: tờn hióỷu ngoợ ra chố bũng 0 khi tỏỳt caớ caùc ngoợ vaỡo õóửu bũng 1, vaỡ tờn hióỷu ngoợ ra seợ bũng 1 khi chố cỏửn ờt nhỏỳt mọỹt ngoợ vaỡo bũng 0. Sổớ duỷng cọứng NAND õóứ õoùng mồớ tờn hióỷu: Xeùt cọứng NAND coù hai ngoợ vaỡo, vaỡ choỹn x 1 laỡ ngoợ vaỡo õióửu khióứn, x 2 laỡ ngoợ vaỡo dổợ lióỷu. Khi: - x 1 = 0 y = 1 (y luọn bũng 1 bỏỳt chỏỳp x 2 ) cọứng NAND khoùa Chổồng 3. Caùc phỏửn tổớ logic cồ baớn Trang 35 - x 1 = 1 2 2 2 01 10 xy yx yx = == == Cọứng NAND mồớ cho dổợ lióỷu vaỡo ngoợ vaỡo x 2 vaỡ õóỳn ngoợ ra Sổớ duỷng cọứng NAND õóứ taỷo caùc cọứng logic khaùc: - duỡng cọứng NAND taỷo cọứng NOT: x y y x 1 x 2 x y = xxxxx =+= 2121 Hỗnh 3.13a.Duỡng cọứng NAND taỷo cọứng NOT - duỡng cọứng NAND taỷo cọứng BUFFER (cọứng õóỷm): xxy == x x 1 x 2 x y y x Hỗnh 3.13b.Duỡng cọứng NAND taỷo ra cọứng õóỷm (BUFFER) - duỡng cọứng NAND taỷo cọứng AND: y 2121 . xxxx = y x 2 x 1 y = x 1 x 2 21 . xx Hỗnh 3.13c. Sổớ duỷng cọứng NAND taỷo cọứng AND - duỡng cọứng NAND taỷo cọứng OR: x 1 x 2 1 x x 1 y y x 2 2 x y = 212121 . xxxxxx +=+= Hỗnh 3.13d. Sổớ duỷng cọứng NAND taỷo ra cọứng OR Bi ging K Thût Säú Trang 36 f. Cäøng Hồûc - khäng (NOR) L cäøng thỉûc hiãûn chỉïc nàng ca phẹp toạn cäüng âo logic, l cäøng cọ hai ng vo v mäüt ng ra cọ k hiãûu nhỉ hçnh v: y y x 2 x 1 x 2 x 1 K hiãûu Cháu Áu K hiãûu theo M, Nháût, Ục Hçnh 3.14. K hiãûu cäøng NOR Phỉång trçnh logic mä t hoảt âäüng ca cäøng : y = 21 xx + Bng trảng thại mä t hoảt âäüng ca cäøng NOR : x 1 x 2 y 0 0 1 0 1 0 1 0 0 1 1 0 Xẹt trỉåìng håüp täøng quạt cho cäøng NOR cọ n ng vo. y x n x 1 y NOR = ⎩ ⎨ ⎧ ==∀ =∃ )n1,(i0x1 1x0 i i Hçnh 3.15. Cäøng NOR n ng vo Váûy âàûc âiãøm ca cäøng NOR l: Tên hiãûu ng ra chè bàòng 1 khi táút c cạc ng vo âãưu bàòng 0, tên hiãûu ng ra s bàòng 0 khi cọ êt nháút mäüt ng vo bàòng 1. Sỉí dủng cäøng NOR âãø âọng måí tên hiãûu: Xẹt cäøng NOR cọ 2 ng vo, chn x 1 l ng vo âiãưu khiãøn, x 2 l ng vo dỉỵ liãûu. Ta cọ: - x 1 = 1 ⇒ y = 0 (y ln bàòng 0 báút cháúp x 2 ): Ta nọi cäøng NOR khọa khäng cho dỉỵ liãûu âi qua. - x 1 = 0 ⇒ 2 2 2 01 10 xy yx yx =⇒ ⎩ ⎨ ⎧ =⇒= =⇒ = : Ta nọi cäøng NOR måí cho dỉỵ liãûu vo ng vo x 2 qua cäøng NOR âãún ng ra y. [...]... Vlogic1 = Vcc- IOHR5 - Vces/ Q4 - Vγ/D Thäng thỉåìng Vlogic1 max = (3,4V → 3,6V ) IOH cng chênh l dng qua ti It, nãúu IOH cng tàng thç Vlogic1 cng gim v ngỉåüc lải Song Vlogic1 chè âỉåüc phẹp gim âãún mäüt giạ trë cho phẹp Vlogic1 min = 2,2V Vãư màût thiãút kãú mảch: ta chn Vlogic1 min = 2,4V âãø bo âm cäøng cáúp dng ra khi åí mỉïc logic 1 khäng âỉåüc nh hån Vlogic1 min v âm Chỉång 3 Cạc pháưn tỉí logic. .. 3.25): R1 R5 R4 x1 Vcc Q4 D Q2 Q1 x2 R2 y R3 Q3 Hçnh 3.25 Cäøng logic h TTL dng diode Shottky H ECL (Emitter Coupled Logic) VCC = 0V R7 R3 1' x1 R1 R4 2 1 Q3 y1 Q2 Q1 3 Q4 x2 y2 R2 R5 R6 RE -VEE Hçnh 3.26 Cäøng logic h ECL (Emitter Coupled Logic) Nhỉåüc âiãøm ca h ECL: Ng ra cọ âiãûn thãú ám nãn nọ khäng tỉång thêch vãư mỉïc logic våïi cạc h logic khạc Gii thêch hoảt âäüng ca mảch: - Khi x1 = x2 = 0: Q1,... tiãu thủ ỉïng våïi ng ra ca pháưn tỉí logic täưn tải åí mỉïc logic 0 - Nãúu gi P1 l cäng sút tiãu thủ ỉïng våïi ng ra ca pháưn tỉí logic täưn tải åí mỉïc logic 1 - Gi P l cäng sút tiãu tạn trung bçnh thç: P 0 + P1 P= 2 Âäúi våïi c IC ngỉåìi ta tênh nhỉ sau: - Gi ICL dng do ngưn cung cáúp khi ng ra åí mỉïc logic 0 - Gi ICH dng do ngưn cung cáúp khi ng ra åí mỉïc logic 1 - Gi IC l dng trung bçnh thç :... tỉí logic Âäúi våïi cạc pháưn tỉí logic thỉûc hiãûn chỉïc nàng cäüng logic, thç säú lỉåüng M låïn nháút l 4 ng vo Âäúi våïi cạc pháưn tỉí logic thỉûc hiãûn chỉïc nàng nhán logic, thç säú lỉåüng M låïn nháút l 6 ng vo Âäúi våïi h logic CMOS thç cọ M nhiãưu hån nhỉng cng khäng quạ 8 ng vo 3.2.3.4 Âäü chäúng nhiãùu Âäü äøn âënh nhiãùu l tiãu chøn âạnh giạ âäü nhảy ca mảch logic âäúi våïi tảp ám xung trãn... mỉïc logic 0 nỉỵa Váûy, âiãưu kiãûn âãø mảch hoảt âäüng bçnh thỉåìng l: R3 R1 x1 x2 IR3 + N I1 < β min IB ⇒ N< D1 D3 D2 D1 R3 D4 Q R2 β min I B − I R 3 (*) I1 N: säú låïn nháút tha mn âiãưu kiãûn (*) âỉåüc gi l Fanout ca pháưn tỉí logic DTL 3.2.3.3 Fanin (Hãû säú màõc mảch ng vo) Gi M l Fanin ca 1 pháưn tỉí logic thç M âỉåüc âënh nghéa nhỉ sau: Âọ chênh l säú ng vo logic cỉûc âải ca mäüt pháưn tỉí logic. .. cng tàng 3.2.3.2 Fanout L hãû säú màõc mảch åí ng ra hay cn gi l kh nàng ti ca mäüt pháưn tỉí logic Hçnh 3.41 Khại niãûm vãư Fanout Chỉång 3 Cạc pháưn tỉí logic cå bn Trang 59 Gi N l Fanout ca mäüt pháưn tỉí logic, thç nọ âỉåüc âënh nghéa nhỉ sau: Säú ng vo logic cỉûc âải âỉåüc näúi âãún mäüt ng ra ca pháưn tỉí logic cng h m mảch váùn hoảt âäüng bçnh thỉåìng (hçnh 3.41) VCC Xẹt vê dủ âäúi våïi h DTL:... 58 3.2.3 Cạc thäng säú k thût ca cäøng logic 3.2.3.1 Cäng sút tiãu tạn Ptt Mäüt pháưn tỉí logic khi lm viãûc phi tri qua cạc giai âoản sau: - ÅÍ trảng thại tàõt - Chuøn tỉì trảng thại tàõt sang trảng thại dáùn - ÅÍ trảng thại dáùn - Chuøn tỉì trảng thại dáùn sang tàõt ÅÍ mäùi giai âoản, pháưn tỉí logic âãưu tiãu thủ åí ngưn mäüt cäng sút a Âäúi våïi cạc pháưn tỉí logic h TTL: tiãu thủ cäng sút ca ngưn... nano giáy (ns) Mäüt vi loải mảch logic cọ thåìi gian trãù låïn cåỵ vi tràm nano giáy Khi màõc liãn tiãúp nhiãưu mảch logic thç trãù truưn âảt ca ton mảch s bàòng täøng cạc trãù truưn âảt ca mäùi táưng Chỉång 3 Cạc pháưn tỉí logic cå bn Trang 61 3.3 FLIP – FLOP (FF) 3.3.1 Khại niãûm Âáy l mảch dao âäüng âa hi hai trảng thại bãưn, âỉåüc xáy dỉûng trãn cå såí cạc cäøng logic v hoảt âäüng theo mäüt bng... Chỉång 3 Cạc pháưn tỉí logic cå bn Trang 53 (R DS(ON)/Q1 )//(R DS(ON)/Q2 ) Vy = R DS(ON)/Q1 + R DS(ON)/Q2 + [(R DS(OFF)/Q4 )//(R DS(OFF)/Q3 )] 1K + 1K VDD = 7 7 1K + 1K + (10 K//10 K) VDD ⇒ Vy ≈ 0V ⇒ y = 0 ⇒ Âáy chênh l mảch thỉûc hiãûn cäøng NAND VDD RDS/Q3 RDS/Q4 y RDS/ Q1 RDS/ Q2 Hçnh 3.34 3.2.2.3 Phán loải cäøng logic theo ng ra a Ng ra cäüt chảm (Totem Pole Output) Xẹt cäøng logic h TTL våïi så âäư... cäøng NOT h RTL (Resistor Transistor Logic) Cäøng NOR (hçnh 3.21b) - x1 = x2 = 0 ⇒ BJT tàõt ⇒ Vy ≈ Vcc = 5V ⇒ y = 1 Chỉång 3 Cạc pháưn tỉí logic cå bn Trang 41 - x1 = 0, x2=1 ⇒ BJT dáùn bo ha ⇒ Vy ≈Vcc ≈ 0V ⇒ y = 0 - x1=1, x2= 0 ⇒ BJT dáùn bo ha ⇒ Vy ≈ Vcc ≈ 0V ⇒ y = 0 ⇒ BJT dáùn bo ha - x1= x2=1 ⇒ Vy ≈ Vcc ≈ 0V ⇒ y = 0 Âáy chênh l cäøng NOR h RTL (Resistor Transistor Logic) VCC x1 VCC a) x Rb Rc y Q1 . tổớ logic cồ baớn Trang 29 - Choỹn : V logic 1 < V logic 0 hoỹ logic ỏm : Logic ỏm. V V 0,2v- V 5v- V 0 logic1 logic 0 logic 1 logic = = Logic. phỏn bióỷt ra hai loaỷi logic: - Choỹn: V logic 1 > V logic 0 hoỹ logic dổồng : Logic dổồng. 0 logic V 1 logic V 0v 0 logic V 5v 1 logic V = = Chổồng

Ngày đăng: 16/12/2013, 02:15

HÌNH ẢNH LIÊN QUAN

Hình 3.2. Biểu diễn trạng thái logic của mạch số bằng khóa điện tử dùng BJT - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Hình 3.2. Biểu diễn trạng thái logic của mạch số bằng khóa điện tử dùng BJT (Trang 2)
Hình 3.4. Ký hiệu và bảng trạng thái cổng ĐẢO - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Hình 3.4. Ký hiệu và bảng trạng thái cổng ĐẢO (Trang 4)
Hỡnh 3.9. Cổng OR n ngừ vào - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
nh 3.9. Cổng OR n ngừ vào (Trang 7)
Hình 3.11. Cổng NAND: Ký hiệu, sơ đồ logic tương đương và bảng trạng thái - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Hình 3.11. Cổng NAND: Ký hiệu, sơ đồ logic tương đương và bảng trạng thái (Trang 8)
Hình 3.10. Sử dụng cổng OR làm cổng đệm - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Hình 3.10. Sử dụng cổng OR làm cổng đệm (Trang 8)
Hình 3.13a.Dùng cổng NAND tạo cổng NOT - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Hình 3.13a. Dùng cổng NAND tạo cổng NOT (Trang 9)
Hình 3.13b.Dùng cổng NAND tạo ra cổng đệm (BUFFER) - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Hình 3.13b. Dùng cổng NAND tạo ra cổng đệm (BUFFER) (Trang 9)
Hình 3.14. Ký hiệu cổng NOR - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Hình 3.14. Ký hiệu cổng NOR (Trang 10)
Hình 3.16a. Sử dụng cổng NOR tạo cổng NOT - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Hình 3.16a. Sử dụng cổng NOR tạo cổng NOT (Trang 11)
Hình 3.16e. Sử dụng cổng NOR làm cổng NAND - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Hình 3.16e. Sử dụng cổng NOR làm cổng NAND (Trang 12)
Hình 3.20. Sơ đồ mạch cổng logic dùng diode a.Cổng OR - b.Cổng AND - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Hình 3.20. Sơ đồ mạch cổng logic dùng diode a.Cổng OR - b.Cổng AND (Trang 14)
Hình 3.21c. Cổng NOR dùng 2 BJT - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Hình 3.21c. Cổng NOR dùng 2 BJT (Trang 15)
Hình 3.22. Cổng NAND họ DTR - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Hình 3.22. Cổng NAND họ DTR (Trang 15)
Hình 3.23. Cổng NAND họ TTL - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Hình 3.23. Cổng NAND họ TTL (Trang 16)
Hình 3.25. Cổng logic họ TTL dùng diode Shottky - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Hình 3.25. Cổng logic họ TTL dùng diode Shottky (Trang 18)
Sơ đồ mạch cải tiến trên sẽ vẽ tương đương như sau (hình 3.25): - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Sơ đồ m ạch cải tiến trên sẽ vẽ tương đương như sau (hình 3.25): (Trang 18)
Hình 3.27. Ký hiệu các loại MOSFET khác nhau - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Hình 3.27. Ký hiệu các loại MOSFET khác nhau (Trang 19)
Hình 3.28a (cổng NOT) - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Hình 3.28a (cổng NOT) (Trang 20)
Hình 3.28c (cổng NAND) - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Hình 3.28c (cổng NAND) (Trang 21)
Hình 3.28b (cổng NOR) - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Hình 3.28b (cổng NOR) (Trang 23)
Hình 3.32. Các cổng logic họ CMOS - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Hình 3.32. Các cổng logic họ CMOS (Trang 25)
Hình 3.32b (cổng NAND) - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Hình 3.32b (cổng NAND) (Trang 26)
Hình 3.33.Sơ đồ tương đương: a.Khi x=0   b.Khi x=1 - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Hình 3.33. Sơ đồ tương đương: a.Khi x=0 b.Khi x=1 (Trang 26)
Hỡnh 3.40. Ứng dụng của ngừ ra 3 trạng thỏi - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
nh 3.40. Ứng dụng của ngừ ra 3 trạng thỏi (Trang 31)
Hỡnh 3.39. Cổng NAND 3 trạng thỏi với ngừ vào E a. E tác động mức cao  -  b. E tác động mức thấp - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
nh 3.39. Cổng NAND 3 trạng thỏi với ngừ vào E a. E tác động mức cao - b. E tác động mức thấp (Trang 31)
Hình 3.43. RSFF không đồng bộ sử dụng cổng NOR và bảng trạng thái - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Hình 3.43. RSFF không đồng bộ sử dụng cổng NOR và bảng trạng thái (Trang 35)
Hình 3.44. RSFF không đồng bộ sử dụng cổng NAND và bảng trạng thái - Tài liệu Các phần tử logic cơ bản_chương 3a ppt
Hình 3.44. RSFF không đồng bộ sử dụng cổng NAND và bảng trạng thái (Trang 36)

TỪ KHÓA LIÊN QUAN

w