Giới thiệu về VHDL (P1)

79 407 0
Tài liệu đã được kiểm tra trùng lặp
Giới thiệu về VHDL (P1)

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

Thông tin tài liệu

VHDLVHDL Giới thiệu, Cấu trúc Mã Kiểu dữ liệu, Toán tử Cấutrúctuầntự cấu trúc song songCấu trúc tuần tự, cấu trúc song song Tín hiệu, biến; Packages và Components Giới thiệuGiới thiệu • Giớithiệuvề VHDLGiới thiệu về VHDL • Quy trình thiết kế với VHDL Biê dị h ã VHDL thà h hl i• Biên dịch mã VHDL thành mạch logic Giới thiệuvề VHDLGiới thiệu về VHDL • Very High Speed Integrated Circuits - Hardware DitiLDescription Language • Là một ngôn ngữ sử dụng để diễn tả thiết kế của các hệ thống số lớn từ tài liệu, mô phỏng, kiểm thử, đến tổng h hhợp mạch. • VHDL được tiêu chuẩn hóa từ 1987 bởi IEEE 1076- 1987, nâng cấp năm 1993 ử ?•Tại sao sử dụng VHDL? –Sử dụng sơ đồ mạch để mô tả thiết kế phức tạp thì mất quá nhiều thời gian và công sức. •Sự kác nhau giữa VHDL và các ngôn ngữ lập trình là gì? – VHDL được thiết kế để mô hình hóa các hoạt động song song.gg Quy trình thiếtkế với VHDLQuy trình thiết kế với VHDL Biên dịch mã VHDL thành mạch logicBiên dịch mã VHDL thành mạch logic Cấu trúc của chương trình mô tả bằ VHDLbằng VHDL • Các thành phầncơ bảnCác thành phần cơ bản •Ví dụ Các thành phầncơ bảnCác thành phần cơ bản • LIBRARY : khai báo danh sách các thưLIBRARY : khai báo danh sách các thư viện được sử dụng For example: ieee std workFor example: ieee, std, work,… • ENTITY: Xác định các chân I/O của mạch • ARCHITECTURE: Chứa các phát biểu đúng nguyên tắc mô tả ứng xử của mạch (chức năng). . Components Giới thiệuGiới thiệu • Giớithiệuvề VHDLGiới thiệu về VHDL • Quy trình thiết kế với VHDL Biê dị h ã VHDL thà h hl i• Biên dịch mã VHDL thành. dị h ã VHDL thà h hl i• Biên dịch mã VHDL thành mạch logic Giới thiệuvề VHDLGiới thiệu về VHDL • Very High Speed Integrated Circuits - Hardware DitiLDescription

Ngày đăng: 24/10/2013, 07:15

Tài liệu cùng người dùng

Tài liệu liên quan