1. Trang chủ
  2. » Luận Văn - Báo Cáo

HDTH nhap mon mach so lab4

3 330 1

Đang tải... (xem toàn văn)

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 3
Dung lượng 161,08 KB

Nội dung

THIẾT KẾ MẠCH GIẢI MÃ LED 7 ĐOẠN Bài 4.. Để làm tốt Lab 5, sinh viên cần phải nắm trước ở nhà về cách thiết kế, biên dịch và mô phỏng một mạch điện đơn giản trên Quartus II.. 4.2 Nội dun

Trang 1

Bài 4 THIẾT KẾ MẠCH GIẢI MÃ LED 7 ĐOẠN

Bài 4 THIẾT KẾ MẠCH GIẢI MÃ LED 7

ĐOẠN

4.1 Mục tiêu

Sinh viên sẽ thực hiện mạch giải mã để hiển thị các số từ 0 đến 9 sử dụng LED 7 đoạn Để làm tốt Lab 5, sinh viên cần phải nắm trước ở nhà về cách thiết kế, biên dịch

và mô phỏng một mạch điện đơn giản trên Quartus II

4.2 Nội dung chuẩn bị

Hoàn thành bảng sự thật cho mạch 7 Segment Decoder ( mục 4.3) theo hình sau:

Lưu ý : Giá trị 0 là đèn sáng, Giá trị 1 là đèn tắt

4.3 Nội dung thực hành

Cho mạch sau:

Dưới đây là bảng sự thật của mạch giải mã cho LED-7-đoạn trên dùng hiển thị các

kí tự từ 0 đến 9 (các giá trị khác không quan tâm)  Sinh viên hoàn thành bảng sự thật sau

Trang 2

Bài 4 THIẾT KẾ MẠCH GIẢI MÃ LED 7 ĐOẠN

Chú ý:

Các đoạn LED tích cực mức thấp – mức 0 đoạn LED sáng, mức 1 đoạn LED tắt

Các giá trị X mang ý nghĩa không quan tâm (Có thể bằng 0 hoặc 1)

SW[3:0] DIGIT HEX[0] HEX[1] HEX[2] HEX[3] HEX[4] HEX[5] HEX[6]

Dựa vào bảng sự thật trên sinh viên tiến hành lập bìa Karnaugh cho 7 đoạn của HEX tương ứng với 7 hàm, từ 7 hàm đó tiến hành vẽ mạch giải mã cho LED-7-đoạn bao gồm 4 đầu vào và 7 đầu ra

4.4 Hướng dẫn thực hành

1 Tạo một project Quartus mới, đặt tên: E/lab4/lab4_MSSV

2 Thiết kế một mạch theo mạch logic đã thiết kế bên trên

3 Gán pin cho mạch trên

4 Biên dịch để phân tích, tổng hợp và tạo ra file sof

5 Mô phỏng mạch trên wareform

6 Nạp file thực thi lên FPGA Kiểm tra hoạt động của mạch

Trang 3

Bài 4 THIẾT KẾ MẠCH GIẢI MÃ LED 7 ĐOẠN

4.5 Bài tập ôn tập

Xây dựng mạch giải mã led 7 đoạn cho mã HEX :

Ngày đăng: 31/05/2018, 10:21

TỪ KHÓA LIÊN QUAN

w