HDTH nhap mon mach so lab4

3 327 1
HDTH nhap mon mach so lab4

Đang tải... (xem toàn văn)

Thông tin tài liệu

Bài THIẾT KẾ MẠCH GIẢI MÃ LED ĐOẠN Bài THIẾT KẾ MẠCH GIẢI MÃ LED ĐOẠN 4.1 Mục tiêu Sinh viên thực mạch giải mã để hiển thị số từ đến sử dụng LED đoạn Để làm tốt Lab 5, sinh viên cần phải nắm trước nhà cách thiết kế, biên dịch mô mạch điện đơn giản Quartus II 4.2 Nội dung chuẩn bị Hoàn thành bảng thật cho mạch Segment Decoder ( mục 4.3) theo hình sau: Lưu ý : Giá trị đèn sáng, Giá trị đèn tắt 4.3 Nội dung thực hành Cho mạch sau: Dưới bảng thật mạch giải mã cho LED-7-đoạn dùng hiển thị kí tự từ đến (các giá trị khác không quan tâm)  Sinh viên hoàn thành bảng thật sau Page | 37 Bài THIẾT KẾ MẠCH GIẢI MÃ LED ĐOẠN Chú ý: Các đoạn LED tích cực mức thấp – mức đoạn LED sáng, mức đoạn LED tắt Các giá trị X mang ý nghĩa không quan tâm (Có thể 1) INPUT DISPLAY SW[3:0] DIGIT HEX[0] HEX[1] HEX[2] OUTPUT HEX[3] HEX[4] HEX[5] HEX[6] 0000 0 0 0 0001 1 0 1 1 0010 0011 0100 0101 0110 0111 1000 1001 0 0 0 X X X X X X X X X Dựa vào bảng thật sinh viên tiến hành lập bìa Karnaugh cho đoạn HEX tương ứng với hàm, từ hàm tiến hành vẽ mạch giải mã cho LED-7-đoạn bao gồm đầu vào đầu 4.4 Hướng dẫn thực hành Tạo project Quartus mới, đặt tên: E/lab4/lab4_MSSV Thiết kế mạch theo mạch logic thiết kế bên Gán pin cho mạch Biên dịch để phân tích, tổng hợp tạo file sof Mô mạch wareform Nạp file thực thi lên FPGA Kiểm tra hoạt động mạch Page | 38 Bài THIẾT KẾ MẠCH GIẢI MÃ LED ĐOẠN 4.5 Bài tập ôn tập Xây dựng mạch giải mã led đoạn cho mã HEX : Page | 39 ... hành Tạo project Quartus mới, đặt tên: E /lab4/ lab4_MSSV Thiết kế mạch theo mạch logic thiết kế bên Gán pin cho mạch Biên dịch để phân tích, tổng hợp tạo file sof Mơ mạch wareform Nạp file thực thi

Ngày đăng: 31/05/2018, 10:21

Tài liệu cùng người dùng

Tài liệu liên quan