Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống
1
/ 67 trang
THÔNG TIN TÀI LIỆU
Thông tin cơ bản
Định dạng
Số trang
67
Dung lượng
161,43 KB
Nội dung
S câu: 533ố 1. Chip vi đi u khi n 8051 đ c s n xu t l n đ u tiên vào năm nào? Do nhà s n xu tề ể ượ ả ấ ầ ầ ả ấ nào ch t o?ế ạ a. 1976 – Hãng Intel b. 1976 – Hãng Motorola c. 1980 – Hãng Intel d. 1980 – Hãng Zilog. 2. Mã l nh t b nh ch ng trình bên ngoài, sau khi đ c CPU đ c vào s đ cệ ừ ộ ớ ươ ượ ọ ẽ ượ ch a t iứ ạ b ph n nào trong CPU.ộ ậ a.Thanh ghi PC b. Thanh ghi IR c. Đ n v gi i mã l nh và đi u khi nơ ị ả ệ ề ể d. ALU. 3. B ph n nào trong CPU dùng đ l u gi đ a ch c a l nh k ti p trong b nhộ ậ ể ư ữ ị ỉ ủ ệ ế ế ộ ớ ch ng trình mà CPU c n th c hi n.ươ ầ ự ệ a.Thanh ghi PC b. Thanh ghi IR c. Đ n v gi i mã l nh và đi u khi nơ ị ả ệ ề ể d. ALU. 4. Nhi m v c a CPU là:ệ ụ ủ a. Đi u hành ho t đ ng c a toàn h th ng theo ý đ nh c a ng i s d ng thông quaề ạ ộ ủ ệ ố ị ủ ườ ử ụ ch ng trình đi u khi n.ươ ề ể b. Thi hành ch ng trình theo vòng kín g i là chu kỳ l nh.ươ ọ ệ c. Giao ti p v i cac thi t b xu t nh p.ế ớ ế ị ấ ậ d. C hai câu a và b đ u đúngả ề . 5. Mã BCD nén là: a. K t h p hai s BCD thành 1 byte.ế ợ ố b. Thay 4 bit cao b ng 0H.ằ c. S BCD dài 1 byte.ố d. Thay 4 bit th p b ng 0H.ấ ằ 6. Mã bù 2 c a 1 s nh phân đ c t o ra b ng cách:ủ ố ị ượ ạ ằ a. Đ o tr ng thái t t c các bit c a s nh phân.ả ạ ấ ả ủ ố ị b. C ng thêm 1 vào mã bù 1ộ c. C ng thêm 2 vào mã bù 1ộ d. L y bù 1 tr đi 1ấ ừ 7. Mã bù 1 c a 1 s nh phân đ c t o ra b ng cách:ủ ố ị ượ ạ ằ a. Đ o tr ng thái t t c các bit c a s nh phân.ả ạ ấ ả ủ ố ị b. C ng thêm 1 vào mã bù 1ộ c. C ng thêm 2 vào mã bù 1ộ d. L y bù 1 tr đi 1ấ ừ 8. Giao ti p song song là ph ng th c giao ti p (so sánh v i giao ti p n i ti p):ế ươ ứ ế ớ ế ố ế a. Truy n t hai bit tr lên, t c đ truy n ch m, kho ng cách truy n g n.ề ừ ở ố ộ ề ậ ả ề ầ b. Truy n t hai bit tr lên, t c đ truy n ch m, kho ng cách truy n xa.ề ừ ở ố ộ ề ậ ả ề c. Truy n t hai bit tr lên, t c đ truy n nhanh, kho ng cách truy n g nề ừ ở ố ộ ề ả ề ầ . d. Truy n t hai bit tr lên, t c đ truy n nhanh, kho ng cách truy n xa.ề ừ ở ố ộ ề ả ề 9. Giao ti p n i ti p là ph ng th c giao ti p (so sánh v i giao ti p song song):ế ố ế ươ ứ ế ớ ế a. Truy n t ng bit, t c đ truy n ch m, kho ng cách truy n g n.ề ừ ố ộ ề ậ ả ề ầ b. Truy n t ng bit, t c đ truy n ch m, kho ng cách truy n xaề ừ ố ộ ề ậ ả ề . c. Truy n t ng bit, t c đ truy n nhanh, kho ng cách truy n g n.ề ừ ố ộ ề ả ề ầ d. Truy n t ng bit, t c đ truy n nhanh, kho ng cách truy n xa.ề ừ ố ộ ề ả ề 10. ROM là lo i b nh bán d n có đ c tính:ạ ộ ớ ẫ ặ a. Cho phép đ c d li u t ROM, không cho phép ghi d li u vào ROM, m t d li uọ ữ ệ ừ ữ ệ ấ ữ ệ khi m t ngu n đi n.ấ ồ ệ b. Cho phép đ c d li u t ROM, không cho phép ghi d li u vào ROM, không m t dọ ữ ệ ừ ữ ệ ấ ữ li u khi m t ngu n đi nệ ấ ồ ệ . c. Cho phép đ c d li u t ROM, cho phép ghi d li u vào ROM, m t d li u khi m tọ ữ ệ ừ ữ ệ ấ ữ ệ ấ ngu n đi n.ồ ệ d. Cho phép đ c d li u t ROM, cho phép ghi d li u vào ROM, không m t d li uọ ữ ệ ừ ữ ệ ấ ữ ệ khi m t ngu n đi n.ấ ồ ệ 11. RAM là lo i b nh bán d n có đ c tính:ạ ộ ớ ẫ ặ a. Cho phép đ c d li u t RAM, không cho phép ghi d li u vào RAM, m t d li uọ ữ ệ ừ ữ ệ ấ ữ ệ khi m t ngu n đi n.ấ ồ ệ b. Cho phép đ c d li u t RAM, không cho phép ghi d li u vào RAM, không m t dọ ữ ệ ừ ữ ệ ấ ữ li u khi m t ngu n đi n.ệ ấ ồ ệ c. Cho phép đ c d li u t RAM, cho phép ghi d li u vào RAM, m t d li u khi m tọ ữ ệ ừ ữ ệ ấ ữ ệ ấ ngu n đi nồ ệ . d. Cho phép đ c d li u t RAM, cho phép ghi d li u vào RAM, không m t d li uọ ữ ệ ừ ữ ệ ấ ữ ệ khi m t ngu n đi n.ấ ồ ệ 12. Lo i b nh ROM cho phép ta ghi d li u vào và xoá d li u đi b ng tia c c tím:ạ ộ ớ ữ ệ ữ ệ ằ ự a. PROM b. MROM c. UV-EPROM d. Flash ROM. 13. Lo i b nh ROM cho phép ta ghi d li u vào và ạ ộ ớ ữ ệ xoá d li u đi b ng tín hi uữ ệ ằ ệ đi nệ : a. PROM b. MROM c. UV-EPROM d. Flash ROM 14. Lo i b nh bán d n có th m t d li u ngay khi v n còn ngu n đi n cung c p:ạ ộ ớ ẫ ể ấ ữ ệ ẫ ồ ệ ấ a. SRAM b. DRAM c. PROM d. MROM. 15. Lo i b nh ROM cho phép ta có th ghi d li u vào và xoá d li u:ạ ộ ớ ể ữ ệ ữ ệ a. PROM b. MROM c. EPROM d. C ba câu a, b, c đ u đúng.ả ề 16. Quá trình làm t i (Refresh) d li u là quá trình c n thi t đ i v i lo i b nh bánươ ữ ệ ầ ế ố ớ ạ ộ ớ d n:ẫ a. SRAM b. DRAM c. EEPROM d. Flash ROM. 17. B nh bán d n 8 bit có mã s 62512 cho bi t dung l ng c a b nh này:ộ ớ ẫ ố ế ượ ủ ộ ớ a. 512 KB b. 512 Kbit c. 62512 Kbit d. 62512 KB 18. B nh bán d n 8 bit có mã s 62256 cho bi t dung l ng c a b nh này:ộ ớ ẫ ố ế ượ ủ ộ ớ a. 62256 KB b. 62256 Kbit c. 256 Kbit d. 256 KB 19. B nh bán d n 8 bit có mã s 62128 cho bi t dung l ng c a b nh này:ộ ớ ẫ ố ế ượ ủ ộ ớ a. 62128 KB b. 62128 Kbit c. 128 Kbit d. 128 KB 20. B nh bán d n 8 bit có mã s 6264 cho bi t dung l ng c a b nh này:ộ ớ ẫ ố ế ượ ủ ộ ớ a. 64 Kbit b. 6264 Kbit c. 6264 KB d. 64 KB 21. B nh bán d n 8 bit có mã s 6232 cho bi t dung l ng c a b nh này:ộ ớ ẫ ố ế ượ ủ ộ ớ a. 6232 KB b. 32 KB c. 6232 Kbit d. 32 Kbit 22. B nh bán d n 8 bit có mã s 6116 cho bi t dung l ng c a b nh này:ộ ớ ẫ ố ế ượ ủ ộ ớ a. 6116 KB b. 6116 Kbit c. 16 Kbit d. 16 KB 23. B nh bán d n 8 bit có mã s 27512 cho bi t dung l ng c a b nh này:ộ ớ ẫ ố ế ượ ủ ộ ớ a. 27512 KB b. 64 KB c. 27512 Kbit d. 64 Kbit. 24. B nh bán d n 8 bit có mã s 27256 cho bi t dung l ng c a b nh này:ộ ớ ẫ ố ế ượ ủ ộ ớ a. 27256 KB b. 32 Kbit c. 32 KB d. 27256 Kbit. 25. B nh bán d n 8 bit có mã s 27128 cho bi t dung l ng c a b nh này:ộ ớ ẫ ố ế ượ ủ ộ ớ a. 27128 KB b. 27128 Kbit c. 16 Kbit d. 16 KB . 26. B nh bán d n 8 bit có mã s 2764 cho bi t dung l ng c a b nh này:ộ ớ ẫ ố ế ượ ủ ộ ớ a. 2764 KB b. 2764 Kbit c. 8 KB d. 8 Kbit. 27. B nh bán d n 8 bit có mã s 2732 cho bi t dung l ng c a b nh này:ộ ớ ẫ ố ế ượ ủ ộ ớ a. 2732 KB b. 4 KB c. 2732 Kbit d. 4 Kbit. 28. B nh bán d n 8 bit có mã s 2716 cho bi t dung l ng c a b nh này:ộ ớ ẫ ố ế ượ ủ ộ ớ a. 2 KB b. 2716 Kbit c. 2716 KB d. 2 Kbit. 29. B nh bán d n 8 bit có mã s 6116 cho bi t s chân đ a ch c a b nh này:ộ ớ ẫ ố ế ố ị ỉ ủ ộ ớ a. 9 chân b. 10 chân c. 11 chân d. 12 chân 30. B nh bán d n 8 bit có mã s 2732 cho bi t s chân đ a ch c a b nh này:ộ ớ ẫ ố ế ố ị ỉ ủ ộ ớ a. 9 chân b. 10 chân c. 11 chân d. 12 chân 31. B nh bán d n 8 bit có mã s 2764 cho bi t s chân đ a ch c a b nh này:ộ ớ ẫ ố ế ố ị ỉ ủ ộ ớ a. 13 chân b. 14 chân c. 15 chân d. 16 chân 32. B nh bán d n 8 bit có mã s 61128 cho bi t s chân đ a ch c a b nh này:ộ ớ ẫ ố ế ố ị ỉ ủ ộ ớ a. 13 chân b. 14 chân c. 15 chân d. 16 chân 33. B nh bán d n 8 bit có mã s 61256 cho bi t s chân đ a ch c a b nh này:ộ ớ ẫ ố ế ố ị ỉ ủ ộ ớ a. 13 chân b. 14 chân c. 15 chân d. 16 chân 34. B nh bán d n 8 bit có mã s 62512 cho bi t s chân đ a ch c a b nh này:ộ ớ ẫ ố ế ố ị ỉ ủ ộ ớ a. 13 chân b. 14 chân c. 15 chân d. 16 chân 35. B nh bán d n 8 bit có mã s 2716 cho bi t s chân d li u c a b nh này:ộ ớ ẫ ố ế ố ữ ệ ủ ộ ớ a. 8 chân b. 9 chân c. 10 chân d. 11 chân. 36. B nh bán d n 8 bit có mã s 2732 cho bi t s chân d li u c a b nh này:ộ ớ ẫ ố ế ố ữ ệ ủ ộ ớ a. 14 chân b. 12 chân c. 10 chân d. 8 chân 37. B nh bán d n 8 bit có mã s 61128 cho bi t s chân d li u c a b nh này:ộ ớ ẫ ố ế ố ữ ệ ủ ộ ớ a. 12 chân b. 14 chân c. 8 chân d. 10 chân 38. B nh bán d n 8 bit có mã s 62512 cho bi t s chân d li u c a b nh này:ộ ớ ẫ ố ế ố ữ ệ ủ ộ ớ a. 14 chân b. 10 chân c. 8 chân d. 12 chân 39. Trong h th ng bus c a máy tính, lo i bus nào là bus 2 chi u:ệ ố ủ ạ ề a. Bus d li uữ ệ b. Bus đ a chị ỉ c. Bus đi u khi n d. C ba câu a, b, c đ u đúng.ề ể ả ề 40. Trong h th ng bus c a máy tính, bus đ a ch có chi u di chuy n thông tin đ a ch điệ ố ủ ị ỉ ề ể ị ỉ t :ừ a. T CPU đ n b nh và thi t b ngo i viừ ế ộ ớ ế ị ạ . b. T b nh và thi t b ngo i vi đ n CPU.ừ ộ ớ ế ị ạ ế c. C hai câu a và b đ u đúng.ả ề d. C hai câu a và b đ u sai.ả ề 41. Trong h th ng bus c a máy tính, bus d li u có chi u di chuy n thông tin d li uệ ố ủ ữ ệ ề ể ữ ệ đi t :ừ a. T CPU đ n b nh và thi t b ngo i vi.ừ ế ộ ớ ế ị ạ b. T b nh và thi t b ngo i vi đ n CPU.ừ ộ ớ ế ị ạ ế c. C hai câu a và b đ u đúngả ề . d. C hai câu a và b đ u sai.ả ề 512:8=64KB Dung Luong = 2 N N: so chan dia chi 42. M t b vi x lý có 20 đ ng dây đ a ch . Cho bi t s l ng v trí nh mà b vi xộ ộ ử ườ ị ỉ ế ố ượ ị ớ ộ ử lý đó có kh năng truy xu t:ả ấ a. 1024 b. 1024 K c. 1024 M d. 1024 G 43. S l ng b đ m/b đ nh th i (Timer) có trong chip vi đi u khi n 8051 là:ố ượ ộ ế ộ ị ờ ề ể a. 1 b. 2 c. 3 d. 4 44. Dung l ng ượ b nh d li u có trong chip 8051ộ ớ ữ ệ là: a. 128 byte b. 256 byte c. 8 KB d. 4 KB 45. Dung l ng ượ b nh ch ng trình có trong chip 8051ộ ớ ươ là: a. 128 byte b. 256 byte c. 8 KB d. 4 KB 46. Chip vi đi u khi n 8051 có bao nhiêu port xu t nh p d li u:ề ể ấ ậ ữ ệ a. 1 b. 2 c. 3 d. 4 47. Dung l ng ượ b nh ch ng trình ngoài và b nh d li u ngoàiộ ớ ươ ộ ớ ữ ệ t i đa mà chipố 8051 có kh năng truy xu t là:ả ấ a. 32 KB b. 64 KB c. 128 KB d. 256 KB. 48. Trong chip vi đi u khi n 8051, các port xu t nh p có hai công d ng là:ề ể ấ ậ ụ a. P1, P2, P3 b. P0, P1, P2 c. P0, P2, P3 d. P0, P1, P3 49. Trong chip vi đi u khi n 8051, port có ch c năng xu t nh p c b n là:ề ể ứ ấ ậ ơ ả a. P0 b. P1 c. P2 d. P3 50. Khi các port xu t nh p c a 8051 đóng vai trò là port xu t nh p d li u thì port nàoấ ậ ủ ấ ậ ữ ệ c nầ ph i có ả đi n tr kéo lên bên ngoàiệ ở : a. P0 b. P1 c. P2 d. P3 51. Khi chip 8051 s d ng b nh bên ngoài thì port nào đóng vai trò là bus đ a ch byteử ụ ộ ớ ị ỉ th p và bus d li u đa h p ( AD0 AD7 ):ấ ữ ệ ợ a. P0 b. P1 c. P2 d. P3 52. Khi chip 8051 s d ng b nh bên ngoài thì port nào đóng vai trò là bus đ a ch byteử ụ ộ ớ ị ỉ cao: a. P0 b. P1 c. P2 d. P3 53. Khi chip 8051 s d ng b nh bên ngoài hay các ch c năng đ c bi t thì port nàoử ụ ộ ớ ứ ặ ệ đóng vai trò là các tín hi u đi u khi n:ệ ề ể a. P0 b. P1 c. P2 d. P3 54. PSEN là tín hi u đi u khi n:ệ ề ể a. Cho phép truy xu t (đ c) b nh ch ng trình bên ngoàiấ ọ ộ ớ ươ . b. Cho phép truy xu t (s d ng) b nh ch ng trình bên ngoài.ấ ử ụ ộ ớ ươ c. Cho phép ch t đ a ch đ th c hi n vi c gi i đa h pố ị ỉ ể ự ệ ệ ả ợ d. Cho phép thi t l p l i tr ng thái ho t đ ng cu chip 8051.ế ậ ạ ạ ạ ộ ả 55. EA là tín hi u đi u khi n:ệ ề ể a. Cho phép truy xu t (đ c) b nh ch ng trình bên ngoài.ấ ọ ộ ớ ươ b. Cho phép truy xu t (s d ng) b nh ch ng trình bên ngoàiấ ử ụ ộ ớ ươ . c. Cho phép ch t đ a ch đ th c hi n vi c gi i đa h p.ố ị ỉ ể ự ệ ệ ả ợ d. Cho phép thi t l p l i ch đ ho t đ ng cu chip 8051ế ậ ạ ế ộ ạ ộ ả 56. ALE là tín hi u đi u khi n:ệ ề ể a. Cho phép truy xu t (đ c) b nh ch ng trình bên ngoài.ấ ọ ộ ớ ươ b. Cho phép truy xu t (s d ng) b nh ch ng trình bên ngoài.ấ ử ụ ộ ớ ươ c. Cho phép ch t đ a ch đ th c hi n vi c gi i đa h pố ị ỉ ể ự ệ ệ ả ợ . d. Cho phép thi t l p l i ch đ ho t đ ng cu chip 8051.ế ậ ạ ế ộ ạ ộ ả 57. RST là tín hi u đi u khi n:ệ ề ể a. Cho phép truy xu t (đ c) b nh ch ng trình bên ngoài.ấ ọ ộ ớ ươ b. Cho phép truy xu t (s d ng) b nh ch ng trình bên ngoài.ấ ử ụ ộ ớ ươ c. Cho phép ch t đ a ch đ th c hi n vi c gi i đa h p.ố ị ỉ ể ự ệ ệ ả ợ d. Cho phép thi t l p l i ch đ ho t đ ng cu chip 8051ế ậ ạ ế ộ ạ ộ ả . 58. WR là tín hi u đi u khi n:ệ ề ể a. Cho phép đ c thông tin t b nh d li u ngoài.ọ ừ ộ ớ ữ ệ b. Cho phép ghi thông tin vào b nh d li u ngoàiộ ớ ữ ệ . c. Cho phép đ c thông tin t b nh ch ng trình ngoài.ọ ừ ộ ớ ươ a. Cho phép ghi thông tin vào b nh ch ng trình ngoài.ộ ớ ươ 59. RD là tín hi u đi u khi n:ệ ề ể a. Cho phép đ c thông tin t b nh d li u ngoàiọ ừ ộ ớ ữ ệ . b. Cho phép ghi thông tin vào b nh d li u ngoài.ộ ớ ữ ệ c. Cho phép đ c thông tin t b nh ch ng trình ngoài.ọ ừ ộ ớ ươ a. Cho phép ghi thông tin vào b nh ch ng trình ngoài.ộ ớ ươ 60. T n s ph d ng c a th ch anh s d ng cho h u h t các chip vi đi u khi n hầ ố ổ ụ ủ ạ ử ụ ầ ế ề ể ọ MCS–51 là: a. 10 MHZ b. 11 MHZ c. 12 MHZ d. 13 MHZ 61. Chân PSEN c a chip 8051 th ng đ c n i v i chân nào c a b nh ch ng trìnhủ ườ ựơ ố ớ ủ ộ ớ ươ bên ngoài: a. CS\ b. WR\ c. RD\ d.OE\ 62. N u t n s ế ầ ố xung clock c a m ch dao đ ng trong chip là 12 MHZủ ạ ộ thì t n s c a tínầ ố ủ hi u t i chân ALE là bao nhiêu:ệ ạ a. 12 MHZ b. 6 MHZ c. 2 MHZ d. 1 MHZ 63. Khi dùng m ch dao đ ng TTL bên ngoài t o tín hi u xung clock ạ ộ ạ ệ cho chip 8051 thì tín hi u xung clock ph i đ c đ a vào chân:ệ ả ượ ư a. CS\ b. INT0\ c. XTAL1 d.XTAL2 64. Các dãy thanh ghi (bank) c a chip 8051 n m trong:ủ ằ a. B nh ch ng trình bên trong.ộ ớ ươ b. B nh ch ng trình bên ngoài.ộ ớ ươ c. B nh d li u bên trongộ ớ ữ ệ . d. B nh d li u bên ngoài.ộ ớ ữ ệ 65. Không gian b nh ch ng trình bên trong c a chip ộ ớ ươ ủ 8051 có dung l ng t i đa là:ượ ố a. 128 byte b. 256 byte c. 4 KB d.8KB 66. Không gian b nh d li u bên trong c a chip 8051ộ ớ ữ ệ ủ có dung l ng t i đa là:ượ ố a. 128 byte b. 256 byte c. 4 KB d.8KB 67. Trong không gian b nh d li u bên trong c a chip 8051, các dãy thanh ghi có đ aộ ớ ữ ệ ủ ị ch :ỉ a. 00H – 1FH b. 20H – 2FH c. 30H -7FH d. 80H – FFH 68. Trong không gian b nh d li u bên trong c a chip 8051, vùng RAM đ nh đ a chộ ớ ữ ệ ủ ị ị ỉ bit có đ a ch :ị ỉ a. 00H – 1FH b. 20H – 2FH c. 30H -7FH d. 80H – FFH 69. Trong không gian b nh d li u bên trong c a chip 8051, vùng RAM đa ch c năngộ ớ ữ ệ ủ ứ có đ a ch :ị ỉ a. 00H – 1FH b. 20H – 2FH c. 30H -7FH d. 80H – FFH 70. Trong không gian b nh d li u bên trong c a chip 8051, các thanh ghi ch c năngộ ớ ữ ệ ủ ứ đ c bi t (SFR) có đ a ch :ặ ệ ị ỉ a. 00H – 1FH b. 20H – 2FH c. 30H -7FH d. 80H – FFH 71. Khi th c hi n phép nhân 2 s 8 bit v i nhau thì byte cao c a k t qu s đ c ch aự ệ ố ớ ủ ế ả ẽ ượ ứ trong thanh ghi nào? a. Thanh ghi A b. Thanh ghi B c. Thanh ghi TH1 d. Thanh ghi TL1. 72. Khi th c hi n phép nhân 2 s 8 bit v i nhau thì byte th p c a k t qu s đ cự ệ ố ớ ấ ủ ế ả ẽ ượ ch aứ trong thanh ghi nào? a. Thanh ghi A b. Thanh ghi B c.Thanh ghi TH1 d. Thanh ghi TL1. 73. Khi th c hi n phép chia 2 s 8 bit v i nhau thì th ng s c a phép chia s đ cự ệ ố ớ ươ ố ủ ẽ ượ ch a trong thanh ghi nào?ứ a. Thanh ghi SP b. Thanh ghi PSW c. Thanh ghi A d. Thanh ghi B 74. Khi th c hi n phép chia 2 s 8 bit v i nhau thì s d c a phép chia s đ c ch aự ệ ố ớ ố ư ủ ẽ ượ ứ trong thanh ghi nào? a. Thanh ghi SP b. Thanh ghi PSW c. Thanh ghi A d. Thanh ghi B 75. Khi CPU th c hi n phép tính s h c có nh thì chip 8051 đ t c nào lên m c 1 ?ự ệ ố ọ ớ ặ ờ ứ a. C nh CYờ ớ b. C nh ph AC c. C F0 d. C tràn OVờ ớ ụ ờ ờ 76. Đ báo 4 bit th p c a k t qu tính toán thu c kho ng OH – 9H hay thu c kho ngể ấ ủ ế ả ộ ả ộ ả AH – FH thì chip 8051 s d ng c nào?ử ụ ờ a. C nh CY ờ ớ b. C nh ph ACờ ớ ụ c. C F0 d. C tràn OVờ ờ 77. Đ báo k t qu tính toán ch a trong thanh ghi A b ng 0 hay khác 0 thì chip 8051 sể ế ả ứ ằ ử d ng c nào?ụ ờ a. C nh CY b. C nh ph AC ờ ớ ờ ớ ụ c. C F0ờ d. C tràn OVờ 78. Đ báo k t qu tính toán c a phép toán s h c (phép toán có d u) có n m trongể ế ả ủ ố ọ ấ ằ kho ng t -127 đ n +128 hay không thì chip 8051 s d ng c nào?ả ừ ế ử ụ ờ a. C nh CY b. C nh ph AC c. C F0 ờ ớ ờ ớ ụ ờ d. C tràn OVờ 79. Đ báo s ch s 1 trong thanh ghi A là s ch n hay l thì chip 8051 s d ng cể ố ữ ố ố ẳ ẻ ử ụ ờ nào? a. C nh CY b. C nh ph AC ờ ớ ờ ớ ụ c. C Pờ d.C tràn OVờ 80. Đ ch n dãy thanh ghi tích c c là dãy 2 thì các bit RS0, RS1 ph i có giá tr là baoể ọ ự ả ị nhiêu? a. RS0 = 0, RS1 = 0 c. RS0 = 1, RS1 = 0 b. RS0 = 0, RS1 = 1 d. RS0 = 1, RS1 = 1 81. Đ ch n dãy thanh ghi tích c c là dãy 1 thì các bit RS0, RS1 ph i có giá tr là baoể ọ ự ả ị nhiêu? a. RS0 = 0, RS1 = 0 c. RS0 = 1, RS1 = 0 b. RS0 = 0, RS1 = 1 d. RS0 = 1, RS1 = 1 82. Đ ch n dãy thanh ghi tích c c là dãy 3 thì các bit RS0, RS1 ph i có giá tr là baoể ọ ự ả ị nhiêu? a. RS0 = 0, RS1 = 0 c. RS0 = 1, RS1 = 0 b. RS0 = 0, RS1 = 1 d. RS0 = 1, RS1 = 1 83. Đ ch n dãy thanh ghi tích c c là dãy 0 thì các bit RS0, RS1 ph i có giá tr là baoể ọ ự ả ị nhiêu? a. RS0 = 0, RS1 = 0 c. RS0 = 1, RS1 = 0 b. RS0 = 0, RS1 = 1 d. RS0 = 1, RS1 = 1 RS1,RS0 84. Đ i v i chip 8051 thì vùng nh đ c dùng làm ngăn x p (stack) đ c l u giố ớ ớ ượ ế ượ ư ữ trong: a. B nh ch ng trình bên trong.ộ ớ ươ b. B nh ch ng trình bên ngoài.ộ ớ ươ c. B nh d li u bên trongộ ớ ữ ệ .(ram noi) d. B nh d li u bên ngoài.ộ ớ ữ ệ 85. Vùng nh đ c dùng làm ớ ượ ngăn x p (stack) có đ a ch k t thúcế ị ỉ ế là: a. 7FH b. FFH c. 2 FH d. 08 H 86. N u ế không kh i đ ng thanh ghi SPở ộ thì vùng nh c a ngăn x p (stack) có đ a ch b tớ ủ ế ị ỉ ắ đ u là:ầ a. 80H b. 08H c. 00H d. 30H 87. N u thanh ghi SP có giá tr là 5FH thì vùng nh c a ngăn x p (stack) có đ a ch b tế ị ớ ủ ế ị ỉ ắ đ u:ầ a. 5EH b. 5FH c. 6OH d. 61H (SP+1) 88. N u thanh ghi SP có giá tr là 21H thì vùng nh c a ngăn x p (stack) có đ a ch b tế ị ớ ủ ế ị ỉ ắ đ u:ầ a. 20H b. 21H c. 22H d. 23H 89. N u thanh ghi SP có giá tr là 59H thì vùng nh c a ngăn x p (stack) có đ a ch b tế ị ớ ủ ế ị ỉ ắ đ u:ầ a. 5AH b. 58H c. 5BH d. 59H 90. N u ng i l p trình ế ườ ậ không kh i đ ng thanh ghi SP thì khi 8051 ho t đ ng nó s tở ộ ạ ộ ẽ ự đ ng n p vào trong thanh ghi SP m t giá trộ ạ ộ ị là bao nhiêu ? a. 80H b. 08H c. 70H d. 07H 91. Thanh ghi DPTR đ c dùng đ ch a đ a ch c a ô nh c n truy xu t thu c b nh :ượ ể ứ ị ỉ ủ ớ ầ ấ ộ ộ ớ a. ROM trong b. ROM ngoài c. RAM trong d. RAM ngoài 92. Thanh ghi DPTR là m t thanh ghi:ộ a. 4 bit b. 8 bit c. 16 bit d. 32 bit 93. Chip 8051 có bao nhiêu port xu t nh p d li u d i d ng song song:ấ ậ ữ ệ ướ ạ a. 1 b. 2 c. 3 d. 4 94. Chân nh n d li u c a port n i ti p:ậ ữ ệ ủ ố ế a. TXD b. RXD c. INT0 d. T0 95. Khi b đ nh th i trong chip 8051 đóng vai trò là b đ m s ki n ộ ị ờ ộ ế ự ệ (Counter) thì nó sẽ nh n xung nh p t chân nào ?ậ ị ừ a. TXD b. RXD c. INT0 d. T0 96. Chân phát d li u c a port n i ti p:ữ ệ ủ ố ế a. TXD b. RXD c. INT0 d. T0 8 97. Đ nh n bi t có tín hi u ng t t ngu n bên ngoài hay không thì chip 8051 s d ngể ậ ế ệ ắ ừ ồ ử ụ chân nào ? a. TXD b. RXD c. INT0 d. T0 98. Thanh ghi đi u khi n ch đ ho t đ ngề ể ế ộ ạ ộ c a b đ nh th i trong chip 8051:ủ ộ ị ờ a. TIMER0 b. TIMER1 c. TMOD d. TCON 99. Thanh ghi đi u khi n tr ng thái và quá trình ho t đ ngề ể ạ ạ ộ c a b đ nh th i trong chipủ ộ ị ờ 8051: a. TIMER0 b. TIMER1 c. TMOD d. TCON 100. ch đ Ở ế ộ ngu n giãm (Power down)ồ thì đi n áp chân Vcc c a chip 8051 là baoệ ủ nhiêu volt? a. 2V b. 3V c. 4V d. 5V 101. ch đ nghĩ (Idle)Ở ế ộ thì đi n áp chân Vcc c a chip 8051 là bao nhiêu volt?ệ ủ a. 2V b. 3V c. 4V d. 5V 102. N u th ch anh dao đ ng g n bên ngoài chip 8051 có t n s là 12MHz thì m t chuế ạ ộ ắ ầ ố ộ kỳ máy dài: a. 12 ìs b. 6 ìs c. 2 ìs d. 1 ìs 103. L nh nh y nào trong s các l nh sau đây có t m nh y đ n ph i trong cùng kh iệ ả ố ệ ầ ả ế ả ở ố 2KB c a b nh ch ng trình:ủ ộ ớ ươ a.SJMP b. AJMP c. LJMP d. RJMP. 104. L nh nh y nào trong s các l nh sau đây có t m nh y đ n là b t c n i nào trongệ ả ố ệ ầ ả ế ấ ứ ơ không gian b nh ch ng trình 64KB.ộ ớ ươ a. SJMP b. AJMP c. LJMP d. RJMP 105. L nh nh y nào trong s các l nh sau đây có t m nh y đ n là 128 byte tr c l nhệ ả ố ệ ầ ả ế ướ ệ và 127 byte sau l nh:ệ a. SJMP b. AJMP c. LJMP d. RJMP. 106. L nh nào trong s các l nh sau đây là l nh sai:ệ ố ệ ệ a. INC A b. DEC A c. INC DPTR d. DEC DPTR 107. L nh ệ nh y đ n đ a ch rel n u n i dung thanh ch a (thanh ghi A) khác 0ả ế ị ỉ ế ộ ứ : a. JNZ rel b. JZ rel c. JNC rel d. JC rel. 108. L nh nh y đ n đ a ch rel n u n i ệ ả ế ị ỉ ế ộ dung c 0 (c zero) b ng 0ờ ờ ằ : a. JNZ rel b. JZ rel c. JNC rel d. JC rel. 109. L nh nh y đ n đ a ch rel n u n i dung c 0 (c zero) b ng 1:ệ ả ế ị ỉ ế ộ ờ ờ ằ a. JNZ rel b. JZ rel c. JNC rel d. JC rel. 110. L nh nh y đ n đ a ch rel n u n i dung thanh ch a (thanh ghi A) b ng 0:ệ ả ế ị ỉ ế ộ ứ ằ a. JNZ rel b. JZ rel c. JNC rel d. JC rel. 111. L nh nh y đ n đ a ch rel n u n i dung c nh b ng 0:ệ ả ế ị ỉ ế ộ ờ ớ ằ a. JNZ rel b. JZ rel c. JNC rel d. JC rel 112. L nh nh y đ n đ a ch rel n u n i dung c nh khác 0:ệ ả ế ị ỉ ế ộ ờ ớ a. JNZ rel b. JZ rel c. JNC rel d. JC rel 113. L nh nào trong s các l nh sau đây s d ng ki u đ nh đ a ch tr c ti p cho toánệ ố ệ ử ụ ể ị ị ỉ ự ế h ng ngu n:ạ ồ a. MOV R0, #00H b. MOV 00H, R0 c. MOV R0, 00H d. MOV 00H, @R0 114. L nh nào trong s các l nh sau đây s d ng ki u đ nh đ a ch gián ti p cho toánệ ố ệ ử ụ ể ị ị ỉ ế h ng ngu n:ạ ồ 9 a. MOV R0, #00H b. MOV 00H, R0 c. MOV R0, 00H d. MOV 00H, @R0 115. L nh nào trong s các l nh sau đây s d ng ki u đ nh đ a ch thanh ghi cho toánệ ố ệ ử ụ ể ị ị ỉ h ng ngu n:ạ ồ a. MOV R0, #00H b. MOV 00H, R0 c. MOV R0, 00H d. MOV 00H, @R0 116. L nh nào trong s các l nh sau đây s d ng ki u đ nh đ a ch t c th i cho toánệ ố ệ ử ụ ể ị ị ỉ ứ ờ h ng ngu n:ạ ồ a. MOV R0, #00H b. MOV 00H, R0 c. MOV R0, 00H d. MOV 00H, @R0 117. L nh nào trong s các l nh sau đây s d ng ki u đ nh đ a ch t ng đ i:ệ ố ệ ử ụ ể ị ị ỉ ươ ố a. SJMP rel b. ACALL rel c. LCALL rel d. MOV A, @A+DPTR 118. L nh nào trong s các l nh sau đây s d ng ki u ệ ố ệ ử ụ ể đ nh đ a ch tuy t đ iị ị ỉ ệ ố : a. SJMP rel b. ACALL( jump)Ạ rel c. LCALL rel d. MOV A, @A+DPTR 119. L nh nào trong s các l nh sau đây s d ng ệ ố ệ ử ụ ki u đ nh đ a ch dàiể ị ị ỉ : a. SJMP rel b. ACALL rel c. LCALL rel d. MOV A, @A+DPTR 120. L nh nào trong s các l nh sau đây s d ng ki u ệ ố ệ ử ụ ể đ nh đ a ch ch sị ị ỉ ỉ ố: a. SJMP rel b. ACALL rel c. LCALL rel d. MOV A, @A+DPTR 121. L nh nào trong s các l nh sau đây là l nh sai:ệ ố ệ ệ a. MOV A, #05H b. MOV A, #0FFH c. MOV A, #35 d. MOV A, #FF0H 122. L nh nào trong s các l nh sau đây là l nh sai:ệ ố ệ ệ a. MOV A, #0FFH b. MOV 255, A c. MOV #255, A d. MOV A, #255 123. L nh nào trong s các l nh sau đây là l nh sai:ệ ố ệ ệ a. MOV A, ACC b. MOV A, PSW c. MOV A, TH0 d. MOV A, SBUF 124. L nh nào trong s các l nh sau đây là l nh sai:ệ ố ệ ệ a. POP A b. POP DPL c. POP SP d.POP R0 125. L nh nào trong s các l nh sau đây thu c nhóm l nh s h c c a chip 8051:ệ ố ệ ộ ệ ố ọ ủ a. INC b. SWAP c. XCH d. CPL 126. L nh nào trong s các l nh sau đây thu c nhóm l nh logic c a chip 8051:ệ ố ệ ộ ệ ủ a. INC b. SWAP c. XCH d. CPL 127. L nh nào trong s các l nh sau đây thu c nhóm l nh di chuy n d li u c a chipệ ố ệ ộ ệ ể ữ ệ ủ 8051: a. INC b. SWAP c. XCH d. CPL 128. L nh nào trong s các l nh sau đây thu c nhóm l nh x lý bit c a chip 8051:ệ ố ệ ộ ệ ử ủ a. INC b. SWAP c. XCH d. CPL(lay bu) 129. L nh nào trong s các l nh sau đây thu c nhóm l nh r nhánh c a chip 8051:ệ ố ệ ộ ệ ẽ ủ a. INC b. MOV c. CJNE d. SWAP 130. L nh nào trong s các l nh sau đây là l nh sai:ệ ố ệ ệ a. MOV A, #0B0H b. MOV B0H, A c. MOV #0B0H, A d. MOV A, B0H 131. L nh di chuy n n i dung c a thanh ghi R0 vào thanh ghi A:ệ ể ộ ủ a. MOV R0, A b. MOV A, R0 c. MOVX A, R0 d. MOV A, @R0 10 132. L nh so sánh n i dung c a ệ ộ ủ ô nh 3FHớ v i n i dung c a thanh ghi A và nh y đ nớ ộ ủ ả ế đ a ch rel n u n i dung c a chúng không b ng nhau:ị ỉ ế ộ ủ ằ a. CJNE A, #3FH, rel b. CJNE #3FH, A, rel c. CJNE A,3FH, rel d. CJNE 3FH, A, rel 133. L nh so sánh ệ n i dung c a ô nh 00H v i m t h ng s có giá tr 00H và nh yộ ủ ớ ớ ộ ằ ố ị ả đ n đ a ch rel n u n i dung c a chúng không b ng nhau ( ch đ m c đ nh):ế ị ỉ ế ộ ủ ằ ở ế ộ ặ ị a. CJNE R0, #00H, rel b. CJNE 00H, R0, rel c. CJNE R0, 00H, rel d. CJNE #00H, R0, rel 134. L nh giãm n i dung c a thanh ghi R0 và nh y đ n đ a ch rel n u n i dung c aệ ộ ủ ả ế ị ỉ ế ộ ủ thanh ghi R0 khác 0 ( ch đ m c đ nh):ở ế ộ ặ ị a. CJNE R0, #00H, rel b. DJNZ R0, rel c. CJNE R0, 00H, rel d. DJNZ rel, R0 135. L nh so sánh n i dung c a thanh ghi R0 v i m t h ng s có giá tr 00H và nh yệ ộ ủ ớ ộ ằ ố ị ả đ n đ a ch rel n u n i dung c a chúng không b ng nhau ( ch đ m c đ nh):ế ị ỉ ế ộ ủ ằ ở ế ộ ặ ị a. CJNE R0, #00H, rel b. CJNE 00H, R0, rel c. CJNE R0, 00H, rel d. CJNE #00H, R0, rel 136. L nh c t d li u vào vùng nh ngăn x p (Stack):ệ ấ ữ ệ ớ ế a. POP b. PUSH c. PULL d. SWAP 137. L nh l y d li u ra t vùng nh ngăn x p (Stack):ệ ấ ữ ệ ừ ớ ế a. POP b. PUSH c. PULL d. SWAP 138. L nh hoán chuy n n i dung c a hai nibble (hai n a 4 bit) c a thanh ghi A:ệ ể ộ ủ ử ủ a. POP b. PUSH c. PULL d. SWAP 139. L nh di chuy n giá tr 7FH vào ô nh có đ a ch 7FH:ệ ể ị ớ ị ỉ a. MOV 7FH, 7FH b. MOV #7FH, #7FH c. MOV 7FH, #7FH d. MOV #7FH, 7FH 140. Cho bi t tr ng thái các c sau khi chip 8051 th c hi n phép toán s h c (52H +ế ạ ờ ự ệ ố ọ 12H) a. CY = 0, AC = 0 b. CY = 0, AC = 1 c. CY = 1, AC = 0 d. CY = 1, AC = 1 141. Cho bi t tr ng thái các c sau khi chip 8051 th c hi n phép toán s h c (89H +ế ạ ờ ự ệ ố ọ 57H) a. CY = 0, AC = 0 b. CY = 0, AC = 1 c. CY = 1, AC = 0 d. CY = 1, AC = 1 142. Cho bi t tr ng thái các c sau khi chip 8051 th c hi n phép toán s h c (C3H +ế ạ ờ ự ệ ố ọ AAH) a. CY = 0, AC = 0 b. CY = 0, AC = 1 c. CY = 1, AC = 0 d. CY = 1, AC = 1 143. Cho bi t tr ng thái các c sau khi chip 8051 th c hi n phép toán s h c (C5H +ế ạ ờ ự ệ ố ọ B6H) a. CY = 0, AC = 0 b. CY = 0, AC = 1 c. CY = 1, AC = 0 d. CY = 1, AC = 1 144. Cho bi t tr ng thái các c sau khi chip 8051 th c hi n phép toán s h c (00H -ế ạ ờ ự ệ ố ọ 01H) a. CY = 0, AC = 0 b. CY = 0, AC = 1 c. CY = 1, AC = 0 d. CY = 1, AC = 1 145. Cho bi t tr ng thái các c sau khi chip 8051 th c hi n phép toán s h c (83H +ế ạ ờ ự ệ ố ọ 49H) a. AC = 0, OV = 0 b. AC = 0, OV = 1 c. AC = 1, OV = 0 d. AC = 1, OV = 1 146. Cho bi t tr ng thái các c sau khi chip 8051 th c hi n phép toán s h c (B4H +ế ạ ờ ự ệ ố ọ 8BH) 11 a. AC = 0, OV = 0 b. AC = 0, OV = 1 c. AC = 1, OV = 0 d. AC = 1, OV = 1 147. Cho bi t tr ng thái các c sau khi chip 8051 th c hi n phép toán s h c (A7H +ế ạ ờ ự ệ ố ọ 2FH) a. AC = 0, OV = 0 b. AC = 0, OV = 1 c. AC = 1, OV = 0 d. AC = 1, OV = 1 [...]... hạng, mã lệnh, nhãn lệnh và ghi chú d Nhãn lệnh, mã lệnh, toán hạng và ghi chú 203 Trình biên dịch cho ngôn ngữ Assembler có chức năng: a Kiểm tra b Biên dịch từ tập tin nguồn dạng ASCII sang tập tin mã dạng BIN c Biên dịch từ tập tin nguồn dạng ASCII sang tập tin mã dạng DEC d Cả hai câu a và b đều đúng 204 Cho biết cỡ bộ nhớ gọi địa chỉ được của bộ vi xử lý với 12 đường địa chỉ: a 64KB b 1MB c 4KB... Cờ TF0, TF1 209 Chức năng của thanh ghi PSW: a Dùng để lưu giữ thông tin về các trạng thái hoạt động của ALU b Gĩư địa chỉ của lệnh kế tiếp sẽ thực hiện c Chứa dữ liệu d Dùng để đếm 210 Đối với chip 8051, khi reset thì việc thi hành chương trình luôn bắt đầu ở địa chỉ: a 0000H b 0030H c FFFFH d Cả ba câu a, b, c đều sai 211 Nếu dùng một thi t bị ngoại vi có dung lượng là8 KB thì cần phải truy xuất bao... c đều đúng 230 Trong mode địa chỉ tức thời có toán hạng là giá trị dữ liệu nằm ở: a Toán hạng thứ nhất b Toán hạng thứ hai c Mã lệnh d Cả ba câu a, b, c đều đúng 231 Chương trình con là: 17 a Đoạn chương trình thực hiện 1 công việc và kết thúc bằng lệnh RET b Đoạn chương trình thực hiện 1 công việc và kết thúc bằng lệnh END c Có thể được gọi ở nhiều nơi trong chương trình chính d Cả hai câu a và c đều... các cờ sau khi chip 8051 thực hiện phép toán số học (53H+12H) a CY = 0, AC = 0 b CY = 0, AC = 1 c CY = 1, AC = 0 d CY = 1, AC = 1 158 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (92H+89H) a CY = 0, AC = 0 b CY = 0, AC = 1 c CY = 1, AC = 0 d CY = 1, AC = 1 159 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (12H+25H) a CY = 0, AC = 0 b CY = 0, AC = 1... các cờ sau khi chip 8051 thực hiện phép toán số học (24H89H) a CY = 0, AC = 0 b CY = 0, AC = 1 12 c CY = 1, AC = 0 d CY = 1, AC = 1 161 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (12H+ACH) a CY = 0, OV = 0 b CY = 0, OV = 1 c CY = 1, OV = 0 d CY = 1, OV = 1 162 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (56H+6FH) a CY = 0, OV = 0 b CY = 0, OV =... các cờ sau khi chip 8051 thực hiện phép toán số học (89HFEH) a CY = 0, OV = 0 b CY = 0, OV = 1 c CY = 1, OV = 0 d CY = 1, OV = 1 164 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (1FH+CDH) a CY = 0, OV = 0 b CY = 0, OV = 1 c CY = 1, OV = 0 d CY = 1, OV = 1 165 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (FFH+01H) a CY = 0, AC = 0 b CY = 0, AC = 1... các cờ sau khi chip 8051 thực hiện phép toán số học (56H+9FH) a CY = 0, AC = 0 b CY = 0, AC = 1 c CY = 1, AC = 0 d CY = 1, AC = 1 167 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (4DH+B3H) a CY = 0, AC = 0 b CY = 0, AC = 1 c CY = 1, AC = 0 d CY = 1, AC = 1 168 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (92H+6EH) a CY = 0, AC = 0 b CY = 0, AC = 1... thái các cờ sau khi chip 8051 thực hiện phép toán số học (ADH+45H) a CY = 0, P = 0 b CY = 0, P = 1 c CY = 1, P = 0 d CY = 1, P = 1 170 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (56HDAH) a CY = 0, P = 0 b CY = 0, P = 1 c CY = 1, P = 0 d CY = 1, P = 1 171 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (69H96H) a CY = 0, P = 0 b CY = 0, P = 1 c CY =... thái các cờ sau khi chip 8051 thực hiện phép toán số học (12H+FEH) a CY = 0, P = 0 b CY = 0, P = 1 c CY = 1, P = 0 d CY = 1, P = 1 173 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (12H65H) a AC = 0, OV = 0 b AC = 0, OV = 1 c AC = 1, OV = 0 d AC = 1, OV = 1 174 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (65H+99H) a AC = 0, OV = 0 b AC = 0, OV = 1 c... các cờ sau khi chip 8051 thực hiện phép toán số học (77H+98H) a AC = 0, OV = 0 b AC = 0, OV = 1 13 c AC = 1, OV = 0 d AC = 1, OV = 1 176 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (92H+89H) a AC = 0, OV = 0 b AC = 0, OV = 1 c AC = 1, OV = 0 d AC = 1, OV = 1 177 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (35H56H) a AC = 0, P = 0 b AC = 0, P = 1 . Cho phép đ c thông tin t b nh ch ng trình ngoài.ọ ừ ộ ớ ươ a. Cho phép ghi thông tin vào b nh ch ng trình ngoài.ộ ớ ươ 59. RD là tín hi u đi u khi n:ệ ề ể a. Cho phép đ c thông tin t b nh d li. ngoàiọ ừ ộ ớ ữ ệ . b. Cho phép ghi thông tin vào b nh d li u ngoài.ộ ớ ữ ệ c. Cho phép đ c thông tin t b nh ch ng trình ngoài.ọ ừ ộ ớ ươ a. Cho phép ghi thông tin vào b nh ch ng trình ngoài.ộ ớ. Cho phép thi t l p l i ch đ ho t đ ng cu chip 8051ế ậ ạ ế ộ ạ ộ ả . 58. WR là tín hi u đi u khi n:ệ ề ể a. Cho phép đ c thông tin t b nh d li u ngoài.ọ ừ ộ ớ ữ ệ b. Cho phép ghi thông tin vào