A µ Các đi u ki n ho t đ ng khuy n cáoề ệ ạ ộ ế 5.4 IC FLIP FLOP TTL – Đ C TÍNH K THU TẶ Ỹ Ậ )400,8.0,2,75.4( AVVV I VVV OH ILIHcc µ −==== )8,8.0,2,75.4 ( mAVVV I VV V OL ILIH cc ==== A µ A µ A µ A µ 5.4 IC FLIP FLOP TTL – Đ C TÍNH K THU TẶ Ỹ Ậ Đ c tính đi n:ặ ệ pF C L 15= Q 0 Q 0 Ω= K R L 2 pF C L 15= Q 0 Q 0 Ω= K R L 2 pF C L 15= 5.4 IC FLIP FLOP TTL – Đ C TÍNH K THU TẶ Ỹ Ậ Đ c tính chuy n m ch:ặ ể ạ 5.5 Flip Flop và ch t CMOSố Y CK CK P X N Gi i thi u:ớ ệ Ngõ ra chuy n đ i tr ng thái khi đ ng ể ổ ạ ồ h chuy n t m c cao xu ng m c ồ ể ừ ứ ố ứ th p ho c t m c th p lên m c cao.ấ ặ ừ ứ ấ ứ 5.5 Flip Flop và ch t CMOSố 1. M ch ch t CMOSạ ố CK Hình: M ch Ch t dùng c ng truy nạ ố ổ ề 5.5 Flip Flop và ch t CMOSố 1. Flip Flop D CMOS Nh n xét: là 2 c ng truy n Tậ ổ ề 1 , T 4 đ c kích nh ượ ư nhau (CK vào P, vào N) và 2 c ng truy n T2, ổ ề T3 đ c kích nh nhau( CK vào P, CK vào N).ượ ư CK T 1 Hình: M ch Flip Flop D dùng c ng truy nạ ổ ề C u t o m ch c a m ch FF JK ph c t p h n m ch FF ấ ạ ạ ủ ạ ứ ạ ơ ạ D do có 2 ngõ. hình trên m t c ng đ o c a m i m ch Ở ộ ổ ả ủ ỗ ạ ch t c b n đ c đ i thành c ng NAND đ có thêm ố ơ ả ượ ổ ồ ể ngõ vào Reset R. M t s m ch ch t và FF CMOS, cũng gi ng nh các ộ ố ạ ố ố ư c ng CMOS, cũng g m nhi u lo t nh CD4000, ổ ồ ề ạ ư MC14000, 74C, 74HC, 74HCT, v.v… 5.5 Flip Flop và ch t CMOSố 1. Flip Flop JK CMOS . Ậ Đ c tính đi n:ặ ệ pF C L 15= Q 0 Q 0 Ω= K R L 2 pF C L 15= Q 0 Q 0 Ω= K R L 2 pF C L 15= 5. 4 IC FLIP FLOP TTL – Đ C TÍNH K THU TẶ Ỹ Ậ Đ c tính chuy n m ch:ặ ể ạ 5. 5 Flip Flop và ch t CMOSố Y CK CK P X N Gi. CMOSạ ố CK Hình: M ch Ch t dùng c ng truy nạ ố ổ ề 5. 5 Flip Flop và ch t CMOSố 1. Flip Flop D CMOS Nh n xét: là 2 c ng truy n Tậ ổ ề 1 , T 4 đ c kích nh ượ ư nhau (CK vào P, vào N) và 2 c ng truy. cáoề ệ ạ ộ ế 5. 4 IC FLIP FLOP TTL – Đ C TÍNH K THU TẶ Ỹ Ậ )400,8.0,2, 75. 4( AVVV I VVV OH ILIHcc µ −==== )8,8.0,2, 75. 4 ( mAVVV I VV V OL ILIH cc ==== A µ A µ A µ A µ 5. 4 IC FLIP FLOP TTL – Đ C