2.7 THIẾT KẾ MẠCH DÃY KHÔNG ĐỒNG BỘ. Mạch dãy không đồng bộ là một mạch số bao gồm các mạch logic tổ hợp và các phần tử nhớ (FF), hoạt động không có xung đồng bộ Ck. Mạch dãy không đồng bộ được thiết kế cho hệ thống được điều khiển bởi những sự kiện có tính ngẫu nhiên như hệ thống báo cháy, hệ thống đếm số khách vào thăm quan Các bước thiết kế mạch dãy không đồng bộ. 7 b ướ c nh ư đố i v ớ i m ạ ch dãy đồ ng b ộ. VD: Thi ế t k ế m ạ ch dãy không đồ ng b ộ đế m s ố ng ườ i vào th ă m vi ệ n b ả o tàng. Có 2 chùm sáng x 1 , x 2 b ố trí cách nhau 15cm. Khi có ng ườ i vào, tr ướ c tiên x 1 b ị ch ắ n (x 1 =1), ti ế p theo c ả x 1 và x 2 b ị ch ắ n thì cho ra t/h y=1 đư a t ớ i m ạ ch đế m, sau đ ó ch ỉ x 2 b ị ch ắ n, r ồ i c ả x 1 và x 2 đề u không b ị ch ắ n. Ng ườ i đ i ra s ẽ không đượ c đế m. Các bước thực hiện: 1- Chức năng của mạch: như đầu bài. 2- Đầu vào: 2 biến logic x 1 , x 2 . Đầu ra: y 3- Đồ hình trạng thái có thể, bảng chuyển trạng thái và đầu ra: a 1 a 2 a 3 21 .xx a 4 a 0 1 21 xx 21 xx 21 xx 21 xx 21 .xx 21 xx 21 xx 21 xx 21 xx 21 .xx 21 xx 1 21 xx 21 xx 21 xx a 1 /0xa 1 /0a 1 /0a 1 /010 a 4 /0a 4 /0a 2 /1a 2 /1x11 a 3 /0a 3 /0a 3 /0xa 3 /001 xa 0 /0xa 0 /0a 0 /000 a 4 a 3 a 2 a 1 a 0 x 1 x 2 - Các ô đánh dấu x là không xác định do tổ hợp biến vào tương ứng không thể xảy ra, tại đây có thể ghi trạng thái chuyển đến và tín hiệu ra tùy ý sao cho có thể tối thiểu hóa trạng thái tôt nhất. - Mỗi trạng thái đều có một trạng thái chuyển đến là chính nó, đó là các trạng thái ổn định. a 1 /0a 1 /0a 1 /0a 1 /0a 1 /010 a 4 /0a 4 /0a 2 /1a 2 /1a 2 /111 a 3 /0a 3 /0a 3 /0a 3 /0a 3 /001 a 0 /0a 0 /0a 0 /0a 0 /0a 0 /000 a 4 a 3 a 2 a 1 a 0 x 1 x 2 4- Tối thiểu hóa trạng thái: a 012 /0a 012 /010 a 34 /0a 012 /111 a 34 /0a 34 /001 a 012 /0a 012 /000 a 34 a 012 x 1 x 2 5- Mã hóa nhị phân trạng thái: Q=1a 34 Q=0a 012 Q=0 Q=1 21 xx 2 x 1 21 2 xx x + 2 x 6- Xây dựng hệ phương trình của mạch, dùng RS-FF. 21 xxQy = 212121 . xxxxQxxQS =+= 2 xR = 21 xxS = 2 xR = 7- Sơ đồ dùng RS-FF kích bằng mức thấp: S R Q Q x 1 x 2 y . 2 .7 THIẾT KẾ MẠCH DÃY KHÔNG ĐỒNG BỘ. Mạch dãy không đồng bộ là một mạch số bao gồm các mạch logic tổ hợp và các phần tử nhớ (FF), hoạt động không có xung đồng bộ Ck. Mạch dãy không. thái: Q=1a 34 Q=0a 012 Q=0 Q=1 21 xx 2 x 1 21 2 xx x + 2 x 6- Xây dựng hệ phương trình của mạch, dùng RS-FF. 21 xxQy = 212121 . xxxxQxxQS =+= 2 xR = 21 xxS = 2 xR = 7- Sơ đồ dùng RS-FF kích bằng mức thấp: S R Q Q x 1 x 2 y . đếm số khách vào thăm quan Các bước thiết kế mạch dãy không đồng bộ. 7 b ướ c nh ư đố i v ớ i m ạ ch dãy đồ ng b ộ. VD: Thi ế t k ế m ạ ch dãy không đồ ng b ộ đế m s ố ng ườ i vào th ă m