CEI IEC 935 NORME INTERNATIONALE INTERNATIONAL STANDARD Deuxième édition Second edition 1996-07 Nuclear instrumentation — Modular high speed data acquisition system — FASTBUS IEC• Numéro de référence Reference number CEI/IEC 935: 1996 LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU Instrumentation nucléaire — Système modulaire d'acquisition rapide de données — FASTBUS Numbering Depuis le 1er janvier 1997, les publications de la CEI sont numérotées partir de 60000 As from January 1997 all IEC publications are issued with a designation in the 60000 series Publications consolidées Consolidated publications Les versions consolidées de certaines publications de la CEI incorporant les amendements sont disponibles Par exemple, les numéros d'édition 1.0, 1.1 et 1.2 indiquent respectivement la publication de base, la publication de base incorporant l'amendement 1, et la publication de base incorporant les amendements et Consolidated versions of some IEC publications including amendments are available For example, edition numbers 1.0, 1.1 and 1.2 refer, respectively, to the base publication, the base publication incorporating amendment and the base publication incorporating amendments and Validité de la présente publication Validity of this publication Le contenu technique des publications de la CEI est constamment revu par la CEI afin qu'il reflète l'état actuel de la technique The technical content of IEC publications is kept under constant review by the IEC, thus ensuring that the content reflects current technology Des renseignements relatifs la date de reconfirmation de la publication sont disponibles dans le Catalogue de la CET Information relating to the date of the reconfirmation of the publication is available in the IEC catalogue Les renseignements relatifs des questions l'étude et des travaux en curs entrepris par le comité technique qui a établi cette publication, ainsi que la liste des publications établies, se trouvent dans les documents ci- Information on the subjects under consideration and work in progress undertaken by the technical committee which has prepared this publication, as well as the list of publications issued, is to be found at the following IEC sources: dessous: • «Site web» de la CEI* • IEC web site* • Catalogue des publications de la CEI Publié annuellement et mis jour régulièrement (Catalogue en ligne)* • Catalogue of IEC publications Published yearly with regular updates • Butietin de la CEI Disponible la fois au «site web» de la CEI` et comme périodique imprimé • (On-line catalogue)* IEC Bulletin Available both at the IEC web site* and as a printed periodical Terminologie, symboles graphiques et littéraux Terminology, graphical and letter symbols En ce qui concerne la terminologie générale, le lecteur se reportera la CEI 60050: Vocabulaire Électrotechnique International (VEI) For general terminology, readers are referred to IEC 60050: International Electrotechnical Vocabulary (IEV) Pour les symboles graphiques, les symboles littéraux et les signes d' 'sage générât approuvés par la CEI, le lecteur consulterL la CE! 60027: Symboles littéraux utiliser en électrotechnique, la CEI 60417: Symboles graphiques utilisables sur le matériel Index, relevé et compilation des feuilles individuelles, et la CEI 60617: Symboles graphiques pour schémas For graphical symbols, and letter symbols and signs approved by the IEC for general use, readers are referred to publications IEC 60027: Letter symbols to be used in electrical technology, IEC 60417: Graphical symbols for use on equipment Index, survey and compilation of the single sheets and IEC 60617: Graphical symbols for diagrams * Voir adresse «site web» sur la page de titre * See web site address on title page LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU Numéros des publications CEI IEC 935 NORME INTERNATIONALE INTERNATIONAL STANDARD Deuxième édition Second edition 1996-07 Nuclear instrumentation — Modular high speed data acquisition system — FASTBUS © CEI 1996 Droits de reproduction réservés — Copyright — all rights reserved Aucune partie de cette publication ne peut étre reproduite ni utilisée sous quelque forme que ce soit et par aucun procédé, électronique ou mécanique, y compris la photocopie et les microfilms, sans l'accord écrit de l'éditeur No part of this publicat ion may be reproduced or utilized in any form or by any means, electronic or mechanical, including photocopying and microfilm, without permission in writing from the publisher Bureau Central de la Commission Electrotechnique Internationale 3, rue de Varembé Genève, Suisse IEC• Commission Electrotechnique Internationale International Electrotechnical Commission Me»uiyHapoaHaa 3nenrporexHH gecnaR HOMHCCHR • CODE PRIX PRICE CODE Pour prix, voir catalogue en vigueur For price, see current catalogue LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU Instrumentation nucléaire — Système modulaire d'acquisition rapide de données — FASTBUS FASTBUS i 935 © CEI:1996 SOMMAIRE AVANT-PROPOS Section Références normatives Section Objet, domaine d'application et introduction générale Section Conventions, définitions, abréviations et symboles SOMMAIRE 2 9 10 11 12 12 13 14 14 15 15 2.1 Interprétation de cette nonne 2.2 Notations et conventions des signaux logiques 2.3 Dộfinitions (suivant l'ordre alphabộtique franỗais) 2.4 Abrộviations 2.5 Symboles 16 16 16 17 24 26 Section Signaux, lignes et contacts des signaux 3.1 Types des lignes des signaux 3.2 Nomenclature des signaux 3.3 Brève description des signaux, des lignes et des contacts 3.3.1 AS - Synchronisation Adresse (T, Mtre) 3.3.2 AK - Acceptation d'une Adresse (T, Esclave ou Ancillaire) 3.3.3 EG - Mise en service géographique (CT, Mtre ou Ancillaire) 3.3.4 MS - Sélection de Mode (C, Mtre) 3.3.5 AD - Adresse/donnée (I, Mtre ou Esclave) 3.3.6 SS - Etat de l'Esclave (I, Esclave) 3.3.7 DS - Synchronisation des données (T, Mtre) 3.3.8 DK - Acceptation des données (T, Esclave ou Ancillaire) 3.3.9 RD - Lecture (C, Mtre) 3.3.10 PE - Mise en service de la parité (I, Mtre ou Esclave) 3.3.11 PA - Parité (I, Mtre ou Esclave) 3.3.12 WT - Attente (A, tous les dispositifs) 3.3.13 AR - Demande d'arbitrage (A, Mtre) 3.3.14 AG - Octroi de l'arbitrage (TA, Ancillaire) 3.3.15 AL - Niveau d'arbitrage (IA, Mtre) 3.3.16 GK - Acceptation de l'octroi (TA, Mtre) 3.3.17 AI - Inhibition de la demande d'arbitrage (CA, Ancillaire) 3.3.18 SR - Demande de service (A, Mtre ou Esclave) 3.3.19 RB - Remise zéro du bus (A, Mtre ou Mtre via les SI) 3.3.20 BH - Arrêt du bus (C, Ancillaire) 3.3.21 GA - Adressage géographique (F, câblé) 3.3.22 TP - Contact T (I, Esclave) 3.3.23 DL, DR - Guirlande (I, Mtre ou Esclave) 27 27 27 27 28 28 28 28 28 28 29 29 29 29 29 29 29 29 30 30 30 30 30 30 30 31 31 LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU 1.1 Objet et domaine d'application 1.2 Introduction générale 1.2.1 Fonctionnement du FASTBUS 1.2.2 Interconnexion de segments 1.2.3 Registres de contrôle et d'état 1.2.4 Adressage géographique 1.2.5 Transfert de blocs et en pipe-line 1.2.6 Opérations verrouillage d'adresse et d'arbitrage 1.2.7 Scrutation des données éparses 1.2.8 Opérations de DIFFUSION 1.2.9 Arbitrage pour la mtrise du bus 1.2.10 Interruptions 1.2.11 Cadencement 1.2.12 Initiali sation 1.2.13 Outils de diagnostic i FASTBUS 935 © IEC:1996 CONTENTS FOREWORD Section Normative References 2 9 10 11 12 12 13 14 14 15 15 Section Conventions, definitions, abbreviations and symbols 2.1 Interpretation of this standard 2.2 Notations and logic signal conventions 2.3 Definitions (according to English alphabetical order) 2.4 Acronyms 2.5 Symbols 16 16 16 17 24 26 Section Signals, signal lines and pins 3.1 Types of signal lines 3.2 Signal nomenclature 3.3 Brief description of signals, lines and pins 3.3.1 AS - Address Sync (T, Master) 3.3.2 AK - Address Acknowledge (T, Slave or ANC) 3.3.3 EG - Enable Geographical (C, Master or ANC) 3.3.4 MS - Mode Select (C, Master) 3.3.5 AD - Address/Data (I, Master or Slave) 3.3.6 SS - Slave Status (I, Slave) 3.3.7 DS - Data Sync (T, Master) 3.3.8 DK - Data Acknowledge (T, Slave or ANC) 3.3.9 RD - Read (C, Master) 3.3.10 PE - Parity Enable (I, Master or Slave) 3.3.11 PA - Parity (I, Master or Slave) 3.3.12 WT - Wait (A, Any Device) 3.3.13 AR - Arbitration Request (A, Master) 3.3.14 AG - Arbitration Grant (TA, ANC) 3.3.15 AL - Arbitration Level (IA, Master) 3.3.16 GK - Grant Acknowledge (TA, Master) 3.3.17 AI - Arbitration Request Inhibit (CA, ANC) 3.3.18 SR - Service Request (A, Master or Slave) 3.3.19 RB - Reset Bus (A, Master or Master via SIs) 3.3.20 BH - Bus Halted (C, ANC) 3.3.21 GA - Geographical Address (F, Hardwired) 3.3.22 TP - T Pins (I, Slave) 3.3.23 DL, DR - Daisy Chain (I, Master or Slave) 27 27 27 27 28 28 28 28 28 28 29 29 29 29 29 29 29 29 30 30 30 30 30 30 30 31 31 CONTENTS LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU Section Object, scope and introductory overview 1.1 Object and scope 1.2 Introductory overview 1.2.1 FASTBUS Operations 1.2.2 Segment Interconnects 1.2.3 Control and Status Registers 1.2.4 Geographical Addressing 1.2.5 Block and Pipelined Transfers 1.2.6 Address Locked and Arbitration Locked Operations 1.2.7 Sparse Data Scan 1.2.8 BROADCAST Operations 1.2.9 Arbitration for Bus Mastership 1.2.10 Interrupts 1.2.11 Timing 1.2.12 Initialization 1.2.13 Diagnostic Tools FASTBUS ii 935 © CEI: 1996 3.3.24 TX, RX - Lignes du réseau série (A, Mtre ou Esclave) 3.3.25 TR - Lignes adaptées d'usage restreint 3.3.26 UR - Lignes non adaptées d'usage restreint 3.3.27 Autres lignes et contacts 3.4 Charge du bus 3.4.1 Limites en tension et en courant sur les lignes des signaux et les contacts F 31 31 32 32 32 32 33 Section Fonctionnement du FASTBUS: adressage 33 4.1 Adressage logique 35 4.2 Adressage géographique 36 4.3 Adressage en diffusion 37 4.3.1 Contrôle du Mtre dans une diffusion 39 4.3.2 Réponse des Esclaves une opération de diffusion 44 4.4 Adressage secondaire 4.5 Fonctionnement en scrutation des données éparses et en sélection par configuration 44 46 46 47 48 50 51 53 53 55 55 58 59 60 62 62 63 63 63 64 Section Arbitrage du bus 6.1 Utilisation des lignes du bus pour une procédure d'arbitrage 6.2 La procédure d'arbitrage 6.3 Règles d'arbitrage 6.3.1 Positionnement de AR par le Mtre et transmission de AR par le SI 6.3.2 Positionnement et libération de AI par l'ATC 6.3.3 Positionnement et libération de AG par l'ATC 6.3.4 Positionnement et libération de AL par le Mtre 6.3.5 Positionnement et libération de GK par le Mtre 6.4 Arbitrage a travers le système 65 66 67 70 70 71 71 72 72 73 Section Logique ancillaire sur un segment 7.1 Contrôle de la séquence d'arbitrage (ATC) 7.1.1 Génération de AI par l'ATC 7.1.2 Génération de AG par l'ATC 7.2 Contrôle des adresses géographiques 7.3 Génération du dialogue système (diffusion) 7.4 Commande marche/arrêt et arrêt du bus 7.5 Adaptation 7.6 Logique ancillaire pour un segment-châssis 7.7 Logique ancillaire pour un segment-câble 75 75 75 75 76 77 78 79 80 81 Section Espace des registres de contrôle et d'état 82 LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU SOMMAIRE Section Fonctionnement du FASTBUS: chronogrammes, séquences et réponses 5.1 Caractéristiques générales du cadencement Mtre/Esclave 5.1.1 Caractéristiques de cadencement des signaux du Mtre 5.1.2 Caractéristiques du cadencement de l'Esclave 5.1.3 Utilisation de la ligne d'attente (WT) 5.2 Cycles d'adresse primaire 5.2.1 Séquence du Mtre pour positionner AS 5.2.2 Réponse de l'Esclave AS(u) 5.2.3 Réponse du Mtre AK(u) 5.3 Fonctionnement 5.3.1 Séquence du Mtre pour positionner DS 5.3.2 Réponse de l'Esclave DS(t) 5.3.3 Analyse des réponses d'état de l'Esclave 5.3.4 Réponse du Mtre DK(t) 5.4 Utilisation de la ligne de remise zéro (RB) 5.4.1 Positionnement de RB par le Mtre 5.4.2 Réponse du dispositif RB 5.5 Réponse des dispositifs â la mise sous tension 5.6 Diagrammes d'état pour les opérations FASTBUS FASTBUS 935 © IEC:1996 ü 3.3.24 TX, RX - Serial Network Lines (A, Master or Slave) 3.3.25 TR - Terminated Restricted Use Lines 3.3.26 UR - Unterminated Restricted Use Lines 3.3.27 Other Lines and Pins 3.4 Bus loading 3.4.1 Voltage and Current Limits For Signal Lines and F Pins Section FASTBUS Operations: Addressing 4.1 Logical Addressing 4.2 Geographical Addressing 4.3 Broadcast Addressing 4.3.1 Master's Control of a Broadcast 4.3.2 Slave Response to Broadcast Operations 4.4 Secondary Addressing 4.5 Sparse Data Scan and Pattern Select Operation 31 31 32 32 32 32 33 33 35 36 37 39 44 44 46 46 47 48 50 51 53 53 55 55 58 59 60 62 62 63 63 63 64 Section Bus Arbitration 6.1 Bus Line Usage for the Arbitration Process 6.2 The Arbitration Process 6.3 Arbitration Rules 6.3.1 Master Assertion of AR and Segment Interconnect Passing of AR 6.3.2 ATC Assertion and Release of AI 6.3.3 ATC Assertion and Release of AG 6.3.4 Master Assertion and Release of AL 6.3.5 Master Assertion and Release of GK 6.4 System Wide Arbitration 65 66 67 70 70 71 71 72 72 73 Section Ancillary Logic on a Segment 7.1 Arbitration Timing Control (ATC) 7.1.1 ATC Generation of AI 7.1.2 ATC Generation of AG 7.2 Geographical Address Control 7.3 System Handshake Generation (Broadcast) 7.4 Run/Halt Control and Bus Halted 7.5 Terminators 7.6 Ancillary Logic for Crate Segments 7.7 Ancillary Logic for Cable Segments Section Control and Status Register Space 75 75 75 75 76 77 78 79 80 81 82 CONTENTS LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU Section FASTBUS Operations: liming, Sequences and Responses 5.1 General Master/Slave Timing Requirements 5.1.1 Master Signal Timing Requirements 5.1.2 Slave Signal Timing Requirements 5.1.3 Use of Wait (WT) 5.2 Primary Address Cycles 5.2.1 Master Sequence for Asserting AS 5.2.2 Slave Response to AS(u) 5.2.3 Master Response to AK(u) 5.3 Operations 5.3.1 Master Sequence for Asserting DS 5.3.2 Slave Response to DS(t) 5.3.3 Discussion of Slave Status Responses 5.3.4 Master Response to DK(t) 5.4 Master Reset Bus (RB) 5.4.1 Master Assertion of RB 5.4.2 Device Response to RB 5.5 Device Response to Power On 5.6 State Diagrams for FASTBUS Operations FASTBUS iii Section Interruptions SOMMAIRE 83 84 86 87 89 89 90 92 92 93 93 93 93 94 94 95 95 96 96 97 98 99 9.1 Opération d'interruption 9.2 Lignes de demande de service 9.3 Saturation de la ligne SR 100 100 101 103 Section 10 Interconnexion de segments 10.1 Types d'interconnexion de segments 10.2 Transmission des opérations 10.3 Règlement des conflits 10.4 Tables de routage 10.5 Registres de contrôle et d'état 10.5.1 CSR##0 - ID, contrôle et état 10.5.2 CSR#1 - Niveau d'arbitrage du côté lointain 10.5.3 CSR#8 - Niveau d'arbitrage côté proche 10.5.4 CSR#9 - Registre de contrôle du temporisateur 10.5.5 CSR##40h - Registre d'adresse de la table de routage 10.5.6 CSR#41h - Registre de données de la table de routage 10.5.7 CSR#42h - Adresse géographique du côté proche 10.5.8 CSR#43h - Adresse géographique du côté lointain 10.5.9 Effets de différentes actions sur les bits des CSR d'un SI 10.6 Tables de routage 10.6.1 Informations de transmission, de destination et de base 10.6.2 Règles de génération 10.7 Actions des SI 10.7.1 Reconnaissance des adresses 10.7.2 Arbitrage du SI 10.7.3 Règlement des conflits 10.7.4 Réponse négative 10.7.5 Modification des adresses géographiques et de diffusion 10.7.6 Transmission des opérations 10.7.7 Utilisation et génération de la parité par le SI 10.7.8 Réponse de l'interconnexion de segment RB 10.7.9 Contraintes de séquencement 10.8 Registre d'adresse de base 104 104 105 106 107 108 111 111 111 111 111 112 112 112 113 113 113 114 114 114 115 115 116 117 117 120 120 120 121 Section 11 Transferts en bloc et en pipe-line 122 LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU 8.1 Fonctions de positionnement et d'effacement sélectifs 8.2 Allocation de l'espace normal CSR 8.3 Registre CSR 8.3.1 L'ID du dispositif et son attribution 8.3.2 Attribution des bits de contrôle et d'état 8.4 Registre CSR 8.5 Registre CSR 8.6 Registre CSR 8.7 Registre CSR 8.8 Registre CSR 8.9 Registre CSR 8.10 Registre CSR 8.11 Registre CSR 8.12 Registre CSR et registres CSR 1Ch a 1Fh 8.13 Registres CSR de Ah Fh 8.14 Registres CSR de 20h 3Fh 8.15 Registres CSR de 70h 81h 8.16 Registres CSR AOh AFh, BOh BFh et COh CFh 8.17 Registres CSR de 8000 0000h BFFF FFFFh, espace paramètres 8.18 Remise a zéro des bits des CSR 8.19 Registre CSR 18 8.20 Registre CSR 19 935 © CEI:1996 935 ©IEC:1996 iii FASTBUS Section Interrupts 9.1 Interrupt Operation 9.2 The Service Request Line 9.3 SR line Saturation 100 100 101 103 Section 10 Interconnection of Segments 10.1 Types of Segment Interconnects 10.2 Operation Passing 10.3 Contention Resolution 10.4 Route Tables 10.5 Control and Status Registers 10.5.1 CSR##0 - ID, Status and Control 10.5.2 CSR##1 Far-side Arbitration Level 10.5.3 CSR#8 Near-side Arbitration Level 10.5.4 CSR#9 Timer Control Register 10.5.5 CSR##40h Route Table Address Register 10.5.6 CSR#41h Route Table Data Register 10.5.7 CSR#42h Near-side Geographical Address 10.5.8 CSR#43h Far-side Geographical Address 10.5.9 Effect of Various Actions on CSR Bits in SIs 10.6 Route Tables 10.6.1 Pass, Destination and Base Information 10.6.2 Generation Rules 10.7 SI Actions 10.7.1 Address Recognition 10.7.2 SI Arbitration 10.7.3 Contention Resolution 10.7.4 Negative Responses 10.7.5 Modification of Geographical and Broadcast Addresses 10.7.6 Operation Passing 10.7.7 SI use and Generation of Parity 10.7.8 Segment Interconnect Response to RB 10.7.9 Timing Requirements 10.8 Base Address Register Section 11 Block and Pipelined Transfers 83 84 86 87 89 89 90 92 92 93 93 93 93 94 94 95 95 96 96 97 98 99 104 104 105 106 107 108 111 111 111 111 111 112 112 112 113 113 113 114 114 114 115 115 116 117 117 120 120 120 121 122 CONTENTS LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU 8.1 Selective Set and Clear Functions 8.2 Normal CSR Space Allocation 8.3 CSR Register 8.3.1 Device IDs and their Allocation 8.3.2 Control and Status Bit Allocation 8.4 CSR Register 8.5 CSR Register 8.6 CSR Register 8.7 CSR Register 8.8 CSR Register 8.9 CSR Register 8.10 CSR Register 8.11 CSR Register 8.12 CSR Register AND CSR Register 1Ch to 1Fh 8.13 CSR Registers Ah to Fh 8.14 CSR Registers 20h to 3Fh 8.15 CSR Registers 70h to 81h 8.16 CSR Registers AOh to AFh, BOh to BFh and COh to CFh 8.17 CSR Registers 8000 0000h to BFFF FFFFh, Parameter Space 8.18 Clearing of CSR Bits 8.19 CSR register 18 8.20 CSR Register 19 FASTBUS iv 123 124 124 125 Section 12 Caractéristiques des signaux 12.1 Niveaux des signaux 126 126 Section 13 Les modules 13.1 Carte circuit du module 13.1.1 Zone de mise la masse pour la décharge des charges statiques 13.1.2 Raidisseurs 13.2 Connecteurs 13.2.1 Connecteur de segment 13.2.2 Connecteur auxiliaire du module 13.2.3 Autres connecteurs 13.2.4 Désignations des contacts des connecteurs de segment et auxiliaires 13.3 Considérations sur la température et la puissance dissipable 13.3.1 Températures des puces et des modules 13.3.2 Puissance dissipée 13.3.3 Refroidissement 13.4 Panneau avant 13.5 Voyants indiquant l'activité du module 13.6 Indication de la consommation 13.7 Transitoires 127 127 128 128 128 128 134 135 135 135 136 137 137 137 138 138 138 Section 14 Les châssis 14.1 Construction des châssis 14.2 Fond de panier du châssis 14.2.1 Connecteur de segment du châssis et câblage associé 14.2.2 Connecteur auxiliaire de châssis 14.2.3 Guides des connecteurs 14.2.4 Contraintes de courant sur le fond de panier 14.2.5 Autres éléments du fond de panier 14.3 Refroidissement 14.4 Ensemble commutateur marche/arrêt 14.5 Cartes de circuit montées a l'arrière du fond de panier 14.6 Marquage des châssis 14.7 Contacts de décharge des charges statiques 139 139 140 140 142 142 144 144 145 145 145 146 147 Section 15 Alimentations 148 Section 16 Segment-câble 16.1 Signaux sur un segment-câble 16.2 Connecteurs du segment-câble et affectation des contacts 149 149 149 Annexe A Prescriptions pour différentes réalisations A.1 Réalisation en ECL A.1.1 Détails des connexions et des niveaux des signaux ECL A.1.2 Détails du cadencement des signaux ECL A.1.3 Délai de réessai A.1.4 Temps de réponse A.1.5 Résistances d'adaptation A.1.6 Courant nécessaire pour le générateur de tension GA A.1.7 Différences de températures entre les puces A.1.8 Distribution des modules sur un segment-châssis 153 153 153 155 155 155 155 155 155 155 Annexe B Interconnexions en ECL sur la face avant 158 158 LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU 11.1 Terminaison des transferts de bloc et en pipe-line 11.2 Incrémentation de l'adresse interne dans les transferts de bloc 11.3 Les FIFO et les erreurs de transfert de données 11.4 Transfert de données multi-module B.1 Amplitude et niveaux des signaux SOMMAIRE 935 © CEI:1996 935 © CEI:1996 - 210 Contrơle 2.3, 7.2 d'adressage géographique (GAC) 7.4 d'arrêt du bus 2.2 Conventions des signaux logiques Côté lointain (d'un SI ou d'un BI) 23,10,10.1, Fig 21 2.3, 10,10.1, proche (d'un SI ou BI) Courant nécessaire pour le générateur A.1.6 de tension GA en ECL 8.12 8.19 8.20 2.3 2.3 2.3, 5.2 2.3, 4.1, 4.4 secondaire primaire 5.22 - Réponse de l'Esclave AS(u) - Réponse du Mtre AK(u) 5.2.3 - Réponse SS au moment de l'ad Table VI 5.2.1 - Séquence Mtre pour pos AS 23, 5.3 de données 5.3.2 Réponse de l'Esclave DS(t) 5.3.4 Réponse du Mtre DK(t) 532, 533, Réponses SS de l'Esclave Table Villa, Table VIIIb 5.3.1 Séquence du Mtre pour positionner DS D 2.3, 4.1 DA (Adresse dispositif) 13.1.1, 14.7 Décharge des charges statiques 14.7 Contacts (pour -) 13.1.1 Mise la masse (pour -) 23 Définitions A.13 Délai de réessai 33.18, 92, 93 Demande de service (SR) 2.3, voir aussi Durées Dépassements de temps du temporisateur, Temporisateur de réponse 2.3, 5.1.1, 8.12 de la période d'attente 1.1 Description de la norme 72 Désignation d'une adresse géographique Détails du cadencement A.1.2, Table Ail des signaux ECL 2.1 Devoir (dans la présente norme) 2.1 Devrait (dans la présente norme) 12.13, 8.12, J Diagnostics 5.6 Diagrammes d'état 2.3 Dialogue 2.3, 7.3 Dialogue système (pour diffusion) A.1.7 Différences de température entre puces ECL 2.3, 4.3 Diffusion 2.3, 43 Adressage (en -), Adresse (de -) 8,10, Table III Classe (de -) Table III Codage des fonctions (pour -) 4.3.1, Table II Contrơle (d'une -) par le Mtre 7.3 Dialogue système (en -) 2.3, 4.3.1 globale LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU CSR (Registre(s) de contrôle et d'état) 8, Table XI Allocation de l'espace normal (des -) 8.2, Table XI Attribution bits de contrôle et d'état 8.3.2, Table XIIa (CSR#0) de SI Voir SI (CSR de -) Demandes de service utiliser (CSR#20-3F) 8.14 Espace paramètres (CSR#8000 0000-BFFF k'H F) 8.17, Table XVa 2.3, 4.1, Espace (pour -) Fonctions de positionnement et 8.1, Table X d'effacement sélectifs ID des dispositifs et attribution (CSR#0) 83.1 Indications d'erreur détaillées (CSR#2) 8.5 Voir SI Interconnexion de segments (- d') (CSR de -) Interr utiliser (CSR#2, A-F,A0-AF,B0-BF,C0-CF) 8.5, 8.13, 8.16 Registre 8.7 adresse utilisateur (CSR#4) de classe de diffusion (CSR#7) 8.10 8.8 de compte de mots (CSR#5) 8.12 de contrôle temporisateurs (CSR#9) 8.15 de sous-ensemble (CSR#70 80) défini par utilisateur (CSR#1) 8.4 8.6 d'adresse logique (CSR#3) 8.9 d'autotest (CSR#6) d'un niveau d'arbitrage (CSR#8) 8.11 8.12 de durée temporisateurs(CSR#Ic-1F) 8.18, Table XVI Remise zéro des bits (des -) 8.13 CSR#A F CSR#A0 AF, BO BF, CO CF 8.16 83, 8.3.1, 832 CSR#0 8.4 CSR#1 8.14 CSR#1c 1F 8.5, Table XIIIa CSR#2 8.14 CSR#20 3F 8.6 CSR#3 8.7 CSR#4 8.8 CSR#5 8.9 CSR#6 8.10 CSR#7 8.15 CSR#70 81 8.11 CSR#8 8.17, Table XVa CSR#8000 0000 a BFFF FH+ CSR#9 CSR#18 CSR#19 Cycle de lecture de nettoyage des données d'adressage primaire 935 O IEC:1996 - 210 - D DA (Device Address) 2.3, 4.1 23, 3.3.23, 14.2.1 Daisy Chain (DL, DR) Data Acknowledge (DK) 3.3.8 2.3, 5.3 Data Cycle 5.3.4 , Master response to DK(t) 5.3.1 , Master sequence for asserting DS 5.3.2 , Slave response to DS (t) 5.3.2, 5.3.3 Slave SS Responses Table Villa, Table Vlllb 2.3, 4.1 Data Space Data Sync (DS) 3.3.7 Data transfers, multimodule See multimodule data transfers N 2.3 Definitions 23 Device 23, 4.1 Device Address (DA) 23, 432, 8.10 Device Class, Broadcast 8.3.1 Device ID register (CSR#0) 83.1, 10.5.1 Device IDs 5.5 Device response to Power On 5.4.2 Device response to RB 8.15 Device subsection register (CSR#70-81) Diagnostics 1.2.13, 8.12, J DK (Data Acknowledge) DL (Daisy Chain left) Document outline DR (Daisy Chain right) DS (Data Sync) 3.3.8 3.3.23 1.1 3.3.23 3.3.7 E A.1.7 ECL differential temperatures B ECL front panel interconnection(s) B.2 , cables B.3 , connectors B.4 , drivers B.4 , receivers B.1 , signal levels B.4 , terminators ECL GA logic generating circuitry requirements A.1.6 A.1, C.2 ECL implementation ECL interconnection(s) See ECL front panel interconnections A.1.8 ECL Module distribu tion in Crate Segment A.1.1 ECL receiver isola tion ECL response times A.1.4, Table All LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU CSR(s) Control and Status Register(s) 8, Table XI , Arbitration Level register (CSR#8) 8.11 , Broadcast Class register (CSR#7) 8.10 , clearing of bits 8.18, Table XVI , Control and status bit allocation (CSR#0) 8.3.2, Table XIIa , Device IDs and their allocation (CSR#0) 83.1 , Device subsection register (CSR#70-81) 8.15 , error reporting, detailed (CSR#2) 8.5 , Interrupt use (CSR#2, A-F, A0-AF, B0-BF, CO-CF) 8.5, 8.13, 8.16 , Logical address register (CSR#3) 8.6 , Normal Space allocation 8.2, Table XI , Parameter Space (CSR#8000 0000 BFFF 1~r1-14) 8.17, Table XVa , Segment Interconnect See SI, CSR , Selective Set and Clear Functions 8.1, Table X , Self Test register (CSR#6) 8.9 , Service Request use (CSR#20-3F 8.14 ,SI See SI, CSR Space 23, 4.1, , Timer Control register (CSR#9) 8.12 , Timer Period register (CSR#1C-1F) 8.12 , User Address register (CSR#4) 8.7 8.4 , User defined register (CSR#1) , Word count register (CSR#5) 8.8 CSR#0 83, 83.1, 832 CSR#1 8.4 CSR#2 8.5, Table XIIIa CSR#3 8.6 CSR#4 8.7 CSR#5 8.8 CSR#6 8.9 CSR#7 8.10 CSR#8 8.11 CSR#9 8.12 CSR#A-F 8.13 CSR#1C-1F 8.12 CSR#18 8.19 CSR#19 8.20 CSR#20-3F 8.14 CSR#70-81 8.15 CSR#AO-AF, BO-BF, CO-CF 8.16 CSR#8000 0000 to BFFF rrrr 8.17, Table XVa 935 © CEI:1996 - 211 - E ECL (Interconnexions en -) Voir Interconnexions en ECL écriture (Cycle d'-) 23 EG (Mise en service de l'adressage géographique) 33.3 Emplacement (du châssis) 2.3,14.6 Equipements compatibles avec FASTBUS 2.1 Erreur(s) 11.2, J de parité 83.2 pendant les opérations de lecture J.5.2 d'écriture J.5.3 Esclave 2, 2.3 Esclave connecté 2.3, 52.2 ESONE 2.3 2.3, 4.1 Espace données Espace paramètres 8.17 D Exemples de réalisations d'éléments de Mtres extension (segment d'-) Voir aussi segment d'extension F face avant (Interconnexions en ECL sur -) Voir Interconnection ECL face avant 2.3 FASTBUS FIFO 113 Fonctions de positionnement et effacement sélectif 8.1, Table X Fond de panier 23, 14.2, voir aussi Connecteur (auxiliaire), Segment; Châssis (Fond de p du -) Autres éléments (du -) 14.2.5 14.2.1, Fig 33 Câblage de guirlande (du -) Câblage des contacts d'adressage géographique 142.1, Fig 34 Connexions des contacts mâles (du -) 14.2.1 Contraintes de courant (sur le -) 14.2.4 Impédance (du -) 142 Protection M.3 G GA (Adressage géographique) 23, 33.21, 42, 7.2, 7.6 GAC (Contrôle d'adressage géographique) 23,7.2 42 géographique (Adresse, Adressage -) (GA) Gestionnaire des demandes de service (SRH) 23, 92 33.16 GK (Acceptation de l'octroi) 23, 4.1 GP (Adresse de groupe) Guirlande (DL, DR) 23, 3.3.23, 14.2.1 I 23, 4.1 IA (Adresse interne) 83.1, 10.5.1 ID des dispositifs Voir ID (du dispositif) du module 8.3.1 (d'un dispositif) Identification des dispositifs Voir II) (d'un dispositif) Indication 13.6 de la consommation des modules d'erreur détaillée (CSR#2) 8.5 1.2.12 Initialisation M.1, L.1 Interconnexion des alimentations 2.3,10, voir aussi SI Interconnexion de segments active 2.3, 10.7.6 réservée 23,10.7.6 tamponnée (BI) 2.3 Interconnexions en ECL B sur la face avant B.4 Adaptations du câble (pour -) B2 Câbles (pour -) B.3 Connecteurs (pour -) B.4 Emetteurs de bus (pour -) B.1 Niveaux de signal (pour -) B Récepteurs de bus (pour -) Voir SI et Interconnexion Interconnexion(s) tamponnée 2.3 Interface calculateur (PI) 2.1 Interprétation de la norme FASTBUS 935 LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU linéaire 2.3 2.3, 4.3.1 locale Opérations (de -) 1.2.8, 2.3, 43.2, Figs 11,12,13 Contact T 4.3 4.4 Réalisation par dispos d'un adr (en -) 8.10 Registre de classe (de -)(CSR#7) Réponse de l'Esclave (pour une -) 4.3.2, Table III Dispositif 23 2.3 - connectés Distribution des modules ECL sur segment-châssis A.1.8 DK (Acceptation des données) 33.8 DL (Guirlande vers la gauche) 3.3.23 DR (Guirlande vers la droite) 33.23 DS (Synchronisation des données) 33.7 Durées du temporisateur de réponse 5.1.1, Table Ail d'un Maợtre Table Ail 935 âIEC :1996 - 211 - F F Pins (Free pins) , Current limits , Voltage limits Far-Side (of an SI or BI) FASTBUS FASTBUS Protocol (FBP) FIFOs Free Pins (F Pins) Front panel interconnections Front panel, module 33.27, 3.4.1 3.4.1 3A.1 23, 10, Fig 21, 10.1 2.3 23 11.3 See F Pins See ECL front panel interconnections 13.4 G GA (Geographical Address) 2.3, 3.3.21, 4.2, 7.2, 7.6 GA Pins (GA) 3.3.21, 14.2.1 GAC (Geographical Address Control) 2.3, 7.2 GAC Board 7.6 Geographical Address(ing) (GA) 4.2 Geographical Address Control (GAC) 2.3, 7.2 Geographical Address designation 7.2 Geographical addressing backplane wiring 14.2.1, Fig 34 GK (Grant Acknowledge) 33.16 2.3, 4.1 GP (Group Address) 4.1 GP Field (Group Address) Grant Acknowledge (GK) 3.3.16 Group Address (GP) 2.3, 4.1 H Handshake Handshake System (for Broadcast) Handshaked cycle timing sequence Host Processor Host response to error message 2.3 2.3, 7.3 Table IV 23 J.4 I IA (Internal Address) IDs, Device Identification, Device Initialization Interconnect(s) 23, 4.1 8.3.1 See IDs, Device 1.2.12 23, See SI and Buffered Interconnect Interconnection of Segments 23, 10, See also SI Interconnection(s), front See ECL front panel panel for ECL interconnections Internal Address Field (IA) 23, 4.1 Interpretation of this standard 2.1 Interrupts) 1.2.10, 9, 9.1 Operation 9.1 , registers used (CSR#2, A-F, PAO-F, B0-BF, C0-CF) 8.5, 8.13, 8.16 Service Device (ISD) 2.3, 8.13, 8.16, 9.2 Service Request (SR) 33.18, 8.13, 8.14, 8.16, 92 Service Request Handler (SRH) 9.2 Introduction ISD (Interrupt Service Device) 92, 8.13, 8.16 L Labelling of module power requirements 13.6 Lines, Restricted Use See Restricted Use Lines Lines, signal See Signal bus lines Loading, Bus 3A, A, See also Bus Loading Logic, Ancillary See Ancillary Logic Logic signal conventions 2.2 Logical Address 2.3, 4, 4.1 Long Timer 5.1.1, 8.12 LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU ECL Retry Period A.1.3 ECL signal levels 12.1, A.1.1 ECL terminators A.1.5 ECL timing details A.1.2, Table A.II EG (Enable Geographical) 3.3.3 Enable Geographical (EG) 3.3.3 Error(s) 11.3,J Error reporting, detailed (CSR#2) 8.5 Errors During Read Operations J.5.2 Errors During Write Operations J3.3 ESONE 23 Extended segment See segment, extended 935 © CEI:1996 - 212 - L lectures de données (RD) (Lignes de -) 3.3.9 Lignes adaptées d'usage restreint (TR) 3.3.25, 7.5 du bus de signaux Voir Signaux (Lignes bus de -) du réseau série (RX et TX) 33.24 d'alimentation 33.27, 14.2.4 et signaux de réponse Esclave (SS) 33.6, voir aussi Réponses SS non adaptées d'usage restreint (UR) 33.26, 3A.1 réservées 23, 33.27 Logique ancillaire (ANC) 23, Anet du bus (BH) 7.4 ATC (contrôle séquence d'arbitrage) Voir ATC Commande marche/arrêt 7.4 7.2 Contrôle adresses géographiques (GAC) de la séquence d'arbitrage (ATC) 7.1, voir aussi ATC 7.2 GAC (contrôle adresses géographiques) 7.12 Génération de AG 7.1.1 de AI 7.3 dialogue système (en dif.) 7.7 pour un segment-câble segment-châssis 7.6 23, 4.4.1 logique (Adresse -) M MA (Adresse module) Mtre Mtre en attente Mtrise (du bus) 2.3, 4.1 23,12 2.3, 6.1 1.2, 2.3 33.10 Mise en service de la parité (PE) en service de l'adressage géographique (EG) 333 sous tension (réponse d'un 5.5 dispositif la -) Mode Mode de pistage des routes 2.3, 10.5.1, 5.1.7 Module(s) Adresse (du -) Carte supplémentaire (de -) Carte (du -) Connecteur auxiliaire (de -) 2.3, 13, F 2.3, 4.1 2.3, 13 23, 13.1 2.3, voir aussi Connecteur auxiliaire Connecteur segment (du -) 2.3, voir aussi Connecteur de segment Connecteur(s) (de.) 13.2, voir aussi connecteur auxiliaire, de segment Distribution (des -) sur un segment-châssis A.1.8 Indication de la consommation (des -) 13.6 M.8 Insertion sous tension 13.4, Fig 29 Panneau avant (des -) Puissance dissipée (par les -) 133.2 Refroidissement (des -) 133, 133.3 Températures (des -) 13.3, 13.3.1 13.5 Voyants d'activité (des -) MS (Sélection de mode) 3.3.4 Interprétation (de-) dans cycles données Table VII Spécification des types d'adresses (par-) Table V Multi-module Voir aussi transfert de données N multi-module N NIM Niveaux des signaux ECL Notations (des signaux) NTA (Adresse du prochain transfert) 23 12.1, A.1.1 2.2 23,4A, 8.8 o Opération nulle Opérations (Fonctionnement) adresse verrouillée (- à) blocs (- par) 23, 53 2.3, 4, 5, 53 5.3 53, voir aussi Transferts de blocs 5.1 caractéristiques de cadencement 5.1.2 des signaux de l'Esclave 5.1.1 des signaux du Mtre diagramme d'état 5.6, figs 20, 21 diffusion (- de) 4.3, voir aussi Diffusion nul (- en) 53 53, 11, voir aussi pipe-line (- en) Transfert en pipe-line 1.2.7, 4.5 scrutation données éparses (- de) 4.5 sélection par configuration (- en) 5.3 simples 53 verrouillage d'arbitrage (- à) LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU 1.2.10, 9, 9.1 Interruption(s) Demande de service (SR) (des -)3.3.18, 8.13, 8.14, 8.16, 9.2 Dispositif de service (des -) (ISD) 2.3, 8.13, 8.16, 9.2 Gestionnaire de demande de service 9.2 (SRH) (des -) Opération (d'-) 9.1 Registres (pour) (CSR#2, A-F, A0-F, B0-BF, C0-CF) 8.5, 8.13, 8.16 Introduction (à la norme FASTBUS) ISD (Dispositif de service des interruptions) 8.13, 8.16, 9.2 A.1.1 Isolement d'un récepteur de bus ECL 935 ©IEC:1996 - 212 - M N Near-Side (of an SI or BI) Next Transfer Address (NTA) MM Notations NTA (Next Transfer Address) Null Operation 2.3, 10, Fig 21, 10.1 2.3, 4.4 2.3 2.2 2.3, 4.4, 8.8 2.3, 5.3 Operation(s) 2.3, 4, 5, 5.3 , Address Locked 5.3 , Arbitration Locked 5.3 , Block 5.3, See also Block Transfers , Broadcast 4.3, See also Broadcast , Null 5.8 4.5 , Pattern Select , Pipelined 53, 11, See also Pipelined Transfers , Single 53 Sparse Data Scan (SDS) 1.2.7, 4.5 5.6, figs 20,21 , state diagrams 5.1 ti ming requirements 5.1.1 , Master signal 5.1.2 , Slave signal See SI, Operation passing Operation passing P 33.11 PA (Parity) 8.17 Parameter Space Parameter Space register (CSR#8000 0000 8.17 BFFF FFk k) 23, 3.3.11 Parity (PA) 3.3.10 Parity Enable (PE) 83.2 Parity Error 23, 4.5 Pattern Select PE (Parity Enable) 3.3.10 23, 6.1 Pending Master 23, 2.4 PI (Processor Interface) 2.3, 53,11 Pipelined Transfers 11.3 , FIFOs 11.3 , Data transfer errors 11.1 , terminations of 2.3, 14.6, See also Slot Position 15 Power provided on Segment 13.3.2 Power dissipation L.1, M.1 Power interconnections 3.3.27, 14.2.4 Power lines 5.5 Power on, Device response to I Power supplies, typical 23, Primary Address Primary Address Cycle 23, 5.2 , Address time SS response Table VI , Master response to AK(u) 5.23 5.2.1 , Master sequence for asserting AS 5.2.2 , Slave response to AS (u) LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU 2.3, 4.1 MA (Module Address) 1.2, 2.3 Master D Master requirements, implementation examples Master, Pending See Pending Master Master Response timeout periods Table A.II 1.2, 2.3 Mastership 2.1 May Minimum pulse down time 2.3 Mode Select (MS) 33.4, See also MS Module(s) 2.3, 13, F activity indicators 13.5 Address (MA) 2.3, 4.1 Auxiliary Connector 2.3, See also Connector(s), Auxiliary Circuit Board 2.3,13.1 connector(s) 13.2, See also Connector(s), Auxiliary and Connector(s), Segment cooling 13.3, 13.3.3 , ECL, distribu tion in Crate Segment A.1.8 front panel 13A, Fig 29 live insertion M.8 power dissipation 13.3.2 power requirements, labeling of 13.6 Segment Connector 2.3, See also Connector(s), Segment Supplementary Board 2.3, 13 temperatures 13.3, 13.3.1 Module Address (MA) 2.3, 4.1 See Device IDs Module IDs MS (Mode Select) 33.4 Table V , Address type specification Table VII interpretation for Data Cycles N Multimodule Data transfers - 213 - P PA (parité) Panneau avant (de module FASTBUS) Paramètre Espace Registre de l'espace - (CSR#80000000 3.3.11 13.4 8.17 -BHk1r) Protocole d'accès assuré Protocole FASTBUS (FBP) Puissance dissipée fournie au segment 2.3, 6.1 2.3 13.3.2 15 R RB (Remise zéro du bus) 3.3.19, 5.4 intégré 5.4.2 Positionnement (de -) par le Mtre 5.4.1 Réponse du dispositif (à -) 5.4.2 Utilisation de la ligne (-) 5.4 RD (Lecture de données) 3.3.9 Réalisation en ECL (des modules FASTBUS)A.1, C2 Récepteurs de bus pour interconnexion ECL B.4 face avant Refroidissement d'un châssis d'un module 143 13.3, 13.3.3 Registre(s) Voir sous CSR compteur de mots (mtre/esclaveXCSR#18) 8.19 compteur de mots/Mtre (CSR#19) 8.20 de compte de mots (CSR#5) 8.8 de contrôle et d'état 23, voir aussi CSR 8.12 de contrôle temporisateur (CSR#9) 2.3, 11, 11.1, 11.3, de sauvegarde J.5.1, J.5.2, J.5.3 de sous-ensemble de disp (CSR#70 81) 8.15 défini par utilisateur (CSR#1) 8.4 des ID d'un dispositif (CSR#0) 8.3.1 d'adresse de base 10.8 8.7 d'adresse utilisateur (CSR#4) 8.9 d'autotest (CSR#6) d'esp param (CSR#8000 0000-BFFF FFFF) 8.17 8.14 util pour dem de serv (CSR#20 3F) 3.3.19, 5.4 Remise zéro du bus (RB) Réponse du calcntarwur hôte message d'erreur J.4 d'un dispositif la mise sous tension 5.5 5.4.2 d'un dispositif RB Réponses SS (sur l'état de l'Esclave) Table VI, 53.2, 533, Table Villa, Table VIUb, J sur l'état de l'Esclave Voir Réponses SS A.1.5 Résistances d'adaptation ECL RH (Commutateur marche/arrêt) 23,7.4, 14.4 RX 3.324 s 93 Saturation de la ligne SR Scrutation des données éparses (SDS) 12.7, 23, 4.5 SDS (Scrutation des données éparses) 12.7, 23, 45 23, 4.1, 4.4 secondaire (Adresse -) 12, 23 Segment(s) 4.1 Adressage (d'un -) Connecteur (de -) Voir sous Connecteur(s) d'extension 12, 23 12, 23 Extension (de -) Interconnexion (de -) 2.3, voir SI 2.3, 10.7.6 Interconnexion (de -) active Interconnexion (de -) réservée 23, 10.7.6 2.3, voir aussi Segment-câble -câble -châssis 2.3, 12, 142 23,16 Segment-câble C.1 Caractéristiques électriques (d'un -) 162, Connecteur et aff contacts (pour -) Table XXIIa, Table XXIIb Logique ancillaire (pour -) 7.7 C Réalisation C.2 Réalisation en ECL (d'un -) 16.1 Signaux (sur un -) LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU 8.17 Parité (PA) 2.3, 3.3.11 erreur 8.3.12 mise en service 3.3.10 PE (Mise en service de la parité) 3.3.10 Période de réessai ECL 2.3, A.1.3 Période du temporisateur d'attente 2.3, 5.5.1, 8.12 PI (Interface calculateur) 23, 2.4 pipe-line (Transferts en -) Voir Transferts en pistage des mutes (Mode de -) 23,105.1, J.1.7 Position (des modules) 23, 14.6, voir aussi Emplacement Pouvoir (dans la norme) 2.1 primaire (Adresse -) 2.3, Processeur hôte 23 Protection M Bancs de test M.5 Carte circuit M2.1, M.5 Fond de panier M.3 Fusibles M2.1 Surcharges en courant M.2 Surveillance M22, MA Système (de protection M.4 global des baies 935 © CEI:1996 935 © IEC:1996 - 213 - R RB (Reset Bus) 3.3.19, 5.4 5.4.2 , Device response to , integrated 5.4.2 , Master assertion of 5A.1 ,useof 5.4 RD (Read) 3.3.9 Read Line (RD) 33.9 Read Cycle 2.3 Rear mounted circuit boards 14.2.5, 14.5, Fig 35, G.3 Receivers for ECL front panel interconnections B.4 Registers See CSR Reserved lines 2.3, 3.3.27 Reset Bus (RB) 3.3.19, 5.4 Response Timeout periods 5.1.1, Table A.II Response Timer 23, 5.1.1, 52.1, 52.3, 7.1.2, 8.12 A.1.4, Table A.II Response times Restricted Use Lines, Terminated (TR) 3.3.25, 7.5 Restricted Use Lines, Unterminated (UR) 33.26, 3.4.1 Retry Period 2.3, A.1.3 2.3, 7.4, 14.4 RH (Run/Halt Switch) Route Table 2.3, See SI, Route Table 2.3, 10.5.1, J.1.7 Route Tracing Mode 7.6, 14.4 Run/Halt connector 7.4 Run/Halt Control Run/Halt Switch (RH) 23, 7.4, 14.4 RX 33.24 S SDS (Sparse Data Scan) Secondary Address Secondary Address Cycle 2.3, 1.2.7, 4.5 23, 4.1, 4.4 2.3, 4.1, 4.4 1.2, 2.3, Segment 4.1 Address Cable (Cable Segment) 2.3, See also Cable Segment , Crate (Crate Segment) 1,2, 23,142 Connector See Connector(s), Segment , Extended 12,23,42 Extender 12, 23 Interconnect 2.3, See also SI Interconnect, Active 23,10.7.6 Interconnect, Reserved 2.3, 10.7.6 Selective Set and Clear Functions 8.1, Table X Self Test register (CSR#6) 8.9 Serial Network Lines (RX and TX) 33.24 33.18, 9.2, 93 Service Request (SR) Service Request Handler (SRH) 23,9.2 Service Request, registers used (CSR#20-3F 8.14 2.1 Shall SHL (System Handshake Logic) 73 2.1 Should 1.2.2, 10.1, E SI(s) (Segment Interconnect) , Active 10.7.6 Address recognition 10.7.1 10.72 arbitration Arbitration Level, Far-Side (CSR#1) 10.5.2 Arbitration Level, Near-Side (CSR#8) 10.53 Base Address register 10.8 Broadcast Address modification 10.75 contention resolution 10.3, 10.73 See SI, CSRs Control and status Registers , CSRs 105 , CSR#0 (Status and Control) 10.5.1, Table XVIIa , CSR#1 (Far-Side Arbitration Level) 10.52 , CSR#8 (Near-Side Arbitration Level) 10.53 , CSR#9 (Timer Control) 10.5.4 , CSR#40 (Route Table Address) 10.5.5 , CSR#41 (Route Table Data) 10.5.6 , CSR#42 (Near-Side Geographical Address) 10.5.7 , CSR#43 (Far-Side Geographical Address) 10.5.8 , Device IDs (CSR#0) 10.5.1 10.5.9, , effects of various ac tions on CSR bits Table XVIII 10, Fig 21, 10.1 Far-Side 1Ds (CSR#0) 10.5.1 10.7.5 Geographical Address modifica tion Geographical Address register, 10.5.8 Far-Side (CSR#43) , LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU 6.1, 8.1.1 Prioritized Access Process or Interface (PI) 2.3 23,11,11.1, 113,J5.1,JS2,JS3 Protective Buffer Protection M M.3 , Back pl an e M.3 , Circuit board , Full-rack system M.4 M.2.1 , Fuses , Monitoring M.2.2, M.4 , Over current M.2 , Test stand M.5 Pulse Down Time, Minimum 2.3,5.1.1, 5.2.1, (Minimum Pulse Down Time) Table AIL 935 © CEI:1996 - 214 - E.1.5 Table de routage (d'un -) 6.3.1 Transmission de AR (par le -) des opérations 102,10.7.6 10.1 types (de -) Sign(al)(aux) 3.3.22, 3.3.27, Contacts (de ligne de -) Tables I et XX 2.2 Conventions (des - logiques) 12; 12.1 Exigences électriques (pour les -) Interconnexion en ECL sur face avant 3.1, voir aussi ECL Lignes du bus (de -) 14.2.4 Lignes (de -) Table I, 33, Table XX 3.4.1 Lim cour sur lignes et contacts F Lim tens sur lignes UR et cont F 3A.1 12.1, A.1.1 Niveaux (des -) 3.2 Nomenclature (des -) A.1, Réalisation en ECL (du bus de -) voir aussi ECL Table I, 3.1 Types (de -) 33.18, 9.2 SR (Demande de service) 92 SRH (Gestionnaire de demande de service) 3.3 SS (Etat de l'Esclave) 2.3, 43.1 Structure en arbre 3.3.7 Synchronisation des données (DS) 23 Système connecté 2.3, 7.3 système (Dialogue -) (pour diffusion) T Tables de routage Températures des modules Temporisateur d'attente (Période) Temporisateur de réponse long (Durées du -) Temps de réponse de l'Esclave en ECL d'établissement 2.3, voir aussi SI, tables de routage 13.3, 13.3.1 23, 55.1, 8.12 23, 5.1.1, 5.2.1, 5.23,7.12,8.12 5.1.1, 8.12 8.12 A.1.4, Table A.II Table A.II A.1.4, Table A.II 2.3, Table A.II minimal des impulsions l'état bas TP (Contacts T) TR (Lignes adaptées, d'usage restreint) 2.3, 5.1.1, 5.2.1, Table A.II 3.322 3.325 LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU 33.4, voir aussi MS Sélection de mode (MS) par configuration 2.3, 4.5 Séquence de fin 2.3, SHL (Logique de dialogue système) 7.3 1.2.2, 10.1, E SI (Interconnexion(s) de segment) actif 10.7.6 Arbitrage (du -) 10.7.2 avec conversion 10.1 Contraintes de séquencement 10.7.9 Côté lointain (dans un -) 10, 10.1, Fig.21 proche (dans un -) 10.1 CSR (d'un -) 10.5 CSR#0 (Contrôle et état) 10.5.1, Table XVIIa CSR#1 (Niveau d'arbitrage côté lointain) 10.5.2 CSR#8 (Niveau d'arbitrage côté proche) 1053 CSR#9 (Contrôle du temporisateur) 10.5.4 CSR#40 (Adresse table de routage) 105.5 CSR#41 (Données de la table de routage) 10.5.6 CSR#42 (Adresse géographiqueW du côté proche) 10.5.7 CSR#43 (Adresse géographique du côté lointain) 105.8 Dispositifs (ID des)(CSR#0) (dans un -) 10.5.1 Effets des différentes actions sur bits des CSR 10.5.9, Table XVIII Etat et contrôle (CSR#0) 105.1 ID (CSR#0) 105.1 Modification adresses de diff (par un -) 10.7.5 d'adresse géographique (par -) 10.7.5 Niveau d'arbitrage côté lointain (CSR#1) 10.5.2 proche(CSR#8) 1053 Reconnaissance des adresses (par -) 10.7.1 Registres contrôle et état Voir SI (CSR de -) Règlement des conflits (de -) 10.3, 10.7.3 Registre adresse de table de routage (CSR#40) 105.5 géographique, côté lointain (CSR#43) 10.5.8 proche (CSR#42) 10.5.7 de contrôle du temporisateur (CSR#9) 10.5.4 données de table de routage (CSR#41)10.5.6 d'adresse de base (d'un -) 10.8 Réponse (d'un -) RB 10.7.8 10.7.4 Réponses négatives (d'un) réservé 10.7.6 10, 10.1, Fig 21 sans conversion Table(s) de routage (d'un -) 10.4, 10.6.1, 10.6.2 Transmission de AR (par le -) 63.1 10.2, 10.7.6 des opérations Utilisation et génération de la parité 10.7.7 E, E.1.1 type S-1 Caractéristiques générales (d'un -) E.1 Champ d'adresse de groupe (dans un -) E.1.4 Connecteur du segment-câble (d'un -) E.13 ŒR#0 (ID, état et contrôle) (dans un -) E.1.6 Etat et contrôle (CSR#0) (par un -) E.1.6 E.1.2 Format (d'un -) E.1.6 ID d'un disp (CSR#0) (dans un -) E.1.7 Registre NTA (d'un -) 935 © IEC: 1996 - 214 - Slave Status responses Slot Sparse Data Scan (SDS)' SR (Serv ice Request) SRH (Service Request Handler) SR Line saturation See SS responses 2.3, 14.6 12.7, 2.3, 4.5 3.3.18, 9.2 9.2 9.3 SS (Slave Status) 3.3.6 SS responses (Slave Status responses) Table VI, 53.2, Table Villa, Table VIIIb, 5.3.3, J Static Charge Discharge 13.1.1, 14.7 , Contacts for 14.7 13.1.1 , Grounding for System Handshake (for Broadcast) 2.3, 7.3 T Temperatures, Module 133, 133.1 23, Termination sequence 7.5, 7.6, A.1.5 Terminators Terminators for ECL f ro nt panel interconnections B.4 M.5 Test stands 23, See also Response Timeout Timeouts Periods, Response Timer 8.12 Timer Control register (CSR#9) 8.12 Tuner Periods 12.11, Timing 5.1.1 , Master signal 5.1 , Master/Slave 5.1.2 , Slave signal 3.3.22 T pins (TP) 3.3.22 TP (r pins) 3.325 TR (Restricted Use Lines, Terminated) See Block Transfers and Transfers Pipelined Transfers 13.7 Transients Tree structure 2.3, 4.3.1 TX 3.3.24 U UR (Restricted Use Lines, Unterminated) 3.326, 3.4.1 8.7 User Address register (CSR#4) User defined register (CSR#1) 8.4 w Wait (WT) Wait Timeout Period Word count register (CSR#5) 3.3.12, 5.13 23, 5.5.1, 8.12 8.8 LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU Geographical Address register, Near-Side (CSR#42) 10.5.7 Near-Side 10.1 10.7.4 negative responses , non-transforming 10, Fig 21, 10.1 Operation passing 10.2, 10.7.6 Parity use and generation 10.7.7 passing of AR 6.3.1 10.7.6 Reserved response to RB 10.7.8 10.4, 10.6.1, 10.6.2 Route Table(s) Route Table Address register (CSR#40) 105.5 Route Table Data register (CSR#41) 10.5.6 Status and Control (CSR#0) 10.5.1 Timer Control register (CSR#9) 105.4 timing requirements 10.7.9 , Transforming 10.1 Type S-1 E, E.1.1 , Cable Segment Connector E.1.3 Control and Status (CSR#0) E.1.6 , CSR#0 (ID, Status and Control) E.1.6 Device ID (CSR#0) E.1.6 format E.1.2 front panel features E.2 general features E.1 Group Address Field E.1.4 NTA Register E.1.7 Route Table E.1.5 Types 10.1 Signal(s) bus lines 14.2.4 conventions 2.2 current limits for Signal lines and F Pins 3.4.1 , ECL fiat panel interconnections B.1, See also ECL , ECL implementation A.1, See also ECL 12.1, A.1.1 levels lines Table I, 3, 3.3, Table XX nomenclature 3.2 pins 33.22, 3.3.27, Table I, Table XX requirements 12,12.1 types Table I, 3.1 voltage limits for UR lines and F pins 3.4.1 Skew Time 2.3, Table AM 1.2, 2.3 Slave Slave, Attached 2.3, 5.2.2 Slave Response lines,/signals (SS) 33.6, See also SS responses Table A.II Slave Response Times - 215 Voir aussi transferts de données multimodules N 2.3, 53,11 Transferts en pipe-line 11.3 Erreurs (de - de données) 11.3 FIFO 11.1 Terminaisons (des -) 2.3, 1.2.5, 11 Transfert(s) de blocs 11.3 Erreurs (de -) de données 11.3 FIFO 11.2 Incrémentation adr int dans - Voir aussi transfert Multimodule de données multimodules N 11.1 Terminaison (des -) Voir Transferts (Transferts en pipe-line) en pipe-line 13.7 Transitoires Transmission des opérations Voir SI, transm des opér 3.3.24 TX 935 © CEI:1996 Transferts de données UR (Lignes non adaptées d'usage restreint) usage restreint (Lignes d'-) 33.26, 5.1.3 Voir Lignes d'usage restreint w WT (Attente) 3 2, 5.1.3 LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU U 935 © IEC:1996 - 215 - Word count register, Master/slave (CSR#18) 8.19 Word count register, Master (CSR#19) 8.20 Write (Write Cycle) 23 WT (Wait) 3.3.12, 5.1.3 LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU LICENSED TO MECON Limited - RANCHI/BANGALORE FOR INTERNAL USE AT THIS LOCATION ONLY, SUPPLIED BY BOOK SUPPLY BUREAU ICS 27.120 Typeset and printed by the IEC Central Office GENEVA, SWITZERLAND