Ghộp chuỗi ảo bậc thấp (VCAT của VC-m).

Một phần của tài liệu Tìm hiểu hệ thống mạng NG SDH (Trang 41)

GHẫP CHUỖI ẢO (VCAT) 3.1 GIỚI THIậ́U Vấ̀ GHẫP CHUễ̃I (Concatenation).

3.3.2. Ghộp chuỗi ảo bậc thấp (VCAT của VC-m).

Ghộp ảo bậc thấp LO-VCAT ghộp X lần cỏc tải VC-11, VC-12 hoặc VC2 (VC-11/12/2-Xv, X=1..64).

Một VCG được xõy dựng từ cỏc VC11, VC12 hoặc VC2 sẽ cho tải gấp X lần VC11, VC12 hoặc VC2, do đú dung lượng sẽ gấp X lần 1600, 2176 hoặc 6784kbit/s. Cỏc thành viờn của VCG sẽ được phỏt một cỏch độc lập qua mạng, do đú trễ chờnh lệch cú thể xảy ra giữa cỏc thành viờn độc lập của một VCG và chỳng sẽ được bự tại node đớch trước khi được nhúm lại.

Một cơ chế đa khung sẽ được thực thi trong bit 2 của K4. Bit này gồm số dóy SQ và chỉ thị đa khung MFI, cả hai phần này đều hỗ trợ việc sắp xếp lại cỏc thành viờn của VCG. Node đớch MSSP sẽ đợi đến khi thành viờn cuối cựng đến đớch và sau đú sẽ bự trễ (tới 256ms). Cần lưu ý rằng bản thõn K4 đó là một chỉ thị đa khung, nú được nhận sau mỗi 500μs, sau đú cứ 512 ms thỡ toàn bộ dóy đa khung sẽ được phỏt lại.

Mỗi VC-1/2 cú một mào đầu riờng. Cấu trỳc khung cũng tương tự như VC- 3/4Xv được trỡnh bày trong hỡnh 3.10.

Bit thứ 2 của byte K4 của VC-1/2 POH được sử dụng để mang thụng tin về thứ tự VC-1/2 và thứ tự khung. Một chuỗi gồm 32 bit nối tiếp (hỡnh thành từ 32 đa khung, mỗi đa khung cú 4 khung) được sắp xếp như hỡnh 3.10. Chuỗi bit này được lặp lại sau mỗi 16 ms (32 bit x 500μs/bit) hay sau mỗi 128 khung.

Cỏc bit [1…5] là trường chỉ thị đa khung MFI. Với 5 bit MFI nú cho phộp độ trễ lờn tới 512ms , bằng 32 lần độ dài đa khung (32 x 16ms). Cỏc bit [6…11] là trường chỉ thị thứ tự SQ. 21 bit cũn lại được dựng để dự trữ cho tương lai được thiết lập bằng ‘0’.

42

Hỡnh 3.10: Cấu trỳc đa khung tổng VC-1/2-Xv.

MFI là một bộ đếm khung, tăng lờn một sau mỗi khung. Chỉ thị số thứ tự SQ nhận biết thứ tự cỏc VC-1/2 riờng lẻ của VC-1/2-Xv. Mỗi VC-1/2 riờng lẻ của VC- 1/2-Xv cú một số thứ tự cố định duy nhất trong khoảng từ 0 tới (X-1) (Hỡnh 3.9).

43

Hỡnh 3.11: Cấu trỳc đa khung VC-1/2-Xv.

500às

500às

44

Bảng 3.5: Trỡnh bày dung lượng tải trọng của VC-1/2Xv.

VC-m-Xv

(X = 1…64) VC-m p Dung lượng tải trọng

VC-12-Xv VC-11-Xv VC-12 VC-11 34 25 X*2.176 Kbit/s X*1.600 Kbit/s

Giỏ trị của X bị giới hạn từ 1 tới 64 bởi vỡ khụng thể sắp xếp nhiều hơn 63 VC-11 hoặc VC-12 vào một VC-4 và do đú trường SQ bị giới hạn và cú 6 bit.

Một phần của tài liệu Tìm hiểu hệ thống mạng NG SDH (Trang 41)

Tải bản đầy đủ (DOC)

(106 trang)
w