Khối điều khiển trung kế

Một phần của tài liệu tổng đài điện tử số acatel1000-e10 (Trang 34)

III. Giao tiếp của tổng đài

3. Khối điều khiển trung kế

URM cung cấp chức năng giao tiếp giữa OCB 283 và PCM bên ngoài.Các PCM này có thể từ

− Tổng đài vệ tinh CSND và từ bộ tập chung thuê bao xa CSED

− Tổng đài khác sử dụng báo hiệu kênh riêng hay báo hiệu kênh chung số 7

− Từ thiết bị thông báo số ghi sẵn trong Alcatel Ngoài ra URM còn thực hiên các chức năng sau:

− Biến đổi mã nhị phân thành mã HDB3 (h ớng từ PCM->LR) và ng ợc lại từ mã HDB3 thành mã nhị phân (hớng từ LR->PCM)

− Biến đổi 8 bit trên PCM thầnh 16 bit trên LR

− Chiết và xử lý các tín hiệu báo hiệu đờng trong TS#16(hớng từ PCM->OCB 283)

− Chèn tín hiệu đ ờng vào trong TS#16(h ớng từ OCB 283->PCM)

4. Khối quản trị thiết bị phụ trợ(xem hình 3.3) ETA có các chức năng sau:

− Tạo âm báo (Tone) : GT

− Thu phát tín hiệu đa tần : RGF

− Thoại hội nghị : CCF

− Cung cấp đồng hồ cho tổng đàiGT RGF

LR LR TS

Hình 3.3 : Chức năng của khối ETA

5. Quản lý mạng báo hiệu số 7 PC và quản lý giao thức báo hiệu số 7 PUPE

PC thực hiện việc quản trị mạng báo hiệu số 7 nh sau :

− Quản trị mạng báo hiệu số 7(một phần mức 3)

− Phòng vệ PUPE

− Các chức năng giám sát khc

PUPE thực hiện chức năng xử lý giao thức báo hiệu số 7 nh sau:

− Xử lý mức 2(mức liên kết báo hiệu )

− Định tuyến bản tin

6. Xử lý cuộc gọi MR (Xem hình 3.4)

Khối xử lý cuộc gọi MR cho phép thiết lập và huỷ bỏ đấu nối cho các cuộc gọi .MR sẽ tham khảo dữ liệu của TR để đa ra quyến định xử lý cuộc gọi theo danh mục tín hiệu báo hiệu nhận đợc nh xử lý cuộc gọi mới,giải phóng thiết bị điều khiển chuyển mạch ...Ngoài ra MR còn thực hiệ các chức năng quản trị khác nh điều khiển kiểm tra trung kế quan trắc đột xuất

MR có cấu trúc đa thành phần ,gồm phần trao đổi (MLMR/E) và 1 đến 4 Macro (MLMR/M) ,1 Macro gồm 512 thanh ghi , trong đó các thanh ghi đầu và cuối của mỗi Macro không đợc sử dụng cho tín hiệu gọi mà dùng để quan trắc đo kiểm Hình 3.4 : Cấu trúc phần mềm đa thành phần MR MR Macro MLMR/M1 MLMR/M2 MLMR/M3 MLMR/E 0 0 0 0 0512 512 512 512

Một cuộc gọi sẽ chiếm 1 thanh ghi trong Macro nào đó . Khi có hai hay nhiều hơn MR cùng làm việc thì chúng sẽ làm việc ở chế độ chia tải tự động

7. Cơ sở dữ liệu TR

TR có chức năng quản lý và phân tích cơ sở dữ liệu về các nhóm mạch trung kế và thuê bao.TR cung cấp cho MR các đặc tính của thuê bao và trung kế theo yêu cầu của MR để thiết lập và giải phóng các đấu nối cho các cuộc gọi .TR cũng bảo đảm sự thích nghi giữa các số liệu và địa chỉ nhóm trung kế hay thuê bao . TR đợc chia làm hai vùng

− Vùng dành cho thuê bao trong đó có các FILE liên quan đến con số thuê bao,con số thiết bị và các dịch vụ nếu có

− Vùng dành cho trung kế trong đó có các FILE dành cho trung kế ,nhóm trung kế,hệ thống báo hiệu có liên quan

8. Khối đo l ờng và tính c ớc TX (xem hình 4.5)

Chức năng của khối này là tính cớc cho các cuộc thông tin có ký hiệu là MLTX. Nó có chức năng sau

− Tính số lợng cớc cho mỗi cuộc thông tin

− Lu trữ số liệu cớc của các thuê bao trung tâm chuyển mạch phục vụ

− Cung cấp thông tin cần thiết để lấy hoá đơn chi tiết cho OM

Khối tính cớc TX cũng có cấu trúc đa thành phần nh MR với TX/E và TX/M.TX/M gồm 4 Macro , mỗi Macro có 2048 thanh ghi.Mỗi thanh ghi trong Macro sẽ phục vụ giám sát cho một cuộc gọi .Ngoài ra TX còn thực hiện quan trắc thuê bao và trung kế .Hai MLTX sẽ làm việc trong chế độ chia tải động

Hình 3.5 : Cấu trúc phần mềm đa thành phần TX

9. Khối quản trị đấu nối GX

GX có chức năng phòng vệ và xử lý các đấu nối khi nhận đợc:

− Các yêu cầu đấu nối và ngắt đấu nối từ MR hoặc MQ

− Các đấu nối đợc truyền từ COM

GX giám sát các tuyến nhất định của phân hệ đáu nối và điều khiển theo

MLTX/M0 MLTX/M1 MLTX/M2 MLTX/M3 MLTX/E 0 0 0 0 02047 2047 2047 2047

10. Khối phân phối bản tin MQ

MQ có chức năng định dạng và phân phối một số bản tin nội bộ nhất định. Ngoài ra MQ còn thực hiện

− Giám sát các đấu nối bán cố định : đờng số liệu

− Xử lý và chuyển các bản tin từ ETA và GX

Các trạm trợ giúp MQ hoạt động nh cổng giao tiếp cho các bản tin cho các vòng ghép thông tin

11. Vòn g ghép thông tin MIS, MAS

Hệ thống thông tin dới dạng vòng ghép với số lợng từ 1 đến 5 vòng đợc sử dụng để chuyển các bản tin từ trạm này sang trạm khác trong hệ thống OCB 283 với giao thức thông tin phù hợp với chuẩn IEE 802.5.Vòng thông tin ở đây có hai loại mà về nguyên lý là giống nhau

− Vòng ghép liên trạm (MIS) : Trao đổi các bản tin giữa các SMC hoặc giữa các SMC với SMM

− Vòng ghép truy nhập ttrạm điều khiển chính (MAS: Trao đổi giữa các bản tin giữa SMC và SMA, SMT và SMX

12. Chức năng vận hành và bảo d ỡng OM

Các chức năng của phân hệ vận hành và bảo dỡng do phần mềm OM thực hiện . Điện thoại viên có thể truy nhập tất cả các phần mềm và phần cứng thông qua các máy tính của phân hệ OM nh : Bàn điều khiển , môi trờng từ tính ,thiết bị đầu cuối thông minh. Các chức năng của OM đợc chia làm hai loại

− ứng dụng điện thoại

− ứng dụng hệ thống

Ngoài ra OM còn thực hiện:

− Nạp phần mềm và dữ liệu cho các khối đấu nối.Các khối điều khiển và cho các khối truy nhập thuê bao

− Cập nhật và lu trữ thông tin về hoá đơn chi tiết

− Tập chung các số liệu cảnh báo từ các trạm đấu nối và điều khiển thông qua mạch vòng cảnh báo MAL

− Phòng vệ tập chung của hệ thống

OM cho phép thông tin hai chiều với mạng vận hành và bảo dỡng tại mức vùng và mức quốc gia TMN

III. Phân tích cấu trúc chức năng phần cứng của tổng đài A1000 E10

1. Trạm điều khiển chính SMC

.1 Vai trò trạm điều khiển chính

Trạm điều khiển chính SMC thực hiện các chức năng sau:

− Thiết lập và giải phóng cuộc nối,đo kiểm trung kế,quan trắc,do phần mềm xử lý gọi MLMR đảm nhiệm.

− Cơ sở dữ liệu của thuê bao và trung kế MLTR

− Tính cớc cho các cuộc thông tin và quan trắc thuê bao trung kế MLTX

− Phân phối bản tin và quản trị các đấu nối bán cố định MLMQ

− Quản trị và phòng vệ các đấu nối tạm thời MLGX

− Điều khiển ,quản trị mạng báo hiệu số 7 và phòng vệ PUPE – MLPC

− Điều khiển thông tin,xử lý các ứng dụng cho điểm chuyển mạch dịch vụ SSP-MLCC

− Quản trị các dịch vụ cho ứng dụng của điểm chuyển mạch dịch vụ SSP-MLGS

1.2 Vị trí của trạm điều khiển chính

Trạm điều khiển chính đợc đấu nối với các thành phần sau:

− Với mạch vòng thông tin liên tạm MIS:Để trao đổi thông tin giữa các trạm điều khiển chính SMC với nhau và với trạm vận hành và bảo dỡng SMM .Tổng đài luôn có 1 MIS

− Với mạch vòng truy nhập giữa các trạm MAS trao đổi thông tin với trạm điều khiển thiết bị phụ trợ SMA,trạm điều khiển trung kế SMT và trạm điều khiển ma trận chuyển mạch SMX.Tổng đài có thể có từ 0 đến 4 MAS tuỳ theo cấu hình

− Với mạch vòng MAL để truyền các cảnh báo từ các trạm tới trạm SMM

1.3 Cấu trúc chức năng của trạm điều khiển chính SMC

1.3.1 Cấu trúc tổng quan của một trạm đa xử lý (xem hình 3.6)

Hình3.6 : Cấu trúc một trạm đa xử lýBUS BSM

Couper Hay Bộ nhớ Hay Bộ xử lý Giao tiếp BL Giao tiếp BSM Bộ nhớ riêng B ộ xử lý Giao tiếp BL Giao tiếp BSM Vùng nhớ cục bộ Vùng nhớ chung Giao tiếp BSM BUS BL

Một trạm đa xử lý trong tổng đài A1000 E10 thờng đợc xây dựng xung quanh hệ thống đa xử lý A8300,hệ thống này gồm:

− Một hay nhiều bộ đấu nối(Coypler)

− Một hay nhiều bộ xử lý

− Đấu nối với nhau bằng BUS

− Thông tin qua bộ nhớ chung

Thông tin hai chiều giữa các hệ thống do hệ thống cơ sở (HYP) chỉ đạo Trong cấu trúc này bộ nhớ chia làm hai vùng:

− Vùng nhớ cục bộ

− Vùng nhớ chung:Vùng nhớ chung đợc chia thành nhiều vùng nhỏ ,với địa chỉ riêng biệt của từng vùng ,tơng ứng với địa chỉ truy nhập của từng àp trên BUS,nhằm tránh xung đột

1.3.2 Cấu trúc của một trạm điều khiển chính (xem hình 3.7)

Hình 3.7 : Cấu trúc chức năng của trạmMC

Trạm điều khiển chính SMC bao gồm

− Một bộ đấu nối CMP

− Một bộ xử ký chính PUP

− Một bộ nhớ chung MC

CMP PUP MC PUS1 PUS4

CMS1 CMS4

BUS BSM

MAS1 MAS1

MIS1

− 1-4 bộ xử lý phụ PUS

− 1- 4 bộ đấu nối phụ CMS

1.3.3 Cấu trúc phần cứng của trạm điều khiển chính (xem hình 3.8)

Hình 3.8 : Cấu trúc phần cứng trạm SMC

Trạm điều khiển chính SMC đợc tổ chức xung quanh BUS giữa các trạm đa xử lý BSM 16 bit.Các bản mạch in nối tới BSM để trao đổi thông tin với nhau

− Trong SMC có 13 bảng mạch in nối tới BSM:

− Một bảng mạch ACAJA kết hợp với một bản mạch in ACAJB làm nhiện vụ quản lý việc trao đổi thông tin giữa MIS với các phần tử trên BUS BSM của trạm SMC

− 1 đến 4 bảng mạch in ACAJA kết hợp với 1 đến 4 mạch in ACAJB để quản lý việc trao đổi giữa MAS với các phần tử trên BUS BSM của trạm SMC

− 1 đến 3 bảng mạch in ACMCQ(hoặc một bảng mạch in ACMCS) thực hiện chức năng là bộ nhớ chung

− Một bảng mạch in ACUTR thực hiện chức năng xử lý chính PUP Vòng cảnh báo MAL A C A J B A C A J A A C U T R A C M C S A C U T R A C U T R ACAL C V C V CMP

PUP MC PUS1 PUS4 MIS 5V 5V A C A J A A C A J B A C A J A A C A JB CMS4 CMS1 MAS1 MAS4 Phân phối kép 48V CMP BSM

− 4 bảng mạch in ACUTR thực hiện chức năng xử lý phụ PUS

Bảng mạch in ACALA không đợc nối với BUS BSM mà nối với mạch vòng cảnh báo MAL để thu thập và chuyển cảnh báo nguồn từ trạm SMC đến cho trạm SMM xử lý.

a) Bảng xử lý ACUTR

Chức năng và vị trí của ACUTR (xem hình 3.9)

Bảng mạch ACUTR trong hệ thống OCB283 đợc tổ chức xung quanh

con vi xử lý 68020(ACUTR3)

hoặc vi xử lý 68030(ACUTR4),là một đơn vị xử lý cho các trạm đa xử lý đợc gọi là bộ xử lý chính PUP

Hình 3.9 : Vị trí của ACUTR

Bảng mạch in ACUTR đợc đấu nối với

• BUS BSM

• BUS nội bộ BL trong trờng hợp là bộ xử lý chính PUP

Một trạm điều khiển có thể có một hay nhiều bảng mạch in ACUTR nối với BUS BSM ,để truyền dữ liệu tới các mạch nhớ ACMCQ hay ACMCS

Đấu nối tới Bus trạm đa xử lý BSM xảy ra ở chế độ 16 bit (địa chỉ của nó nhỏ hơn 16 Mbyte) hoặc ở chế độ 32 bít (địa chỉ của nó lớn hơn 16 Mbyte). Chế độ 32 bít cho phép bộ xử lý 68020 đợc hoạt động hết khả năng (32 bít địa chỉ và 32 bít dữ liệu). Chế độ này đợc sử dụng một cách tự động khi địa chỉ đợc phát đi bởi bộ vi xử lý vợt quá 16 Mbyte

Tổ chức chung của ACUTR

Một bộ xử lý 32 bít làm việc ở tần số:

− Bộ xử lý 68020 của Motorola hoạt động ở 15,6 Mhz (ACUTR3) Bộ xử lý

khác (ACUTR4)ACUTR3 ACMCS

BUS BL

Bộ xử lý 68020 có thể truy nhập vào :

− Một bộ nhớ EPROM 128 Kbyte (Bộ nhớ chỉ đọc có thể xoá và lập trình).

− Một bộ nhớ DRAM (bộ nhớ truy nhập tự do) 4Mbyte đối với ACUTR3 hoặc 16 Mbyte đối với ACUTR4).

− Các thanh ghi (vị trí nhớ có độ dài 1 đến 2 từ dành cho các mục đích đặc biệt nh lu địa chỉ hoặc số liệu cần xử lý).

− Một giao tiếp bus nội bộ BL

− Một giao tiếp bus trạm đa xử lý đợc cấp bởi dãy cổng BSM

− Một vùng đấu nối đợc sắp xếp trong dãy cổng BSM.

Hình 2.8 : Giao tiếp giữa các trạm

b)Bảng nhớ chung 16 bit Mb ACMCS

Chức năng và vị trí của bảng nhớ ACMCS

Bảng mạch in ACMCS là bộ nhớ chung trong trạm điều khiển của OCB283.ACMCS đợc bảo vệ bằng mật mã tự sửa sai và có thể truy nhập thông qua BUS BSM và BL

Bảng mạch in ACMCS giao tiếp với :

Giao tiếp BL 680 x 0 EPROM 128 Kb DRAM x Mb Các thanh ghi Giao tiếp BSM BUS BL BUS BSM

− BUS BSM với việc xâm nhập có u tiên .BUS số liệu là BUS 16-Bit dành cho các địa chỉ nhỏ hơn 16 Mb còn loại 32 bit dành cho các địa chỉ nằm trong khoảng 16Mb tới 4Gb. Để hoạt động bảng mạch in cần phải nối tới bảng xử lý chính qua BSM

− BUS có khả năng truy nhập nhanh (DMA) tới bảng chủ.Bus số liệu này là một BUS 32 bit nhng nó chỉ có khả năng truy nhập tới các địa chỉ nhỏ hơn 16 bit. Bảng mạch in này không nhất thiết đòi hỏi một tuyến đấu nối với bảng mạch chủ thông qua BL

Tổ chức tổng quan của bảng mạch ACMCS

Bảng mạch in ACMCS bao gồm các thành phần cơ bản sau :

− Các giao diện với BSM và BL.Có một vùng địa chỉ đặc biệt chỉ có thể truy nhập thông qua BSM gọi là vùng liên kết gói(lonk-pack area).nó gồm có :

 Các thanh ghi lệnh và thanh ghi trạng thái

 Các bộ lọc và biên dịch địa chỉ

− 128 khối nhớ với mỗi khối 128,truy nhập thông qua BSM và BL

− Điều khiển truy nhập từng phần

c) Các bảng kết nối – Coupler ACAJA/ACAJB

Chức năng và vị trí của bảng kết nối :( xem hình 3.10)

Hình 3.10 : Vị trí của ACAJA/ACAJB

Bộ nối đợc tổ chức trên cơ sở 1 con xử lý 68020 và tạo cho nó có khả năng nối 1 trạm mà trạm này gồm 1 bus trạm đa xử lý tới 1 vòng ghép thông tin (token ring). Bộ nối này đợc liên hợp với các phần mềm thích hợp và thực hiện

Bảng ACAJB Bảng ACAJA Bảng ADAJ Các thành phần khác của trạm AAISM AAISM BL Vòng A Vòng B BUS BSM Đấu nối mạch vòng

đấu nối tới 1 vòng ghép liên trạm (MIS) hay 1 vòng ghép thâm nhập trạm điều khiển chính (MAS).

Bộ nối có thể phục vụ nh 1 bộ điều khiển trạm đối với các hoạt động khởi tạo và nạp phầm mềm. Nếu nó thực hiện chức năng nh vậy thì nó đợc đề cập đến nh là 1 "Bộ nối ghép chính" (CMP), ngợc lại nó đợc đề cập tới nh 1 " Bộ nối ghép thứ cấp" (CMS).

Tổ chức tổng quát của bộ kết nối

Bảng mạch ACAJA đợc tổ chức trên cơ sở bộ vi xử lý 32 bit 68020 của Motorola hoạt động ở 15.6 Mhz. Bộ vi xử lý 68020 có thể thâm nhập vào :

− 128 Kbyte EPROM

− 4 Mbyte DRAM

− Các thanh ghi (ICMAT, ICLOG )…

− 1 giao tiếp Bus trạm đa xử lý đợc cấp bởi một dãy cổng bus trạm đa xử lý.

− Một vùng kết nối đợc sắp xếp bên trong dãy cổng Bus trạm đa xử lý.

Hai bộ phối ghép vòng tín hiệu : 1 bộ đợc đặt ở ACAJA và 1 bộ khác trên ACAJB.

Hai bảng này đợc đấu nối với nhau thông qua 1 bus riêng ở sau giá máy. Nguồn cấp cho 2 bảng mạch là riêng rẽ, để bảo đảm không xảy ra sự nhiễu loạn đồng thời của 2 vòng trong trờng hợp có sự cố về nguồn.

Bảng ACAJB cũng tạo cho nó khả năng đọc số trạm (địa chỉ vật lý = APSM).

2. Ma trận chuyển mạch MCX

Một phần của tài liệu tổng đài điện tử số acatel1000-e10 (Trang 34)

Tải bản đầy đủ (PDF)

(100 trang)