Cấu trúc thí nghiệm hệ BESS

Một phần của tài liệu ứng dụng hệ điều khiển dead-beat nâng cao động học cho bộ nguồn trong mạng điện nguồn năng lượng mới và tái tạo (Trang 99)

Cấu trúc các khối thí nghiệm hệ BESS kết nối với lưới điện được xây dựng như sơ đồ hình 4.1. dSPACE 1104 AT FUSE R_Ch CT L C ILab IFab UZK BBTL BBGF P_abc IF Reset IF Reset AT-d CT-d IAF IL BBTL BBGF ILab IFab UZK P_abc Start_PBReset_PB Load BAUMULLER 24V Isolate Circuit AT0 PS 24VDC 24V 1~ 24V Uab Outside Panel Bettery

Số hóa bởi Trung tâm Học liệu http://www.lrc-tnu.edu.vn/

Mô hình các thiết bị thí nghiệm hệ BESS kết nối với lưới điện được thiết kế và lắp đặt như hình 4.2.

Hình 4.2 Bàn thí nghiệm hệ BESS.

Phần điều khiển:

-Card DS1104 trong máy tính PC -Card giao diện và hệ thống đo -Phần mềm Controller Desk

Sử dụng Board R&D DS1104 để nâng cấp khả năng cho máy tính trong việc điều khiển hệ thống. Phần cứng thời gian thực dựa trên công nghệ PowerPC cùng với giao diện vào/ra được thiết kế hợp lý khiến cho Board DS1104 trở thành một giải pháp lý tưởng cho việc phát triền các thuật toán điều khiển trong rất nhiều lĩnh vực của ngành công nghiệp. Board R&D DS1104 là một bằng chứng kinh điển chỉ cho ta thấy rằng: hệ thống năng lượng không phải bao giờ cũng cần thiết phải có chi phí cao.

Các thông số kỹ thuật chính Card 1104

Số hóa bởi Trung tâm Học liệu http://www.lrc-tnu.edu.vn/ Hình 4.3. Cấu trúc R&D DS1104.

Số hóa bởi Trung tâm Học liệu http://www.lrc-tnu.edu.vn/

Một phần của tài liệu ứng dụng hệ điều khiển dead-beat nâng cao động học cho bộ nguồn trong mạng điện nguồn năng lượng mới và tái tạo (Trang 99)