CHƯƠNG 1 : GIỚI THIỆU TỔNG QUAN
2.8. Mạch đo tín hiệu
2.8.5. Mạch nguyên lý hồn chỉnh
Sau khi đưa ra được các khối nguyên lý và chọn lựa linh kiện cho mạch điện, sơ đồ nguyên lý hồn thiện được thiết kế bằng phần mềm altium như hình 2.24 bên dưới.
Hình 2.24: Sơ đồ nguyên lý mạch đo tín hiệu
Hình 2.24 trình bày mạch nguyên lý đo đạc tín hiệu. Tại vị trí A cung cấp tín hiệu dao động Peak-Peak 19,4V, tần số 20khz đi qua hai cảm biến điện dung được mắc theo kiểu mạch cầu wheatstone. Tại hai điểm B1, B2 xảy ra sự chênh lệch điện thế, sau đĩ được đưa qua bộ khuếch đại cơng cụ với hệ số khuếch đại G = 51 mục đích để làm triệt tiêu nhiễu đồng pha đồng thời khuếch đại tín hiệu lên 51 lần. Tín
hiệu khuếch đại tại điểm C được đưa vào mạch lock in-ampifier, khuếch đại lock in được biết đến là sử dụng kĩ thuật tách sĩng nhạy pha để lấy ra chỉ thành phần tín hiệu đặc biệt tần số và pha của tín hiệu chuẩn. Các tín hiệu nhiễu ở tần số khác tần số chuẩn sẽ bị loại bỏ. Tín hiệu chuẩn và tín hiệu cần đo được nhân với nhau qua bộ mixer rồi sau đĩ tại điểm D đưa qua một bộ lọc thơng thấp với tần số cắt là fc = 33,87khz để loại bỏ thành phần tần số cao và nhiễu tần số cao. Khi chưa cĩ vi giọt đi qua cảm biến tín hiệu sẽ là điện áp một chiều do nhiễu và các tín hiệu xoay chiều tần số cao đã bị ngăn bởi mạch lọc thơng thấp. Khi cĩ vi giọt đi qua một cặp điện cực của tụ điện làm chênh lệch điện dung giữa hai đầu cảm biến dẫn đến tạo ra các đỉnh sĩng lên xuống tuần hồn nhau do cơ chế vi sai . Ta đưa tín hiệu đĩ vào bộ so sánh để tạo ra xung vuơng từ đĩ dễ dàng thu thập dữ liệu bằng vi điều khiển hoặc máy tính.