Đặc điểm chung của vi điều khiển DsPic30f4011

Một phần của tài liệu Thiết kế mạch điều khiển biến tần ba pha (Trang 34 - 36)

a. Khối xử lý trung tâm

- Tập lệnh cơ bản gồm 84 lệnh - Chế độ định địa chỉ linh hoạt

- Độ dài lệnh 24-bit, độ dài dữ liệu 16-bit - Bộ nhớ chương trình Flash 24 Kbytes - Bộ nhớ RAM độ lớn 1Kbytes

- Mảng 16 thanh ghi làm việc 16-bit - Tốc độ làm việc lên tới 40 MIPS

b. Bộ chuyển đổi tương tự số ADC

- Bộ chuyển đổi tương tự - số (ADC) 10-bit

+ Tốc độ lấy mẫu tối đa 1 Msps (Mega samples per second) + Tối đa 10 kênh lối vào ADC

+ Thực hiện biến đổi cả trong chế độ Sleep và Idle - Chế độ nhận biết điện thế thấp khả lập trình

- Tạo Reset bằng nhận diện điện áp khả lập trình

c. Các cổng vào ra I/O Port và các ngoại vi

- Dòng ra, vào ở các chân I/O lớn: 25 mA

- 3 Timer 16-bit, có thể ghép 2 Timer 16-bit thành Timer 32-bit - Chức năng Capture 16-bit

- Các bộ so sánh/PWM 16-bit

- Module SPI 3 dây (hỗ trợ chế độ Frame)

- Module I2C, hỗ trợ chế độ đa chủ tớ, địa chỉ từ 7-bit đến 10-bit - UART có khả năng địa chỉ hoá, hỗ trợ bộ đệm FIFO

d. Bộ xử lý tín hiệu số

- Nạp dữ liệu song song

- Hai thanh chứa 40-bit có hỗ trợ bão hoà logic

- Thực hiện phép nhân 2 số 17-bit trong một chu kì máy - Tất cả các lệnh DSP đều thực hiện trong một chu kì máy - Dịch trái hoặc phải 16 bit trong một chu kì máy

e. Một số đặc điểm khác

- Bộ nhớ Flash: ghi/xoá lên tới 10.000 lần (điều kiện công nghiệp) và trên dưới100.000 lần (thông thường)

- Bộ nhớ EEPROM: ghi/xoá lên tới 100.000 lần (điều kiện công nghiệp) và trên dưới1.000.000 lần (thông thường)

- Khả năng tự nạp trình dưới điều khiển của software

- Chế độ bảo vệ firmware khả lập trình

- Khả năng tự lập trình nối tiếp trên mạch điện ( In Circuit Serial Programming–ICSP)

- Có thể lựa chọn các chế độ quản lí nguồn: Sleep hoặc Idle

Một phần của tài liệu Thiết kế mạch điều khiển biến tần ba pha (Trang 34 - 36)

Tải bản đầy đủ (DOC)

(73 trang)
w