Sơ lược về PLA và PAL

Một phần của tài liệu Giáo trình Kỹ thuật số (Nghề: Cơ điện tử - Trung cấp) - Trường CĐ nghề Việt Nam - Hàn Quốc thành phố Hà Nội (Trang 32 - 36)

2.4.1. PLA

Định nghĩa của PLA

PLA là viết tắt của Mảng logic lập trình được biểu thị hàm boolean ở dạng SOP (Tổng sản phẩm). PLA chứa các cổng KHƠNG, AND và OR được chế tạo trên chip. Nĩ vượt qua mọi đầu vào bằng một cổng KHƠNG làm cho mỗi đầu vào và phần bổ sung của nĩ cĩ sẵn cho mọi cổng AND. Đầu ra của mỗi cổng AND được cung cấp cho mỗi cổng OR. Cuối cùng, đầu ra cổng OR tạo ra đầu ra chip. Vì vậy, đây là cách các kết nối phù hợp được thực hiện để sử dụng các biểu thức SOP.

32

Hình 2.12. PLA

Trong PLA, các kết nối đến cả mảng AND và OR đều cĩ thể lập trình được. PLA được coi là đắt hơn và phức tạp hơn so với PAL. Hai kỹ thuật sản xuất khác nhau cĩ thể được sử dụng cho PLA để tăng tính dễ lập trình. Trong kỹ thuật này, mỗi kết nối được xây dựng thơng qua một cầu chì tại mọi điểm giao nhau nơi các kết nối khơng mong muốn cĩ thể được loại bỏ bằng cách thổi các cầu chì. Kỹ thuật thứ hai liên quan đến việc tạo kết nối tại thời điểm của quá trình chế tạo với sự trợ giúp của mặt nạ thích hợp được cung cấp cho mẫu kết nối cụ thể.

2.4.2. PAL

PAL (Logic lập trình mảng logic) cũng là mạch PLD (Thiết bị logic lập trình được) hoạt động tương tự như PLA. PAL sử dụng các cổng AND cĩ thể lập trình nhưng các cổng OR cố định, khơng giống như PLA. Nĩ thực hiện hai chức năng đơn giản trong đĩ số lượng cổng AND được liên kết với mỗi cổng OR chỉ định số lượng điều khoản sản phẩm tối đa cĩ thể được tạo trong biểu diễn tổng sản phẩm của chức năng cụ thể. Mặc dù các cổng AND được kết nối vĩnh viễn với các cổng OR, điều này biểu thị rằng thuật ngữ sản phẩm được sản xuất khơng thể chia sẻ được với các chức năng đầu ra.

33

Hình 2.13. PAL

Khái niệm chính đằng sau việc phát triển PLA là nhúng logic boolean phức tạp vào một chip đơn. Do đĩ, loại bỏ hệ thống dây khơng đáng tin cậy, ngăn chặn thiết kế logic và giảm thiểu tiêu thụ điện năng.

2.4.3. So sánh PAL và PAL

Biểu đồ so sánh

Cơ sở để so sánh PLA PAL

Viết tắt của Mảng lập trình logic Lập trình mảng logic Xây dựng Mảng lập trình của cổng

AND và OR.

Mảng lập trình của cổng AND và mảng cố định của cổng OR.

khả dụng Ít sinh sơi nảy nở Sẵn cĩ hơn

Mềm dẻo Cung cấp sự linh hoạt hơn về lập trình.

Cung cấp ít linh hoạt hơn, nhưng nhiều khả năng được sử dụng.

Giá cả Đắt Chi phí trung gian

Số lượng chức năng Số lượng lớn các chức năng cĩ thể được thực hiện.

Cung cấp số lượng hạn chế của các chức năng.

34  Sự khác biệt chính giữa PLA và PAL

PLA là PLD, bao gồm hai cấp độ logic lập trình AND và mặt phẳng OR. Mặt khác, PAL chỉ chứa mặt phẳng AND cĩ thể lập trình và mặt phẳng OR cố định.

Khi cĩ sẵn, PAL sẵn sàng hơn cùng với việc sản xuất dễ dàng. Ngược lại, PLA khơng dễ dàng cĩ sẵn.

PLA linh hoạt hơn PAL. PLA đắt hơn so với PAL.

Một số hàm do PLA cung cấp tương đối nhiều hơn vì nĩ cũng cho phép lập trình mặt phẳng OR.

35

Bài 3 Mạch tổ hợp Mục tiêu:

- Thiết kế, lắp ráp và khảo sát các mạch phân kênh dùng cổng lơgic. - Sử dụng DEMUX, Mux thiết kế mạch lơgic

- Tích cực, chủ động và sáng tạo trong học tập

Một phần của tài liệu Giáo trình Kỹ thuật số (Nghề: Cơ điện tử - Trung cấp) - Trường CĐ nghề Việt Nam - Hàn Quốc thành phố Hà Nội (Trang 32 - 36)

Tải bản đầy đủ (PDF)

(104 trang)