Chương V :M ch tu nt
5.1. Xung ự ngh
Trong nhi1u m ch s0, thJ t> diKn ra bi<n c0 là v(n ự1 r(t quan tr=ng. đôi khi bi<n c0 này phIi ựi trư c bi<n c0 kia, th"nh thNang hai bi<n c0 phIi diKn ra ựEng th i. NhBm cho phép nhà thi<t k< ự t ựư c quan hH ự)nh th i gian c*n thi<t, nhi1u m ch s0 sG d#ng m t ngõ vào cho xung ựEng hE. Khi ựó, ựEng hE (clock) là m ch phát xung v i ự r ng xung và th i khoIng chắnh xác gi6a các xung liên ti<p. Th i khoIng gi6a các bi<n tương Jng c8a hai xung liên ti<p là th i gian chu kỳ ựEng hE (clock cycle time).
Trong máy tắnh, nhi1u bi<n c0 xIy ra trong su0t chu kỳ ựEng hE. GiI sG bi<n c0 phIi diKn ra theo thJ t> c# th<, thì c*n chia chu kỳ ựEng hE thành nh6ng chu kỳ con. Cách ựơn giIn nh(t ự! t o ra các chu kỳ ựEng hE khác nhau là tS ựEng hE chắnh gTn thêm vao m t b làm trK (Delay) tắn hiHu như trong hình 5.1.
Chương V: M ch tu n t
Hình 5.1. đEng hE và các xung nó t o ra
Trong hình 5.1 a) là đEng hE (clock) hay b phát t*n (impulse generator), nh có b làm trK Delay mà ta có 2 tắn hiHu xung C1 và C2 khác nhau, tS ựó t o ra 4 th i ựi!m khác nhau là:
1. Biên lên c8a C1 2. Biên xu0ng c8a C1
3. Biên lên c8a C2 4. Biên xu0ng c8a C2
Ta ựã bi<t rBng các m ch s0 ho t ự ng 2 các mJc cao và th(p, do ựó các th i ựi!m khác nhau có th! ựư c gTn v i các biên c8a xung ựEng hE. TS ựó ta có th! ựi1u khi!n ựư c t i th i ựi!m nào thì cho phép hay kắch thắch m ch nào ựó ho t ự ng, và t i th i ựi!m nào thì không.