Theo hướng từ lớp vật lý tới lớp ATM, luồng số liệu chuyển tải sang ranh giới hai lớp là luồng các tế bào hợp lệ . Tế bào hợp lệ là tế bào mà mào đầu tế bào không có lỗi , việc kiểm tra lỗi mào đầu tế bào được thực hiện ở lớp phụ TC
Theo hướng ngược lại từ lớp ATM. tới lớp vật lý , luồng tế bào ATM được
ghép thêm thông tin phân tách tế bào và thông tin về khai thác và bảo dưỡng (OAM)
liên quan tới luồng tế bào này. 3.2 Dung lượng truyền tải
Có hai tốc độ bit sử dụng cho lớp vật lý tại điểm tham chiếu tế bào:
155520Kbit cho cả hai hướng và 622080 Kbit cho it nhất một hướng . Giao diện có
thể là giao diện điện hoặc quang và có thể dựa trên cấu trúc tế bào hoặc cấu trúc
khung SDH
Tốc độ bit kể trên là tốc độ đường truyển tại lớp vật lý bao gồm cả những
bit phụ dùng trong việc tạo ra các octet cấu trúc khung của lớp vật lý hoặc trong các
tế bào lớp vật lý. Tốc độ bit dùng trong các tế bào ATM và tải thông tin SDH tương ứng được trình bày trong bảng sau:
STM-1 (Kbi/S) | STM-4 (Kbit) Tốc độ bit lớp vật lý 155520 622080
Tốc độ bít tối đa trong tế | 149760 599040
bào 135631 542526
Tốc độ bit cho luỗng thôn
tin
Bảng 2.2 : Tốc độ bit trong ATM
số bit cực đại dùng cho khách hàng chiếm tỉ lệ 8/53 tốc độ bit .Tuy nhiên tốc độ bit dùng cho các tế bào ATM cũng có thể được dùng cho các tế bào báo hiệu và các tế bào mang thông tin OAM cho lớp ATM và lớp bậc cao . Do vậy tốc độ bit thực tế dùng cho khách hàng sẽ nhỏ hơn các giá trị nêu ở bảng trên.
CHƯƠNG II MẠNG ATM
Cấu trúc giao diện tế bào gồm một chuổi tế bào liên lục . Khoảng cách cực đại giữa các tế bào kế tiếp nhau của lớp vật lý là 26 tế bào ATM, điều này nghĩa là
sau qua trình truyền tải liên tục 26 tế bào ATM. Các tế bào lớp vật lý mới được
chèn vào để tạo ra dung lượng thích hợp với tốc của giao diện . Tế bào lớp vật lý cũng được chèn khi không có tế bào ATM được truyền đi . Các tế bào lớp vật lý được chèn có thể là “ tế bào rỗng “ hoặc tế bào OAM lớp vật lý theo yêu cầu về
OAM.
Các tế bào OAM lớp vật lý được dùng để truyền tải các thông tin OAM của lớp
vật lý. Số lượng các tế bào OAM được chèn phụ thuộc vào các yêu cầu OAM. Tuy
nhiên đối với chặn truyểễn dẫn, trường hợp nhiều nhất là sau 26 và ít nhất là sau 512 tế bào, phải có một tế bào OAM của lớp vật lý. Mào đầu tế bào OAM lớp vật
lý có thông tin nhận dạng riêng .
3.4 Lớp vật lý dùng cho giao điện SDH
Cấu trúc khung 155520 Kbit/sSDH của giao diện UNI như hình vẽ sau: Đối với giao diện 622080 Kbit /s, tế bào có thể. vượt ranh giới của C4-4c
Đối với giao diện 155520 Kbit /s luông tế bào ATM trước tiên được chuyển đổi vào
container C-4 và sau đó cộng với các thông tin phụ cấu VC-4 để thành container
C-4 ảo các ranh giới của tế bào ATM được dùng đồng chỉnh với các ranh giới của octet STM-1
Do dung lượng của C-4 không phải là bội số nguyên của kích thước tế bào (53 octet) tế bào có thể vượt ranh giới của C-4
: SIM-1
⁄ SOH < loctedt 260 octet
1%*| AU4-PTR *L_11 En BJm- -| B3 C2 GI 5 SOH m—wœ—¬ H4 Tế bào ATM mg ) 53 octet +___ VC4-POH H 2.15 : Cấu trúc khung SDH
3.5.Điều khiển lỗi mào đầu HEC:
HEC có khả năng sửa lối bit đơn và phát hiện lỗi bit kép quá trình được thực như sau:
CHƯƠNG II MẠNG ATM
Phần xác định giá trị của HEC (gồm 8 bit) tại mỗi đầu tại mào đầu tế bào
và chèn kết quả vào trường HEC. Giá trị này là phần dư phép chia của tích số XỶ
với nội dung mào đầu không chứa giá trị trường HEC cho đa thức khởi tạo
x°+x?+1.
Để thực hiện phân tách tế bào một cách hiệu quả trong trườg hợp bit trượt,
các bit được dùng để kiểm tra được tính bằng việc sử dụng đa thức sẽ được cộng theo module 2 với một mã 8 bit (01010101) bit ngoài cùng là bít có giá trị cao nhất
trước khi được chèn vào trường HEC. Phía thu phải trừ giá trị mã 8 bit này ( bằng
cách module 2 ) từ trường HEC trước khi tiếp tục xử lý . Động tác này không ảnh
hưởng đến khả năng sửa lỗi và phát hiện lỗi của HEC.
Phần thu hoạt động theo hai phương thúc :
- Phương thức ngầm định dùng để sửa lỗi đơn : Mào đâu tế bào được kiểm tra và nếu như phát hiện có lối, một trong hai động tác sau sẽ khởi tạo , phụ thuộc vào