Khối DSC (gọi chọn số) (CDJ– 1085A)

Một phần của tài liệu phân tích về máy thu phát mfhf jss-720. đi sâu phân tích bộ khuếch đại công suất và phối hợp trở kháng (Trang 48 - 49)

DC CONVERTER+16V 16V +

h.Khối DSC (gọi chọn số) (CDJ– 1085A)

Khối này dựng để phỏt đi dữ liệu số thớch hợp cho quỏ trỡnh xử lý tự động trong thụng tin cấp cứu, thụng tin an toàn và thụng tin thụng thường. Việc đặt tần số gọi, điều khiển, hiển thị … được điều khiển bởi bộ điều khiển.

Mạch DSC gồm cú bộ vi xử lý, 1M-byte EPROM, 32K-byte S-RAM, 8K-byte EEPROM và mạch ngoại vi. Nú được tớch hợp trong mạch vi xử lý, mạch vào/ra RS232C, điều chế/giải điều chế FS, bao gồm cả dũng tớn hiệu AF điều chỉnh mức đầu ra, mạch AGC, mạch lọc đỏnh dấu, mạch lọc khụng gian và bộ tỏch song.

Bộ vi xử lý là một CPU sử dụng một tần số đồng hồ 12,288MHz. Nú cú hai mạch giao diện nối tiếp, 2 mạch định thời và một mạch MMU. S-RAM vẫn lưu trữ dự liệu cho dự cú mất điện đột ngột trong mạch ngoại vi CPU, nú lưu trữ dữ liệu định dạng cỏc cuộc gọi bị nạn được tạo ra bởi cỏc thiết bị đầu cuối dữ liệu (mỏy tớnh cỏ nhõn). Dữ liệu định dạng thay đổi tương ứng với mỗi cuộc gọi.

- Tớn hiệu mào đầu. - Chuỗi đồng bộ húa. - Tớn hiệu định dạng bị nạn. - Trạm ID. - Nguyờn nhõn bị nạn. - Tọa độ bị nạn. - Thời gian bị nạn.

- Lệnh (kiểu thụng tin quảng bỏ). - Dữ liệu tần số hoặc kờnh. - Tớn hiệu kết thỳc.

- Tớn hiệu kiểm tra lỗi.

Mạch IC định thời trong mạch CPU ngoại vi tạo ra ba tớn hiệu đồng hồ. - FS chuyển tớn hiệu 1615Hz (mức và khoảng tần số).

- 10mS tớn hiệu đồng hồ (tớn hiệu đồng hồ theo đú CPU gửi dữ liệu). - Định thời tớn hiệu đồng hồ cho phần mềm điều hành CPU.

Mạch giao diện nối tiếp I/O trong cấp TLL thỡ IC chuyển đổi sử dụng chuẩn RS-232C cho mạch vào/ra cựng mạch nội bộ. Một đường bộ lọc được đưa vào mỗi đường.

Dữ liệu phỏt được gửi từ mạch IC định thời cú tớn hiệu FS-DS (TLL-LEVEL).

Nú đi qua B.P.F (cựng với một tần số trung tõm 1700Hz ±100Hz) ở đõy cỏc thành

Mức tớn hiệu FS được điều chỉnh bởi cỏc mạch ATT (biến thiờn trong khoảng

giữa +10dB và -20dB bước nhảy 1dB) và gửi tới cỏc mỏy phỏt 600Ω đầu ra. Tớn

hiệu đầu vào từ mỏy thu sẽ được gửi vào cuộn sơ cấp của mỏy biến ỏp T2 và nú sẽ chuyển về mức 5V(cao điểm lờn đến đỉnh điểm) cho mạch AGC. Nú vượt qua tần số 100Hz trong băng tần B.P.F trong mạch lọc mức và qua tần số 100Hz trong băng tần B.P.F trong bộ lọc khụng gian. Tớn hiệu này sẽ được tổng hợp khi qua mạch L.P.F

Tớn hiệu tổng hợp được lấy từ mạch giải điều chế và dữ liệu được điều khiển theo cỏc tớn hiệu đồng bộ từ mạch định thời gửi đến RAM thụng qua CPU.

Một phần của tài liệu phân tích về máy thu phát mfhf jss-720. đi sâu phân tích bộ khuếch đại công suất và phối hợp trở kháng (Trang 48 - 49)