Mỏy thu trực canh NRD-

Một phần của tài liệu phân tích về máy thu phát mfhf jss-720. đi sâu phân tích bộ khuếch đại công suất và phối hợp trở kháng (Trang 44 - 48)

DC CONVERTER+16V 16V +

g.Mỏy thu trực canh NRD-

- Phần thu: Sử dụng hệ thống cỏc mỏy thu đổi tần hai lần sử dụng cỏc tần số

súng mang phụ đầu tiờn của 70.455MHz và tần số súng mang phụ thứ hai của 455KHz.

+ Tất cả cỏc tớn hiệu trong vựng được thu bởi cỏc bộ điều khiển kỹ thuật số tổng hợp tần số bao gồm cỏc hệ thống tổng hợp trực tiếp và hệ thống vũng lặp khoỏ pha (PLL) sử dụng một bộ dao động chuẩn tần số 20MHz.

+ Cỏc tớn hiệu đó thu được thụng qua mạch điều chỉnh tăng gấp đụi đi qua bộ lọc thụng thấp 35Mhz. Nú được khuếch đại bởi cỏc bộ khuếch đại băng tần rộng vụ tuyến, và cung cấp cho cỏc bộ trộn đầu tiờn, đú là một bộ trộn cõn bằng của cỏc loại cửa thụng thường. Tớn hiệu nhận được trộn lẫn với cỏc tớn hiệu đầu tiờn giữa 72.6425MHz và 87.2595MHz cung cấp bởi bộ tổng hợp tần số, và chuyển đổi thành cỏc tần số súng mang phụ đầu tiờn của 70.455MHz và băng thụng truyền của 16KHz, và sau đú nú được nhõn lờn bởi cỏc bộ khuếch đại tần số ở đầu tiờn, và cung cấp cho bộ trộn thứ hai. Cỏc mỏy trộn hỗn hợp thứ hai trộn tớn hiệu nhận được với cỏc tớn hiệu địa phương thứ hai của 70MHz được cung cấp bởi bộ tổng hợp, và chuyển nú thành cỏc tần số súng phụ thứ hai của 455KHz. Kết quả chuyển đổi từ cỏc bộ trộn thứ hai đi qua cỏc tần số trung gian bộ lọc với cỏc tần số súng mang phụ của 455KHz bộ khuếch đại tần số súng mang phụ thứ hai.

+ Cỏc tớn hiệu nhận được khuếch đại bởi cỏc bộ khuếch đại ba tầng thứ hai tần số trung gian là cung cấp cho cỏc mạch AGG và cỏc mạch giải điều chế, tương ứng. Điện ỏp AGG được phỏt hiện bởi cỏc mạch AGG được đưa trở lại cỏc bộ

khuếch đại tần số đầu tiờn và thứ hai trung gian để điều khiển cỏc lựa chọn của cỏc bộ khuếch đại.

Cỏc tớn hiệu nhận được cung cấp cho cỏc mạch bộ giải điều chế được trộn với tớn hiệu BFO cung cấp bởi tổng hợp, và cỏc mạch bộ giải điều chế hoạt động như một bộ tỏch súng nhõn.

Một đầu ra của bộ giải điều chế đi qua mạch tắt tiếng (cỏc mạch tắt tiếng làm cho cỏc mạch làm tắt của mỏy thu là luụn luụnt tắt), và được cung cấp cho cỏc bộ khuếch đại cụng suất õm thanh tần số. Đầu ra từ cỏc trỡnh điều khiển bộ khuếch đại tần số õm thanh loa. Một đầu ra từ bộ giải điều chế đi qua cỏc điện trở bỏn cố định, và được cung cấp cho cỏc bộ khuếch đại dũng.

Đú là đầu ra, như đầu ra dũng cõn bằng, để kết nối BK và đường dõy trờn bảng điều khiển phớa sau thụng qua cỏc biến ỏp đầu ra.

Cỏc BK bờn ngoài ỏp dụng tớn hiệu đi qua cỏc bộ ghộp-ảnh, mà phõn tỏch cỏc điện ỏp so đất thụng thường đối với cỏc mạch nội bộ của của mỏy thu, và điều khiển cho cỏc rơle BK.

Mạch điều khiển BK điều khiển cỏc mạch AGG và chuyển tiếp BK ở mạch vụ tuyến tần số đầu vào để bảo vệ chống lại tớn hiệu đầu nhận vào quỏ mức và để tắt mạch thu.

+ Phần tiếp nhận là tự kiểm tra bằng cỏch nhập cỏc tớn hiệu tần số kiểm tra trung gian (IF TS) và kiểm tra cỏc tớn hiệu tần số vụ tuyến (IF TS), được cung cấp bởi bộ tổng hợp, đi vào mạch riờng trong phần nhận. Cỏc tần số tớn hiệu kiểm tra trung gian là đầu vào cho mạch CEA-263 IF AMP, và ước tớnh xem liệu nú cú một mức độ phự hợp. Kết quả sẽ được gửi thụng qua mạch CDC-619 CPU, và hiển thị trờn cỏc khối điều khiển từ xa. Cỏc tần số tớn hiệu vụ tuyến kiểm tra là đầu vào cho cỏc mạch CAF-340 RF AMP và mạch CFL-271 RF TUNE để kiểm tra từng mạch theo cỏch tương tự.

Một loạt cỏc xử lý được thực hiện bởi cỏc mạch CDC-619 CPU.

+ Thụng qua cỏc đường khỏc nhau, phần cung cấp điện ỏp +12 V cho cỏc vi mạch khuếch đại õm thanh tần số điện và cỏc mạch bỏn dẫn, bao gồm cỏc transistor, FET, và IC tuyến tớnh.

- Bộ giải điều DSC

Phần giải điều DSC (CMF-99) phỏt hiện một điểm để tớn hiệu DSC bỏo động bị nạn. Nú bao gồm cỏc mạch lọc, mạch phỏt hiện, và một mạch nhận dạng mẫu.

+ Cỏc mạch lọc bao gồm nhón hiệu và cỏc bộ lọc để trớch xuất tần số điểm

lọc này được hoạt động như bộ lọc băng tần với bộ lọc thụng qua một băng thụng hẹp.

Cỏc tớn hiệu tỏch ra được cung cấp với số điểm nhận dạng mẫu mạch sau khi được phỏt hiện và kết hợp. Một mạch nhận dạng mẫu bao gồm cỏc mỏy vi tớnh một chip, vi mạch đồng hồ đếm thời gian, và IC giao diện với cỏc thiết bị DSC.

Như đó thấy trong hỡnh, mụ hỡnh chấm chấm bao gồm cỏc nhón hiệu và khụng gian lặp đi lặp lại trong khoảng 10ms.

Hỡnh 2.4: Mụ hỡnh chấm mẫu

Cỏc mẫu tớn hiệu từ mạch phỏt hiện tại khoảng 10ms để xem nú cú phự hợp với mụ hỡnh chấm chấm. Nếu nú phự hợp, đầu vào mỏy vi tớnh DOT DET tớn hiệu đến thiết bị DSC, và gửi tớn hiệu DOT cho phần thu CPU-619. Lưu ý hơn là cỏc mạch CPU CDC-619 cú đốn chỉ bỏo "DOT PATTERN IN PROGRESS" khụng cú bảng điều khiển, dừng quột, và kết xuất dữ liệu tần số tiếp nhận thiết bị DSC. Cỏc mụ hỡnh chấm chấm mạch phỏt hiện là thiết lập lại bởi cỏc tớn hiệu RESET từ cỏc thiết bị DSC. Hỡnh 5-9-2 cho thấy thời gian của cỏc tớn hiệu DOT DET và tớn hiệu RESET.

Nếu phần thu là được kết hợp với thiết bị DSC khụng thể gửi tớn hiệu RESET, thiết lập chuyển xuống S1-3J trờn bo mạch SMF-99 DSC DEMO để về ON. Sau đú, cỏc mạch phỏt hiện được tự động thiết lập lại trong khoảng hai mươi giõy sau khi phỏt hiện một Cỏc mụ hỡnh chấm chấm, và nú trở nờn sẵn sàng để phỏt hiện một mụ hỡnh chấm chấm kiểu mới.

Lưu ý: Thụng thường, cỏc thiết bị chuyển mạch S1-1U, S1-2G, S1-3J trờn boart CMF-99 DSC DEMO nờn được đặt thành OFF.

+ Để tự kiểm tra phần giải điều chế DSC, cỏc vi mạch đếm thời gian giả tạo ra tớn hiệu mụ hỡnh chấm chấm để xỏc nhận cỏc mạch lọc và phỏt hiện mạch hoạt động bỡnh thường.

- Mục tổng hợp: Phần tổng hợp để tạo ra những tớn hiệu địa phương đầu tiờn giữa 72.6425MHz và 87.2595MHz với MF / HF DSC tần số giữa 2187.5kHz, thứ hai tớn hiệu địa phương của 70MHz, và tớn hiệu DFO 456.7kHz, và gửi chỳng đến cỏc phần nhận được. Phần tổng hợp cũng tạo ra cỏc tớn hiệu tần số trung gian thử nghiệm và kiểm tra tần số tỷ lệ tớn hiệu, và gửi chỳng đến phần thu tự kiểm tra.

- Phần điều khiển

Mạch CPU CDC-619 làm việc như là phần kiểm soỏt điều khiển toàn bộ hoạt động của phần thu. Nú tạo ra cỏc tớn hiệu cần thiết cho sự kiểm soỏt của cỏc phần tiếp nhận và phần tổng hợp theo cỏc hoạt động từ cỏc đơn vị điều khiển từ xa, thực hiện trao đổi dữ liệu điều khiển từ xa và điều khiển hiển thị. Nú bao gồm cỏc mỏy vi tớnh 8-bit.

+ Trước tiờn, mỏy vi tớnh tạo ra mạch điều chỉnh chuyển đổi dữ liệu theo tần số nhận được đú là thiết lập từ cỏc đơn vị điều khiển từ xa (do lựa chọn chanel). Sau đú, nú sẽ gửi dữ liệu đến thiết lập tần số vũng 2 và mạch REF / BFO trong bộ tổng hợp cỏc tần số nhận được lựa chọn để điều khiển mạch riờng. Hơn nữa, nú sẽ gửi tớn hiệu đến bảng điều khiển hoạt động để hiển thị dữ liệu trờn thiết lập khỏc nhau thực hiện từ bảng điều khiển hoạt động (chanel, scan BITE, etc.). Nếu ngay lập tức thực hiện từ hoạt động hoặc ngừng cấp điện diễn ra, được gắn liền bộ nhớ để bảo tồn trạng thỏi của phần nhận trước khi bị giỏn đoạn và để khụi phục lại tỡnh trạng nhận rằng khi điện được phục hồi.

+ Để tự kiểm tra của cỏc mạch CPU, vi mạch bộ nhớ hỗ trợ bởi cỏc pin lithi được kiểm tra để xỏc nhận rằng cỏc bộ nhớ IC là bỡnh thường và là pin lithi khụng thải ra.

Đõy là mạch CPU CDC-619 điều khiển tự kiểm tra. Đương nhiờn, tự kiểm tra là thất bại nếu hệ thống điều khiển trong mạch CPU trở nờn bất thường. (adsbygoogle = window.adsbygoogle || []).push({});

Một phần của tài liệu phân tích về máy thu phát mfhf jss-720. đi sâu phân tích bộ khuếch đại công suất và phối hợp trở kháng (Trang 44 - 48)