Im ạch 74LS85 thực hiện so sânh 2 số nhị phđn 4 bí tA (A3A2A1A 0) vă B (B3B2B1B 0) theo mê nhị phđn 8421 về mặt độ lớn (4-BIT MAGNITUDE COMPARATOR) Sơđồ chđn vă bảng trạng

Một phần của tài liệu Giáo trình hệ số đếm và mã phần 2 đh CNTT TP HCM (Trang 94 - 98)

thâi mơ tả hoạt động của vi mạch năy được cho trín hình vẽ sau:

Giải thích bảng trạng thâi của vi mạch 74LS85:

• A3, A2, A1, A0; B3, B2, B1, B0 lă câc ngõ văo nhận câc bít dữ liệu so sânh của 2 số A, B.

• A>B, A<B, A=B lă câc ngõ ra chỉ thị kết quả so sânh mức tích cực lă mức 1.

• Câc ngõ văo nối tầng (cascading inputs) cho phĩp ghĩp nối nhiều vi mạch so sânh 74LS85 với nhau để thực hiện so sânh 2 số nhị phđn nhiều bít (ví dụ: so sânh 2 số 8 bít, 12 bít, 16 bít, 20 bít, 24 bít, ...), lăm tăng khả năng mở rộng của vi mạch 74LS85.

• Trong băi thí nghiệm chỉ thực hiện việc so sânh 2 số nhị phđn 4 bít sử dụng 1 vi mạch 74LS85 nín chúng ta thiết lập ngõ văo nối tầng (A=B) = 1.

Tiến hănh thí nghiệm:

a. So sânh câc số nhị phđn 4 bít sau đđy:

Câc ngõ ra A B

A>B A<B A=B Kết luận

0001 0011

1101 1100

1010 1010

0110 1001

Lưu ý: Câc ngõ văo của B chính lă câc giâ trị ngõ ra QA, QB, QC, QD của vi mạch đếm 74LS193.

b. Thực hiện mạch đếm modulo M:

Sử dụng 2 khối mạch: Bộđếm đồng bộ (74LS193)Bộ so sânh 4 bít (74LS85)để thực hiện mạch đếm modulo M bất kỳ, bằng câch: nối một ngõ ra thích hợp của mạch so sânh (A>B hoặc

A=B hoặc A<B) đến ngõ văo CLEAR của bộ đếm để xĩa bộđếm về 0000 khi đạt đến giâ trịđếm M đê được thiết lập bằng câc cơng tắc A, B, C, D ở khối INPUT SIGNALS.

Hêy mắc mạch thực hiện câc bộđếm modulo M sau đđy:

• Đếm lín đếm 5 (M=5)

• Đếm lín đếm 8 (M=7)

• Đếm lín đếm 10 (M=10)

4. Khảo sât thanh ghi dịch 4 bít (74LS194)

Khối mạch khảo sât: 4 BIT SHIFT REGISTER

Khối mạch năy được thực hiện bằng vi mạch 74LS194, đđy lă thanh ghi dịch 4 bít cho phĩp dịch trâi vă dịch phải, cĩ câc ngõ văo dữ liệu nối tiếp, câc ngõ văo dữ liệu song song đồng bộ. Sơđồ

Ý nghĩa của câc chđn tín hiệu:

• CLEAR: Ngõ văo xĩa, tích cực mức thấp.

• CLOCK: Ngõ văo xung clock, tích cực sườn lín.

• A, B, C, D: Câc ngõ văo dữ liệu song song.

• SL (Serial Left): Ngõ văo nối tiếp của dữ liệu dịch trâi.

• SR (Serial Right): Ngõ văo nối tiếp của dữ liệu dịch phải.

• QA, QB, QC, QD : Câc ngõ ra dữ liệu song song.

S1, S0 : Câc ngõ văo chọn chếđộ hoạt động của thanh ghi. Thanh ghi dịch 74LS194 cĩ 4 chếđộ hoạt động khâc nhau được mơ tả trong bảng sau:

S1 S0 Chếđộ hoạt động (MODE)

0 0 Giữ nguyín trạng thâi ngõ ra 0 1 Dịch dữ liệu sang phải 0 1 Dịch dữ liệu sang phải 1 0 Dịch dữ liệu sang trâi

1 1 Nhập dữ liệu văo song song đồng bộ với clock

Đồ thị thời gian mơ tả hoạt động của thanh ghi 74LS194:

Phần thí nghiệm:

a. Hoạt động dịch phải dữ liệu:

Một phần của tài liệu Giáo trình hệ số đếm và mã phần 2 đh CNTT TP HCM (Trang 94 - 98)

Tải bản đầy đủ (PDF)

(100 trang)