Đặc tính của cổng ĐẢO loại Schmitt Trigger (74LS14)

Một phần của tài liệu Giáo trình hệ số đếm và mã phần 2 đh CNTT TP HCM (Trang 83 - 84)

IV. CÂC THÍ NGHIỆM

a. Đặc tính của cổng ĐẢO loại Schmitt Trigger (74LS14)

Chúng ta thử quan sât điện âp tại đầu ra của cổng ĐẢO khi đặt ởđầu văo một tín hiệu xung cĩ tần số thấp vă sườn của xung thay đổi rất chậm (sườn xung rất rộng), xĩt 2 trường hợp: cổng đảo loại chuẩn (standard) vă cổng đảo loại Schmitt. Dạng sĩng quan sât được mơ tả trín đồ thị sau đđy:

VLTP

VUTP

Cổng đảo chuẩn (Standard) Cổng đảo Schmitt Trigger

Rõ răng khi sử dụng cổng đảo Schmitt Trigger đối với câc tín hiệu biến thiín chậm (tần số thấp) dạng sĩng ngõ ra sẽ tốt hơn, loại bỏđược câc nhiễu khơng mong muốn tâc động văo mạch.

Đặc tuyến truyền đạt của cổng ĐẢO loại Schmitt Trigger như sau:

VUTP : Upper-Trip-Point Voltage

VLTP : Lower-Trip-Point Voltage

VOL : Low-state Output Voltage

VOL : High-state Output Voltage

VOH

Vo

VOL

VUTP

VLTP Vi

Yíu cầu của thí nghiệm: SV xâc định được câc giâ trị điện âp VUTPVLTP của cổng đảo

Thực hiện mạch sau đđy: A Schmitt Y + V 74LS14

Trong đĩ V lă nguồn điện âp được lấy từ khối TTL/CMOS COMPARISON vă cĩ thể thay đổi giâ trị điện âp bằng câch điều chỉnh trimmer POSITIVE SUPPLY trín đế cắm board mạch thí nghiệm (Base Unit).

Câc bước tiến hănh:

• Lắp mạch thí nghiệm như hình vẽ.

• Dùng VOM đo điện âp ở ngõ văo A, điều chỉnh điện âp văo VA cĩ giâ trị nhỏ nhất (xấp xỉ 0V) tương ứng với mức logic ngõ văo A lă mức logic 0.

• Quan sât điện âp ngõ ra Y trín kính 1 của dao động ký, sẽ thấy điện âp VY tương ứng mức logic 1 (xấp xỉ 5V). Giải thích vì sao?

• Điều chỉnh trimmer nguồn cung cấp để tăng dần điện âp văo VA vă quan sât trín dao

động ký cho đến khi ngõ ra Y vừa chuyển xuống mức logic 0 thì dừng lại. Điện âp ngõ văo VAđo được bằng VOM chính lă điện âp VUTP, cĩ giâ trị lă:

VUTP = ...(V)

• Tiếp tục tăng điện âp văo VA, ngõ ra Y cĩ thay đổi mức logic khơng? Vì sao? Giâ trịđiện âp ngõ ra lúc năy bằng bao nhiíu? VOL = ...(V)

• Tiếp tục xâc định mức ngưỡng thấp VLTP bằng câch giảm điện âp ngõ văo VA cho đến khi ngõ ra Y chuyển từ mức logic 0 lín mức logic 1 thì dừng lại, đo câc giâ trịđiện âp VY vă VLTP ta cĩ:

VOH = ...(V), VLTP = ...(V)

• Trín cơ sởđĩ hêy vẽđặc tuyến truyền đạt của cổng đảo Schmitt 74LS14 ?

Một phần của tài liệu Giáo trình hệ số đếm và mã phần 2 đh CNTT TP HCM (Trang 83 - 84)

Tải bản đầy đủ (PDF)

(100 trang)