Đầu vào của khối tạo khung PL là cấu trúc XFECFRAME (FECFRAME sau khi điều chế), đầu ra là khung lớp vật lý PLFRAME. Khung PLFRAME được tạo ra bằng cách chia nhỏ khung XFECFRAME thành các SLOT với độ dài 90 symbol. Sau đó phần đầu PLHEADER được thêm vào phía trước XFECFRAME. Tùy thuộc vào yêu cầu cụ thể mà các bit hoa tiêu (pilot) được thêm vào để tạo thành khung PLFRAME.
Hình 2.14. Các thành phần của khối tạo khung PLFRAME
a. Chèn khung giả
Các khung PLFRAME giả sẽ được tạo ra nếu không có dữ liệu được truyền đi. Khung PL giả chỉ bao gồm phần đầu PLHEADER và 36 SLOT không được điều chế.
b. Chèn báo hiệu lớp vật lý
Khung XFECFRAME được chia thành S các SLOT với độ dài cố định 90 symbol. Số lượng S được xác định theo bảng:
Bảng 2.5. Số lượng các SLOT theo độ dài XFECRAME
Số bit/symbol FECFRAME:nldpc=64800 bit FECFRAME: nldpc=16200 bit
2 360 90
3 240 60
4 180 45
5 144 36
Phần mào đầu PLHEADER sẽ được thêm vào phía trước khung nhằm cung cấp thông tin cấu hình cho phía thu. Độ dài PLHEADER bằng đúng kích thước 1 SLOT. Sau khi giải mã PLHEADER, phía thu sẽ biết được độ dài và cấu trúc PLFRAME, phương pháp điều chế và mã hóa của FECFRAME, sự có mặt hay không của các bit hoa tiêu. Do tính chất quan trọng mà PLHEADERđược bảo vệ bằng mã hóa Reed Muller (64,7) và điều chế BPSK để đảm bảo phía thu vẫn có thể giải mã trong điều kiện xấu nhất.
Hình 2.15. Cấu trúc của PLHEADER Phần PLHEADER bao gồm 2 thành phần như sau:
▪ SOF - Start Of Frame (26 symbol): xác định bắt đầu một khung, mang giá trị 18D2E82HEX.
▪ PLSCODE (64 symbol): được mã hóa chống lỗi, sau khi giải mã sẽ thu được 7 symbol phục vụ cho việc báo hiệu. Các symbol này được phân vào 2 trường sau:
▪ MODCOD (5 symbol): xác định phương pháp điều chế (QPSK, 8PSK, 16APSK, 32APSK) và các tỷ lệ mã hóa trước (1/4, 1/3, 2/5, 1/2, 3/5, 2/3, 3/4,....) được áp dụng.
▪ TYPE (2 symbol): xác định độ dài của khung FECFRAME (0 = bình thường: 64800 bit, 1 = ngắn: 16200 bit), ngoài ra còn xác định khung PL có chèn bit hoa tiêu hay không (0: không chèn bit hoa tiêu).
c. Chèn các bit hoa tiêu
Tùy thuộc vào phương thức làm việc được lựa chọn mà khung PLFRAME có thể có hoặc không các bit hoa tiêu. Các bit hoa tiêu làm nhiệm vụ đồng bộ tại phía phát. Kích thước khối bit hoa tiêu bằng P = 36 symbol và được chèn thêm sau mỗi SLOT, tính từ trường PLHEADER.
d. Xáo trộn lớp vật lý
Trước khi được điều chế, các khung PLFRAME (ngoại trừ PLHEADER) sẽ được xáo trộn để phân tán năng lượng và tránh các giá trị lặp lại. Chuỗi xáo trộn
(CI + jCQ) được tạo thành từ 2 chuỗi thực (từ 2 đa thức sinh có bậc 18). Độ dài chuỗi được lựa chọn lớn hơn độ dài tối đa của PLFRAME nhằm tránh các bit giả có thể phát sinh trong quá trình xáo trộn.