thiết kế điện và cơ lý đường dây trên không

đồ án thiết kế hệ thống cung cấp điện cho nhà máy sản xuất đường, thiết kế đường dây trên không 22 kv từ trạm biến áp trung gian về nhà máy sản xuất đường

đồ án thiết kế hệ thống cung cấp điện cho nhà máy sản xuất đường, thiết kế đường dây trên không 22 kv từ trạm biến áp trung gian về nhà máy sản xuất đường

Ngày tải lên : 23/04/2014, 17:11
... đầu tư cho đường dây: K D =325290. 10 3 (Đ) *Xác định tổn thất công suất tác dụng trên đường dây Kết quả tính toán được ghi trong bảng *Xác định tổn thất điện năng trên đường dây: Δ A D = ∑ Δ ... tư cho đường dây: K D =387800.10 3 (Đ) *Xác định tổn thất công suất tác dụng trên đường dây Kết quả tính toán được ghi trong bảng 3.9: *Xác định tổn thất điện năng trên đường dây: ... đầu tư cho đường dây: K D =546000. 10 3 (Đ) *Xác định tổn thất công suất tác dụng trên đường dây Kết quả tính toán được ghi trong bảng *Xác định tổn thất điện năng trên đường dây: Δ A D = ∑ Δ...
  • 70
  • 956
  • 1
bài 2 thiết kế form và xử lý sự kiện

bài 2 thiết kế form và xử lý sự kiện

Ngày tải lên : 23/05/2014, 17:37
... văn bản không kết thúc bằng dấu chấm câu Thiết kế Form xử sự kiện 8 Thiết lập kiểu font và kích thước font Thiết lập tên tiêu đề bằng thuộc tính Text Label Xác định hình dáng đường viền ... họa GUI được thiết kế bằng việc thêm vào Form những điều khiển phù hợp cho yêu cầu của mỗi bài toán đặt ra Thiết kế GUI điều khiển GUI Label để hiển thị kết quả Xử sự kiện, biến phép toán ... trên ToolBox Xử sự kiện, biến phép toán trong lập trình 12 Thêm Label vào Form Có thể thêm Label vào Form bằng ba cách sau 1. Nhấn đúp vào biểu tượng Label trên ToolBox 2. Nhấn vào biểu tượng Label trên...
  • 43
  • 535
  • 0
Thiết kế hệ thống xử lý ảnh số trên nền FPGA

Thiết kế hệ thống xử lý ảnh số trên nền FPGA

Ngày tải lên : 24/04/2013, 15:55
... hợp để thực hiện hiệu quả tất cả các thuật toán xử lý bản nâng cao, đồng thời lại dễ thực hiện rút ngắn tối đa quá trình x ử lý. Nếu sử dụng cửa sổ 5x5 7x7, thời gian xử sẽ ... phép một phần của thiết kế đượ c cấu hình lại trong khi những thiết kế khác vẫn tiếp tục hoạt động. M ột ưu điểm khác của FPGA, là người thiết kế thể tích hợp vào đó các bộ xử mềm (soft processor) ... riêng bằng khối Black Box, tại đây người thiết kế sẽ tạo ra các entity và cài mã c ủa nó vào Black Box để tạo ra các thiết kế riêng của mình. Nh ững thiết kế của Sysgen thể được dịch ra nhiều...
  • 84
  • 1.2K
  • 14
Thiết kế website về quản lý bán sách trên mạng

Thiết kế website về quản lý bán sách trên mạng

Ngày tải lên : 26/04/2013, 10:22
... trình thiết kế Website phục vụ cho việc quản bán sách. Do đó đề tài này tên là: Xây dựng Website về quản bán sách trên mạng . Đề tài này đợc xây dựng trên sở dữ liệu Access ngôn ... liệu dựa trên máy tính điện tử là phơng tiện chủ yếu để quản dữ liệu một cách thành công. Mối quan tâm hàng đầu của của những cán bộ thiết kế hệ thống thông tin quản thiết kế các ngân ... nhóm theo loại hàng theo quy định của Bộ Tài chính. Hệ thống: Xây dựng theo mô hình Client/ Server. 2. Doanh nghiệp điện tử thơng mại điện tử: Mô hình doanh nghiệp điện tử thơng mại điện...
  • 20
  • 644
  • 3
Thiết kế hệ thống xử lý ảnh video trên FPGA (CycloneII) pptx

Thiết kế hệ thống xử lý ảnh video trên FPGA (CycloneII) pptx

Ngày tải lên : 27/06/2014, 01:21
... đồ thiết kế giữa vi điều khiển 8031 FPGA Lưu đồ thiết kế bản để xây dựng các ứng dụng cho vi điều khiển FPGA như hình 5. Đầu tiên phải tìm ra đặc tính cho hệ thống đang thiết kế. ... hơn mức điều khiển logic phức tạp hơn. Một khi thiết kế được phân chia, gán giá trị các lối vào, lối ra các hàm cho vi điều khiển FPGA thì sau đó thiết kế chi tiết về phần mềm phần ... thực hiện được dùng để biên dịch xác định lại các khía cạnh của thiết kế. Khi thiết kế đã thoả mãn các quy định, ta thể download thiết kế sau cùng vào linh kiện. 2. Quá trình biên dịch...
  • 231
  • 611
  • 3
Thiết kế hệ thống xử lý ảnh video trên FPGA (CycloneII), chương 25 doc

Thiết kế hệ thống xử lý ảnh video trên FPGA (CycloneII), chương 25 doc

Ngày tải lên : 05/07/2014, 16:20
... ngẫu nhiên, không phù hợp với thiết kế nên ta phải gán chân lại cho linh kiện, nhưng phần mềm XILINX lại không hỗ trợ cho phần này nên chúng em phải chuyển sang tìm hiểu thực hiện trên KIT ... hình. KẾT LUẬN HƯỚNG PHÁT TRIỂN Kết luận Qua quá trình tìm hiểu thực hiện đề tài cùng với các kiến thức mà thầy truyền đạt, chúng em nhận thấy rằng FPGAs XC4005XL hãng Xilinx các ... như chương trình dịch led từ phải sang trái ngược lại, chương trình đếm hiển thị trên LED 7 đoạn, mạch hiển thị nhiệt độ điều khiển động bên ngoài để giao tiếp với KIT UP2, các chương...
  • 9
  • 354
  • 2
Thiết kế hệ thống xử lý ảnh video trên FPGA (CycloneII), chương 1 potx

Thiết kế hệ thống xử lý ảnh video trên FPGA (CycloneII), chương 1 potx

Ngày tải lên : 05/07/2014, 16:20
... thành phần trên mạch XS40 II. Mô tả mạch XS40 1. Nguồn điện Mạch XS40 sử dụng nguồn 9V để thực hiện các thiết kế logic với bộ vi điều khiển. Đặt mạch XS40 trên một bề mặt không dẫn điện, sau ... skew slew. Các thanh ghi giá trị đối với đường dẫn lối vào lối ra của một IOB được truyền các xung đảo riêng biệt. một set reset toàn cục. 3. Các nguồn kết nối Cấu trúc nội ... Jack caém nguoàn 9V DC  Mức điện thế quy định 5V/3.3V  Dây cáp tải qua cổng LPT  Phần mềm tiện ích XSTOOL Mạch XS40_005XL là tưởng cho việc thực hiện các thiết kế với FPGA, lập trình vi điều...
  • 7
  • 495
  • 5
Thiết kế hệ thống xử lý ảnh video trên FPGA (CycloneII), chương 2 docx

Thiết kế hệ thống xử lý ảnh video trên FPGA (CycloneII), chương 2 docx

Ngày tải lên : 05/07/2014, 16:20
... động đang được thiết lập Bảng 2: Thiết lập các jumper trên mạch XS40 XSTEND III. Mối quan hệ giữa các linh kiện trên mạch XS40 Trên mạch XS40, vi điều khiển FPGA đã được kết nối với nhau. ... đầu vào ngắt, các đầu vào định thời các tín hiệu điều khiển Read/Write của SRAM ngoại. Nếu không sử dụng hàm riêng biệt thì ta thể dùng chân kết hợp cho I/O đa năng giữa vi điều khiển ... trên mạch 1-2 (osc) (mặc định) Đặt shunt vào chân 1 chân 2 (osc) trong các thao tác thông thường khi bộ dao động đang phát ra một tín hiệu xung clk J12 2-3(set) Đặt shunt vào chân 2 và...
  • 6
  • 438
  • 0
Thiết kế hệ thống xử lý ảnh video trên FPGA (CycloneII), chương 3 ppsx

Thiết kế hệ thống xử lý ảnh video trên FPGA (CycloneII), chương 3 ppsx

Ngày tải lên : 05/07/2014, 16:20
... Gỡ bỏ shunt trên jumper này không cho kết nối nguồn điện vớiø led 7 đoạn U1. Đặt shunt trên jumper cho phép led U1 hoạt động J7 Gỡ bỏ shunt trên jumper này không cho kết nối nguồn điện vớiø ... hơn mức điều khiển logic phức tạp hơn. Một khi thiết kế được phân chia, gán giá trị các lối vào, lối ra các hàm cho vi điều khiển FPGA thì sau đó thiết kế chi tiết về phần mềm phần ... hoạt động hay không hoạt động thì ta phải thiết lập jumper như bảng 1: Jumper Thiết lập J8 Gỡ bỏ shunt trên jumper này không cho kết nối nguồn điện với thanh led D1 – D8. Đặt shunt trên jumper...
  • 8
  • 338
  • 0
Thiết kế hệ thống xử lý ảnh video trên FPGA (CycloneII), chương 4 pps

Thiết kế hệ thống xử lý ảnh video trên FPGA (CycloneII), chương 4 pps

Ngày tải lên : 05/07/2014, 16:20
... hiệu analog lối vào lối ra của stereo vào ra khỏi mạch XSTEND thông qua các J9 J10 khoảng 1/8” tương ứng. Lối ra của một máy hát CD thể là lối vào thông qua J9 và một bộ tai nghe ... đầu ra của bộ codec không tristatable vì nó dùng chung lối vào của mạch XS với các tài nguyên khác trên mạch XSTEND nên shunt gắn trên J17 sẽ được gỡ bỏ khi bộ codec không được sử dụng. 6. ... jumper sẽ không hiệu quả nếu ta không cấp các nguồn này vào mạch XSTEND bởi mạch XS hoặc là bằng cách kết nối với nguồn cung cấp bên ngoài. Hình 4: Thiết lập shunt cho bus VCC Mạch XS kết nối...
  • 7
  • 349
  • 0
Thiết kế hệ thống xử lý ảnh video trên FPGA (CycloneII), chương 5 doc

Thiết kế hệ thống xử lý ảnh video trên FPGA (CycloneII), chương 5 doc

Ngày tải lên : 05/07/2014, 16:20
... kép vào file vệt sáng thì file đó sẽ không được chọn. Vì vậy không file nào được download. Khi đó nút Load sẽ không được phép b. Lưu trữ mà không xoá các thiết kế trong mạch XS40 FPGA trên ... các FPGA trên các mạch này các file bitstream kích thước phù hợp với AT7C256. Thiết kế được nạp vào EEPROM Atmel bằng cách kéo file .BIT vào vùng Flash/EEPROM nhấp vào nút Load. ... hình của nó trên chip của SRAM được xoá bất cứ khi nào nguồn điện được ngắt. Một khi thiết kế được hoàn thành, ta thể lưu trữ bitstream trong Chương 5: PHẦN MỀM HỖ TR THIẾT KẾ I. Phần...
  • 10
  • 298
  • 1
Thiết kế hệ thống xử lý ảnh video trên FPGA (CycloneII), chương 6 docx

Thiết kế hệ thống xử lý ảnh video trên FPGA (CycloneII), chương 6 docx

Ngày tải lên : 05/07/2014, 16:20
... thực hiện được dùng để biên dịch xác định lại các khía cạnh của thiết kế. Khi thiết kế đã thoả mãn các quy định, ta thể download thiết kế sau cùng vào linh kiện. 2. Quá trình biên dịch ... input output để gán vào các chân thích hợp theo thiết kế. Các chân được chọn sẽ xuất hiện màu theo quy định của người thiết kế. Sau khi gán chân xong ta phải dịch lại file đã thiết kế chân ... Nó đưa ra các sơ đồ thiết kế, các thiết kế bằng ngôn ngữ Verilog VHDL, chương trình gỡ lỗi (register transfer level) để tổng hợp logic, tối ưu hóa những ràng buộc bản, phân tích định...
  • 10
  • 381
  • 0
Thiết kế hệ thống xử lý ảnh video trên FPGA (CycloneII), chương 7 pdf

Thiết kế hệ thống xử lý ảnh video trên FPGA (CycloneII), chương 7 pdf

Ngày tải lên : 05/07/2014, 16:20
... LAB được nối với nhau qua đường kết nối chung lập trình được (Programmable Interconnect Array: PIA), các đường này sẽ nối các macrocells chân I/O. +36 tín hiệu ngõ vào Macrocells 2. Cấu trúc ... độc lập hoặc kết hợp lại với nhau. Các EAB khi là RAM có thể là 256x8, 512x4, 1024x2, 2048x1. 2. Logic Array Block (LAB) +Các mảng Logic gồm các LAB, mỗi LAB gồm 8 LE một đường kết nối cục ... I/O pin. Mỗi IOE gồm 1 bộ đệm 2 chiều 1 FlipFlop thể là ngõ vào/ra 2 chiều hoặc thanh ghi vào/ra. *Ứng dụng của các EAB là tạo bộ nhớ, các bộ vi xử lý, vi điều khiển, lọc số,… +Họ linh...
  • 7
  • 392
  • 0
Thiết kế hệ thống xử lý ảnh video trên FPGA (CycloneII), chương 8 ppsx

Thiết kế hệ thống xử lý ảnh video trên FPGA (CycloneII), chương 8 ppsx

Ngày tải lên : 05/07/2014, 16:20
... xuất trực tiếp, ta thể tập trung vào quy tắc thiết kế bản nắm được chương trình của các chân I/O các PLD. Sau khi biên dịch kiểm tra thiết kế thành công bằng phần mềm MAX+PLUS ... dàng nối các chân I/O đã gán đến các công tắc led bằng cách sử dụng dây hook_up. Sau đó tải các thiết kế vào linh kiện mô phỏng các thiết kế đó. a. Các header chip EPF10K70 là ý tưởng ... hình giữa phần mềm MAX + PLUS II các mạch UP. Vì sự thay đổi của các thiết kế được tải trực tiếp đến các thiết bị trên mạch nên các mẫu thiết kế đơn giản phức tạp thể được thực hiện...
  • 11
  • 241
  • 0

Xem thêm