... hệ lập luận dùng để chỉ quan hệ giữa các thành phần của một lập luận với nhau. Đó có thể là quan hệ lập luận giữa luận cứ với luận cứ, giữa luận cứ và kết luận. Bên cạnh đó còn quan hệ lập luận ... tiến hành luận chứng để thuyết phục ngời đọc về luận điểm đó. Lập luận đòi hỏi sự kết hợp các yếu tố luận điểm, luận cứ, luận chứng Để có đợc một lập luận lôgíc, ngời viết bình luận phải hiểu ... chỉ ra rằng: Thuật ngữ lập luận đợc hiểu theo 2 nghĩa: - Nó chỉ sự lập luận, tức hành vi lập luận - Nó chỉ sản phẩm của hành vi lập luận, tức là toàn bộ cấu trúc của lập luận, cả về nội dung,...
Ngày tải lên: 25/12/2012, 10:17
... một bộ vi xử lý công dụng chung cho thị trường nhúng nó tối ưu hoá bộ xử lý được sử dụng cho các hệ thống nhúng. Vì lý do đó mà các bộ vi xử lý này thường được gọi là các bộ xử lý nhúng hiệu ... 1.1.1 Bộ vi điều khiển so với bộ vi xử lý cùng dùng chung Sự khác nhau giữa một bộ vi điều khiển và một bộ vi xử lý là gì? Bộ vi xử lý ở đây là các bộ vi xử lý công dung chung như họ Intell × ... chíp. Với lý do đó mà chúng được gọi chung là các bộ vi xử lý công dụng chung. Data CPU General- Purpose Micro- process or Hình 1.1: Hệ thống vi xử lý được so...
Ngày tải lên: 21/08/2013, 10:30
LÝ THUYẾT LẬP TRÌNH CƠ BẢN (8051)_ CHƯƠNG 3
... việc sử dụng các lệnh gọn nhẹ, chúng ta có thể lập trình hiệu quả bằng cách có một hiểu biết chi tiết về tất cả các lệnh được hỗ trợ bởi bộ vi xử lý đã cho và sử dụng chúng một cách khôn ngoan. ... 1k byte ROM Flash trên chíp. Hỏi trong khi lệnh LCALL và ACALL thì lệnh nào hữu ích nhất trong lập trình cho chíp này. Lời giải: Lệnh ACALL là hữu ích hơn vì nó là lệnh 2 byte. Nó tiết kiệm ... chỉ có 4k byte ROM trên chíp cho không gian chương trình, do vậy mỗi byte đều rất quý giá. Vì lý do đó mà có cả lệnh nhảy gần SJMP chỉ có 2 byte so với lệnh nhảy xa LZ0MP dài 3 byte. Điều này...
Ngày tải lên: 21/08/2013, 10:30
LÝ THUYẾT lập TRÌNH cơ bản (8051) CHƯƠNG 4
... Cổng P1 như đầu vào: Để biến cổng P1 thành đầu vào thì nó phải được lập trình bằng cách ghi một đến tất cả các bit của nó. Lý do về điều này được bàn ở mục lục Appendix C.2. Trong đoạn mã sau, ... RST. Chân số 9 là chân tái lập RESET. Nó là một đầu vào và có mức tích cực cao (bình thường ở mức thấp). Khi cấp xung cao tới chân này thì bộ vi điều khiển sẽ tái lập và kết thúc mọi hoạt động. ... DELAY CPL A SJMP BACK a) Cổng P2 như đầu vào. Để tạo cổng P2 như đầu vào thì nó phải được lập trình bằng cách ghi các số 1 tới tất cả các chân của nó. Đoạn mã sau đây đầu tiên cấu hinh...
Ngày tải lên: 21/08/2013, 10:30
Bạn có muốn tìm thêm với từ khóa: