Thiết kế mạch quang báo sử dụng kit EPGA

107 8 0
Thiết kế mạch quang báo sử dụng kit EPGA

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

Thông tin tài liệu

... thiệu linh kiện, thiết bị sử dụng thiết kế Chương 3: Thiết kế tính tốn Thiết kế mơ hình điều khiển tồn mạch, ứng dụng kit FPGA ngơn ngữ VHDL để tạo module điều khiển bảng led quang báo Chương 4:... Thiết kế mạch quang báo sử dụng kit FPGA làm điều khiển trung tâm bao gồm phần giao diện từ máy tính để gửi liệu mạch phần cứng bảng led để hiển thị liệu Sản phẩm: Hệ thống mạch quang báo. .. tâm đến công nghệ phần cứng thiết kế hệ thống, có cơng nghệ chế tạo phần cứng đời áp dụng cho hệ thống thiết kế Khả hỗ trợ thiết kế mức lớn khả sử dụng lại thiết kế: VHDL phát triển ngôn ngữ

Ngày đăng: 28/11/2021, 09:20

Hình ảnh liên quan

Hình 2.1 Cấu trúc tổng thể của một FPGA - Thiết kế mạch quang báo sử dụng kit EPGA

Hình 2.1.

Cấu trúc tổng thể của một FPGA Xem tại trang 17 của tài liệu.
Hình 2.6 Hệ thống các thiết bị giao tiếp theo chuẩn I2C - Thiết kế mạch quang báo sử dụng kit EPGA

Hình 2.6.

Hệ thống các thiết bị giao tiếp theo chuẩn I2C Xem tại trang 28 của tài liệu.
Hình 2. 11 Sơ đồ chân Led RGB - Thiết kế mạch quang báo sử dụng kit EPGA

Hình 2..

11 Sơ đồ chân Led RGB Xem tại trang 33 của tài liệu.
Bảng 2.1 Sơ đồ chân 74HC595 - Thiết kế mạch quang báo sử dụng kit EPGA

Bảng 2.1.

Sơ đồ chân 74HC595 Xem tại trang 34 của tài liệu.
Hình 2.13 Sơ đồ khối thanh ghi 74HC595 - Thiết kế mạch quang báo sử dụng kit EPGA

Hình 2.13.

Sơ đồ khối thanh ghi 74HC595 Xem tại trang 35 của tài liệu.
Hình 2. 14 Sơ đồ chân IC 74138 - Thiết kế mạch quang báo sử dụng kit EPGA

Hình 2..

14 Sơ đồ chân IC 74138 Xem tại trang 36 của tài liệu.
Hình 2.26 Cấu trúc bên trong DS1307 - Thiết kế mạch quang báo sử dụng kit EPGA

Hình 2.26.

Cấu trúc bên trong DS1307 Xem tại trang 46 của tài liệu.
Bảng 2.7 Thông số quan trọng của chip - Thiết kế mạch quang báo sử dụng kit EPGA

Bảng 2.7.

Thông số quan trọng của chip Xem tại trang 48 của tài liệu.
Hình 3.1 Sơ đồ khối hệ thống - Thiết kế mạch quang báo sử dụng kit EPGA

Hình 3.1.

Sơ đồ khối hệ thống Xem tại trang 50 của tài liệu.
Hình 4.6 Giao diện ban đầu khi mở phần mềm - Thiết kế mạch quang báo sử dụng kit EPGA

Hình 4.6.

Giao diện ban đầu khi mở phần mềm Xem tại trang 60 của tài liệu.
Hình 4. 10 Giao diện để người dùng nhập code - Thiết kế mạch quang báo sử dụng kit EPGA

Hình 4..

10 Giao diện để người dùng nhập code Xem tại trang 64 của tài liệu.
Hình 4. 12 Biên dịch thành công - Thiết kế mạch quang báo sử dụng kit EPGA

Hình 4..

12 Biên dịch thành công Xem tại trang 65 của tài liệu.
Hình 4. 14 Giao diện gán chân - Thiết kế mạch quang báo sử dụng kit EPGA

Hình 4..

14 Giao diện gán chân Xem tại trang 66 của tài liệu.
Hình 4. 13 Biên dịch bị lỗi - Thiết kế mạch quang báo sử dụng kit EPGA

Hình 4..

13 Biên dịch bị lỗi Xem tại trang 66 của tài liệu.
Hình 4. 16 Sơ đồ khối bên trong FPGA Chức năng từng khối:  - Thiết kế mạch quang báo sử dụng kit EPGA

Hình 4..

16 Sơ đồ khối bên trong FPGA Chức năng từng khối: Xem tại trang 68 của tài liệu.
Hình 4. 17 Sơ đồ chân khối UART - Thiết kế mạch quang báo sử dụng kit EPGA

Hình 4..

17 Sơ đồ chân khối UART Xem tại trang 69 của tài liệu.
Nguyên tắc tạo ra dữ liệu hiển thị đồng hồ kim trên bảng LED: - Thiết kế mạch quang báo sử dụng kit EPGA

guy.

ên tắc tạo ra dữ liệu hiển thị đồng hồ kim trên bảng LED: Xem tại trang 81 của tài liệu.
Hình 3.7 Chiều đi dữ liệu - Thiết kế mạch quang báo sử dụng kit EPGA

Hình 3.7.

Chiều đi dữ liệu Xem tại trang 81 của tài liệu.
Hình 4. 22 Sơ đồ chân của khối CHARACTERS CONTROL Bảng 4. 3 Các chân I/O của khối CHARACTERS CONTROL  - Thiết kế mạch quang báo sử dụng kit EPGA

Hình 4..

22 Sơ đồ chân của khối CHARACTERS CONTROL Bảng 4. 3 Các chân I/O của khối CHARACTERS CONTROL Xem tại trang 83 của tài liệu.
Hình 4. 25 Mạch đa hợp để mô tả khối Rom_char - Thiết kế mạch quang báo sử dụng kit EPGA

Hình 4..

25 Mạch đa hợp để mô tả khối Rom_char Xem tại trang 87 của tài liệu.
Hình 4. 28 Sơ đồ chân của DISPLAY CONTROL Bảng 4. 8 Các chân I/O của khối DISPLAY CONTROL  - Thiết kế mạch quang báo sử dụng kit EPGA

Hình 4..

28 Sơ đồ chân của DISPLAY CONTROL Bảng 4. 8 Các chân I/O của khối DISPLAY CONTROL Xem tại trang 90 của tài liệu.
Hình 4. 30 Sơ đồ khái niêm mạch tạo xung cho phép 1HZ Chương trình gồm có 3 phần:  - Thiết kế mạch quang báo sử dụng kit EPGA

Hình 4..

30 Sơ đồ khái niêm mạch tạo xung cho phép 1HZ Chương trình gồm có 3 phần: Xem tại trang 93 của tài liệu.
Hình 4. 31 Giao diện C# trên máy tính - Thiết kế mạch quang báo sử dụng kit EPGA

Hình 4..

31 Giao diện C# trên máy tính Xem tại trang 94 của tài liệu.
Hình 4. 33 Lưu đồ của timer - Thiết kế mạch quang báo sử dụng kit EPGA

Hình 4..

33 Lưu đồ của timer Xem tại trang 95 của tài liệu.
Hình 4. 34 Lưu đồ của nút nhấn send - Thiết kế mạch quang báo sử dụng kit EPGA

Hình 4..

34 Lưu đồ của nút nhấn send Xem tại trang 96 của tài liệu.
5.1.2. Hình ảnh giao diện trên máy tính - Thiết kế mạch quang báo sử dụng kit EPGA

5.1.2..

Hình ảnh giao diện trên máy tính Xem tại trang 99 của tài liệu.
Hình 5 .4 Hiển thị chữ màu xanh dương - Thiết kế mạch quang báo sử dụng kit EPGA

Hình 5.

4 Hiển thị chữ màu xanh dương Xem tại trang 101 của tài liệu.

Từ khóa liên quan

Mục lục

  • Page 1

Tài liệu cùng người dùng

Tài liệu liên quan